WO2018199241A1 - Ga2O3系半導体素子 - Google Patents
Ga2O3系半導体素子 Download PDFInfo
- Publication number
- WO2018199241A1 WO2018199241A1 PCT/JP2018/017007 JP2018017007W WO2018199241A1 WO 2018199241 A1 WO2018199241 A1 WO 2018199241A1 JP 2018017007 W JP2018017007 W JP 2018017007W WO 2018199241 A1 WO2018199241 A1 WO 2018199241A1
- Authority
- WO
- WIPO (PCT)
- Prior art keywords
- crystal layer
- region
- based crystal
- added
- concentration
- Prior art date
Links
- 239000004065 semiconductor Substances 0.000 title claims abstract description 32
- 239000013078 crystal Substances 0.000 claims abstract description 255
- 229910005191 Ga 2 O 3 Inorganic materials 0.000 claims description 263
- 230000004888 barrier function Effects 0.000 claims description 32
- 230000000903 blocking effect Effects 0.000 claims description 5
- QZQVBEXLDFYHSR-UHFFFAOYSA-N gallium(III) oxide Inorganic materials O=[Ga]O[Ga]=O QZQVBEXLDFYHSR-UHFFFAOYSA-N 0.000 abstract description 4
- 239000007789 gas Substances 0.000 description 30
- 239000000758 substrate Substances 0.000 description 19
- 238000005468 ion implantation Methods 0.000 description 18
- 229910021480 group 4 element Inorganic materials 0.000 description 9
- 229910052718 tin Inorganic materials 0.000 description 9
- 239000002019 doping agent Substances 0.000 description 7
- 239000012535 impurity Substances 0.000 description 7
- IJGRMHOSHXDMSA-UHFFFAOYSA-N Atomic nitrogen Chemical compound N#N IJGRMHOSHXDMSA-UHFFFAOYSA-N 0.000 description 4
- 238000000137 annealing Methods 0.000 description 4
- 238000000034 method Methods 0.000 description 4
- CBENFWSGALASAD-UHFFFAOYSA-N Ozone Chemical compound [O-][O+]=O CBENFWSGALASAD-UHFFFAOYSA-N 0.000 description 3
- 229910004298 SiO 2 Inorganic materials 0.000 description 3
- 238000002474 experimental method Methods 0.000 description 3
- 230000005669 field effect Effects 0.000 description 3
- 238000001451 molecular beam epitaxy Methods 0.000 description 3
- 229910052782 aluminium Inorganic materials 0.000 description 2
- 230000015572 biosynthetic process Effects 0.000 description 2
- 230000007423 decrease Effects 0.000 description 2
- 230000005684 electric field Effects 0.000 description 2
- 229910052738 indium Inorganic materials 0.000 description 2
- 239000011810 insulating material Substances 0.000 description 2
- 229910052751 metal Inorganic materials 0.000 description 2
- 239000002184 metal Substances 0.000 description 2
- 229910052757 nitrogen Inorganic materials 0.000 description 2
- 239000012299 nitrogen atmosphere Substances 0.000 description 2
- 239000002994 raw material Substances 0.000 description 2
- ZEMPKEQAKRGZGQ-AAKVHIHISA-N 2,3-bis[[(z)-12-hydroxyoctadec-9-enoyl]oxy]propyl (z)-12-hydroxyoctadec-9-enoate Chemical compound CCCCCCC(O)C\C=C/CCCCCCCC(=O)OCC(OC(=O)CCCCCCC\C=C/CC(O)CCCCCC)COC(=O)CCCCCCC\C=C/CC(O)CCCCCC ZEMPKEQAKRGZGQ-AAKVHIHISA-N 0.000 description 1
- 230000004913 activation Effects 0.000 description 1
- 230000002547 anomalous effect Effects 0.000 description 1
- QVGXLLKOCUKJST-UHFFFAOYSA-N atomic oxygen Chemical compound [O] QVGXLLKOCUKJST-UHFFFAOYSA-N 0.000 description 1
- 239000000470 constituent Substances 0.000 description 1
- 230000007547 defect Effects 0.000 description 1
- 238000009792 diffusion process Methods 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
- 238000002513 implantation Methods 0.000 description 1
- 238000011065 in-situ storage Methods 0.000 description 1
- 239000000463 material Substances 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 239000001301 oxygen Substances 0.000 description 1
- 229910052760 oxygen Inorganic materials 0.000 description 1
- 238000002161 passivation Methods 0.000 description 1
- 238000001004 secondary ion mass spectrometry Methods 0.000 description 1
- 238000009751 slip forming Methods 0.000 description 1
- 230000001629 suppression Effects 0.000 description 1
Images
Classifications
-
- C—CHEMISTRY; METALLURGY
- C30—CRYSTAL GROWTH
- C30B—SINGLE-CRYSTAL GROWTH; UNIDIRECTIONAL SOLIDIFICATION OF EUTECTIC MATERIAL OR UNIDIRECTIONAL DEMIXING OF EUTECTOID MATERIAL; REFINING BY ZONE-MELTING OF MATERIAL; PRODUCTION OF A HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; SINGLE CRYSTALS OR HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; AFTER-TREATMENT OF SINGLE CRYSTALS OR A HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; APPARATUS THEREFOR
- C30B23/00—Single-crystal growth by condensing evaporated or sublimed materials
- C30B23/02—Epitaxial-layer growth
-
- C—CHEMISTRY; METALLURGY
- C30—CRYSTAL GROWTH
- C30B—SINGLE-CRYSTAL GROWTH; UNIDIRECTIONAL SOLIDIFICATION OF EUTECTIC MATERIAL OR UNIDIRECTIONAL DEMIXING OF EUTECTOID MATERIAL; REFINING BY ZONE-MELTING OF MATERIAL; PRODUCTION OF A HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; SINGLE CRYSTALS OR HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; AFTER-TREATMENT OF SINGLE CRYSTALS OR A HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; APPARATUS THEREFOR
- C30B29/00—Single crystals or homogeneous polycrystalline material with defined structure characterised by the material or by their shape
- C30B29/10—Inorganic compounds or compositions
- C30B29/16—Oxides
-
- C—CHEMISTRY; METALLURGY
- C30—CRYSTAL GROWTH
- C30B—SINGLE-CRYSTAL GROWTH; UNIDIRECTIONAL SOLIDIFICATION OF EUTECTIC MATERIAL OR UNIDIRECTIONAL DEMIXING OF EUTECTOID MATERIAL; REFINING BY ZONE-MELTING OF MATERIAL; PRODUCTION OF A HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; SINGLE CRYSTALS OR HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; AFTER-TREATMENT OF SINGLE CRYSTALS OR A HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; APPARATUS THEREFOR
- C30B31/00—Diffusion or doping processes for single crystals or homogeneous polycrystalline material with defined structure; Apparatus therefor
- C30B31/20—Doping by irradiation with electromagnetic waves or by particle radiation
- C30B31/22—Doping by irradiation with electromagnetic waves or by particle radiation by ion-implantation
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/60—Insulated-gate field-effect transistors [IGFET]
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/60—Insulated-gate field-effect transistors [IGFET]
- H10D30/63—Vertical IGFETs
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/60—Insulated-gate field-effect transistors [IGFET]
- H10D30/64—Double-diffused metal-oxide semiconductor [DMOS] FETs
- H10D30/66—Vertical DMOS [VDMOS] FETs
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/60—Insulated-gate field-effect transistors [IGFET]
- H10D30/64—Double-diffused metal-oxide semiconductor [DMOS] FETs
- H10D30/66—Vertical DMOS [VDMOS] FETs
- H10D30/668—Vertical DMOS [VDMOS] FETs having trench gate electrodes, e.g. UMOS transistors
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/80—FETs having rectifying junction gate electrodes
- H10D30/87—FETs having Schottky gate electrodes, e.g. metal-semiconductor FETs [MESFET]
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/10—Shapes, relative sizes or dispositions of the regions of the semiconductor bodies; Shapes of the semiconductor bodies
- H10D62/102—Constructional design considerations for preventing surface leakage or controlling electric field concentration
- H10D62/103—Constructional design considerations for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse-biased devices
- H10D62/105—Constructional design considerations for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse-biased devices by having particular doping profiles, shapes or arrangements of PN junctions; by having supplementary regions, e.g. junction termination extension [JTE]
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/10—Shapes, relative sizes or dispositions of the regions of the semiconductor bodies; Shapes of the semiconductor bodies
- H10D62/102—Constructional design considerations for preventing surface leakage or controlling electric field concentration
- H10D62/103—Constructional design considerations for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse-biased devices
- H10D62/105—Constructional design considerations for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse-biased devices by having particular doping profiles, shapes or arrangements of PN junctions; by having supplementary regions, e.g. junction termination extension [JTE]
- H10D62/106—Constructional design considerations for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse-biased devices by having particular doping profiles, shapes or arrangements of PN junctions; by having supplementary regions, e.g. junction termination extension [JTE] having supplementary regions doped oppositely to or in rectifying contact with regions of the semiconductor bodies, e.g. guard rings with PN or Schottky junctions
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/80—Semiconductor bodies, or regions thereof, of devices having potential barriers characterised by the materials
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D8/00—Diodes
- H10D8/60—Schottky-barrier diodes
Definitions
- the present invention relates to a Ga 2 O 3 based semiconductor element.
- a base substrate consisting of Ga 2 O 3 based crystal was epitaxially grown on a base substrate, Ga 2 where Si is added as a dopant in the buffer layer and the buffer layer made of undoped Ga 2 O 3 system crystal O
- a semiconductor element having a 3- system crystal layer is known (for example, see Non-Patent Document 1).
- the Ga 2 O 3 based crystal film When the Ga 2 O 3 based crystal film is epitaxially grown undoped, an unintended donor may be generated and become n-type. When such an undoped Ga 2 O 3 based crystal film is used for a semiconductor element, there may be a problem caused by the undoped Ga 2 O 3 based crystal film being n-type.
- the impurity functions as an acceptor in Ga 2 O 3 based crystal layer
- formation of the p-type region of undoped Ga 2 O 3 based crystal layer of undoped Ga 2 O 3 system crystal layer and n-type It can also be used.
- An object of the present invention is to provide a Ga 2 O 3 based semiconductor element having a Ga 2 O 3 based crystal layer to which a novel acceptor impurity is added.
- one embodiment of the present invention provides Ga 2 O 3 -based semiconductor elements [1] to [8] below.
- [1] has a Ga 2 O 3 system crystal layer containing a donor, and a N (nitrogen) added region formed in at least a part of the Ga 2 O 3 system crystal layer, Ga 2 O 3 system semiconductor element.
- the donor is unintentionally added to the Ga 2 O 3 crystal layer, and the N-added region contains N at a concentration equal to or lower than the concentration of the donor.
- Ga 2 O 3 based semiconductor device according.
- the N-doped region comprises a channel region, or positioned between the bottom surface of the Ga 2 O 3 system channel region of the crystal layer and the Ga 2 O 3 based crystal layer, as lateral MOSFET, the [1], [2], Ga 2 O 3 based semiconductor device according to any one of [4].
- the N-doped region comprises a channel region, or positioned between the bottom surface of the Ga 2 O 3 system crystal layer in said channel region Ga 2 O 3 system crystal layer, as MESFET, the [ 1], [2], Ga 2 O 3 based semiconductor device according to any one of [4].
- According to the present invention can provide a Ga 2 O 3 based semiconductor device having a novel Ga 2 O 3 system crystal layer acceptor impurity is added.
- FIG. 1 is a vertical sectional view of the Schottky barrier diode according to the first embodiment.
- FIG. 2 is a vertical sectional view of the Schottky barrier diode according to the first embodiment.
- FIG. 3 is a vertical sectional view of the Schottky barrier diode according to the first embodiment.
- FIG. 4 is a vertical cross-sectional view of a vertical MOSFET according to the second embodiment.
- FIG. 5 is a vertical cross-sectional view of a vertical MOSFET according to the second embodiment.
- FIG. 6 is a vertical cross-sectional view of a vertical MOSFET according to the second embodiment.
- FIG. 7 is a vertical sectional view of a lateral MOSFET according to the third embodiment.
- FIG. 1 is a vertical sectional view of the Schottky barrier diode according to the first embodiment.
- FIG. 2 is a vertical sectional view of the Schottky barrier diode according to the first embodiment.
- FIG. 3 is a vertical
- FIG. 8 is a vertical sectional view of a lateral MOSFET according to the third embodiment.
- FIG. 9 is a vertical sectional view of a lateral MOSFET according to the third embodiment.
- FIG. 10 is a vertical sectional view of a lateral MOSFET according to the third embodiment.
- FIG. 11 is a vertical cross-sectional view of a MESFET according to the fourth embodiment.
- FIG. 12 is a vertical sectional view of a MESFET according to the fourth embodiment.
- FIG. 13 is a vertical sectional view of the sample used in the experiment according to Example 1.
- FIG. FIG. 14 is a graph showing the leakage characteristics of the measured sample.
- Figure 15A when the concentration of N 2 gas in the mixed gas of O 2 and N 2 used in the growth of the second Ga 2 O 3 based crystal layer is 0% by volume, the second Ga 2 O 3 It is a SIMS profile of N in the system crystal layer.
- Figure 15B when the concentration of N 2 gas in the mixed gas of O 2 and N 2 used in the growth of the second Ga 2 O 3 based crystal layer is 0.04% by volume, the second Ga 2 It is a SIMS profile of N in an O 3 system crystal layer.
- Figure 15C when the concentration of N 2 gas in the mixed gas of O 2 and N 2 used in the growth of the second Ga 2 O 3 based crystal layer is 0.4% by volume, the second Ga 2 It is a SIMS profile of N in an O 3 system crystal layer.
- FIG. 16A shows the electric conduction of the Schottky barrier diode when the concentration of N 2 gas in the mixed gas of O 2 and N 2 used for the growth of the second Ga 2 O 3 based crystal layer is 0% by volume. It is a graph which shows a characteristic.
- FIG. 16B shows the Schottky barrier diode when the concentration of N 2 gas in the mixed gas of O 2 and N 2 used for the growth of the second Ga 2 O 3 based crystal layer is 0.04% by volume. It is a graph which shows an electric conduction characteristic.
- FIG. 16C shows the Schottky barrier diode when the concentration of N 2 gas in the mixed gas of O 2 and N 2 used for the growth of the second Ga 2 O 3 based crystal layer is 0.4% by volume.
- FIG. 17 shows the forward direction when the concentration of N 2 gas in the mixed gas of O 2 and N 2 used for the growth of the second Ga 2 O 3 based crystal layer and the anode voltage of the Schottky barrier diode is 6V. It is a graph which shows the relationship with a current density.
- the first embodiment relates to a Schottky barrier diode having a Ga 2 O 3 based crystal layer in which an N-doped region is formed as a semiconductor element.
- N nitrogen
- N is incorporated into Ga 2 O 3 based crystals at a concentration that affects the characteristics, and of course, N is an acceptor in Ga 2 O 3 based crystals. It was not known to work.
- the Ga 2 O 3 single crystal refers to a Ga 2 O 3 single crystal or a Ga 2 O 3 single crystal to which an element such as Al or In is added.
- a Ga 2 O 3 single crystal to which Al and In are added Ga x Al y In (1-xy) ) 2 O 3 (0 ⁇ x ⁇ 1, 0 ⁇ y ⁇ 1, 0 ⁇ x + y ⁇ 1)
- Al Ga x Al y In (1-xy)
- a single crystal may be used.
- Al is added, the band gap is widened, and when In is added, the band gap is narrowed.
- FIG. 1 is a vertical sectional view of a Schottky barrier diode 1a according to the first embodiment.
- Schottky barrier diode 1a is a vertical Schottky barrier diode, the first Ga 2 O 3 system and the crystalline layer 10, a second Ga 2 laminated on the first Ga 2 O 3 system crystal layer 10 An O 3 based crystal layer 11, an anode electrode 12 connected to the second Ga 2 O 3 based crystal layer 11, and a cathode electrode 13 connected to the first Ga 2 O 3 based crystal layer 10. .
- the first Ga 2 O 3 based crystal layer 10 is made of an n + -type Ga 2 O 3 based single crystal containing a group IV element such as Si or Sn as a donor.
- the donor concentration of the first Ga 2 O 3 based crystal layer 10 is, for example, 1 ⁇ 10 17 to 1 ⁇ 10 20 cm ⁇ 3 .
- the thickness of the first Ga 2 O 3 based crystal layer 10 is, for example, 0.5 to 1000 ⁇ m.
- the first Ga 2 O 3 based crystal layer 10 is a Ga 2 O 3 based substrate.
- the plane orientation of the main surface of the first Ga 2 O 3 based crystal layer 10 is, for example, (010), (001), ( ⁇ 201).
- the second Ga 2 O 3 based crystal layer 11 is a layer formed by epitaxial crystal growth on the first Ga 2 O 3 based crystal layer 10, and contains Ga 2 O containing an unintentionally added donor. It consists of a 3 system single crystal.
- the donor added unintentionally includes defects such as oxygen vacancies in addition to impurities.
- the concentration of the unintentionally added donor is, for example, 1 ⁇ 10 18 cm ⁇ 3 or less.
- the thickness of the second Ga 2 O 3 based crystal layer 11 is, for example, 0.1 to 100 ⁇ m.
- N is intentionally added to the second Ga 2 O 3 based crystal layer 11 to compensate for the unintentionally added donor.
- the N concentration of the second Ga 2 O 3 -based crystal layer 11 is preferably equal to or lower than the concentration of unintentionally added donor in order to lower the electron concentration.
- N is added in parallel with the crystal growth of the second Ga 2 O 3 -based crystal layer 11 (in situ doping), and the entire second Ga 2 O 3 -based crystal layer 11 becomes an N-added region.
- the N concentration may be larger than the donor concentration added unintentionally.
- the second Ga 2 O 3 based crystal layer 11 is formed by, for example, a molecular beam epitaxy method (MBE method) using ozone gas using Ga metal and a mixed gas of O 2 and N 2 as raw materials.
- MBE method molecular beam epitaxy method
- the anode electrode 12 has, for example, a Pt / Ti / Au laminated structure and is in Schottky contact with the second Ga 2 O 3 based crystal layer 11.
- the cathode electrode 13 has, for example, a Ti / Au laminated structure and is in ohmic contact with the first Ga 2 O 3 based crystal layer 10.
- a forward voltage (a positive potential on the anode electrode 12 side) is applied between the anode electrode 12 and the cathode electrode 13 so that the second Ga 2 O 3 based crystal layer 11 sees.
- the energy barrier between the anode electrode 12 and the second Ga 2 O 3 based crystal layer 11 is lowered, and a current flows from the anode electrode 12 to the cathode electrode 13. Therefore, the entire second Ga 2 O 3 system crystal layer 11 is N doped region becomes the current path.
- a reverse voltage (a negative potential on the anode electrode 12 side) is applied between the anode electrode 12 and the cathode electrode 13 the current flow is hindered by the Schottky barrier.
- FIG. 2 is a vertical sectional view of the Schottky barrier diode 1b according to the first embodiment.
- the Schottky barrier diode 1b is different from the Schottky barrier diode 1a in that it has a field plate structure.
- an insulating film 14 made of SiO 2 or the like is provided on the upper surface of the second Ga 2 O 3 based crystal layer 11 along the periphery of the anode electrode 16, and the insulating film 14 The edge of the anode electrode 16 rides on the top.
- the insulating film 14 also functions as a passivation film that suppresses a surface leakage current flowing on the upper surface of the second Ga 2 O 3 based crystal layer 11.
- FIG. 3 is a vertical sectional view of the Schottky barrier diode 1c according to the first embodiment.
- the Schottky barrier diode 1c is different from the Schottky barrier diode 1b in that it has a guard ring structure.
- an N-added region 101 as a guard ring is formed in the vicinity of the upper surface of the second Ga 2 O 3 based crystal layer 15. That is, the N-added region 101 is formed in a part of the second Ga 2 O 3 based crystal layer 15.
- the second Ga 2 O 3 based crystal layer 15 is made of an n ⁇ -type Ga 2 O 3 based single crystal containing a group IV element such as Si or Sn as a donor.
- the donor concentration of the second Ga 2 O 3 based crystal layer 15 is, for example, 1 ⁇ 10 18 cm ⁇ 3 or less.
- the thickness of the second Ga 2 O 3 based crystal layer 15 is, for example, 0.1 to 100 ⁇ m.
- the N-added region 101 is formed by selectively performing N ion implantation on a region partially overlapping the anode electrode 16 on the upper surface of the second Ga 2 O 3 based crystal layer 15.
- the N concentration in the N-added region 101 is higher than the donor concentration in the second Ga 2 O 3 based crystal layer 15.
- the second embodiment relates to a vertical MOSFET (Metal-Oxide-Semiconductor Field Effect Transistor) having a Ga 2 O 3 based crystal layer in which an N-doped region is formed as a semiconductor element.
- MOSFET Metal-Oxide-Semiconductor Field Effect Transistor
- FIG. 4 is a vertical sectional view of the vertical MOSFET 2a according to the second embodiment.
- the vertical MOSFET 2 a includes a first Ga 2 O 3 based crystal layer 20, a second Ga 2 O 3 based crystal layer 21 stacked on the first Ga 2 O 3 based crystal layer 20, and a gate insulating film 25.
- a second Ga 2 O 3 based gate electrode 24 formed on the crystal layer 21 via a formed on both sides of the gate electrode 24 near the top surface of the second Ga 2 O 3 system crystal layer 21 n + a region 202, the p + region 203 formed outside the n + region 202, the n-doped region 201 surrounding the n + regions 202 and p + regions 203, on the second Ga 2 O 3 system crystal layer 21
- the source electrode 22 formed and connected to the n + region 202 and the p + region 203 and the surface of the first Ga 2 O 3 based crystal layer 20 opposite to the second Ga 2 O 3 based crystal layer 21 And a drain electrode 23 formed on the substrate.
- the vertical MOSFET 2a is an enhancement type (normally off) vertical MOSFET.
- a voltage equal to or higher than the threshold value is applied to the gate electrode 24, an inverted channel is formed in the N-added region 201 below the gate electrode 24, and a current flows from the drain electrode 23 to the source electrode 22. That is, the N-added region 201 includes a channel region (a region where a channel is formed).
- the first Ga 2 O 3 based crystal layer 20 is made of an n + type Ga 2 O 3 based single crystal containing a group IV element such as Si or Sn as a donor.
- the donor concentration of the first Ga 2 O 3 based crystal layer 20 is, for example, 1 ⁇ 10 17 to 1 ⁇ 10 20 cm ⁇ 3 .
- the thickness of the first Ga 2 O 3 based crystal layer 20 is, for example, 0.5 to 1000 ⁇ m.
- the first Ga 2 O 3 based crystal layer 20 is a Ga 2 O 3 based substrate.
- the plane orientation of the main surface of the first Ga 2 O 3 based crystal layer 10 is, for example, (010), (001), ( ⁇ 201).
- the second Ga 2 O 3 based crystal layer 21 is made of an n ⁇ type Ga 2 O 3 based single crystal containing a group IV element such as Si or Sn as a donor.
- the donor concentration of the second Ga 2 O 3 based crystal layer 21 is, for example, 1 ⁇ 10 18 cm ⁇ 3 or less.
- the thickness of the second Ga 2 O 3 based crystal layer 21 is, for example, 1 to 100 ⁇ m.
- the source electrode 22, the drain electrode 23, and the gate electrode 24 are made of, for example, Ti / Au.
- the gate insulating film 25 is made of an insulating material such as SiO 2 .
- the n + region 202 is a region where the concentration of the n-type dopant formed in the second Ga 2 O 3 based crystal layer 21 by ion implantation or the like is high.
- the p + region 203 is a region where the concentration of the p-type dopant formed by embedding the p-type material in the second Ga 2 O 3 based crystal layer 21 or ion implantation is high.
- the N-added region 201 is formed in a region surrounding the n + region 202 and the p + region 203 by ion implantation or the like. That is, the N-added region 201 is formed in a part of the second Ga 2 O 3 based crystal layer 21.
- the N concentration of the N-added region 201 is higher than the donor concentration of the second Ga 2 O 3 based crystal layer 21 (region other than the n + region 202 and the p + region 203).
- FIG. 5 is a vertical sectional view of the vertical MOSFET 2b according to the second embodiment.
- the vertical MOSFET 2b is different from the vertical MOSFET 2a in that the vertical MOSFET 2b is a trench type vertical MOSFET in which a gate electrode is embedded in a second Ga 2 O 3 based crystal layer.
- the gate electrode 26 is covered with the gate insulating film 27 and embedded in the second Ga 2 O 3 -based crystal layer 21, and an N-doped region 201, an n + region 202, and p are formed on both sides thereof.
- + Region 203 is located.
- the vertical MOSFET 2b is an enhancement type vertical MOSFET.
- a voltage equal to or higher than the threshold is applied to the gate electrode 26, an inverted channel is formed in the N-added region 201 on the side of the gate electrode 26, and current flows from the drain electrode 23 to the source electrode 22. That is, the N-added region 201 includes a channel region.
- FIG. 6 is a vertical sectional view of the vertical MOSFET 2c according to the second embodiment.
- the vertical MOSFET 2c is different from the vertical MOSFET 2a in that it is a depletion type (normally on) vertical MOSFET in which a current blocking layer is formed.
- n + regions 205 formed in the gate electrode 24 near the top surface of the second Ga 2 O 3 system crystal layer 21, n in the second Ga 2 O 3 system crystal layer 21 +
- An N-added region 204 serving as a current blocking region having an opening region is formed in a part below the region 205.
- the n + region 205 is a region where the concentration of the n-type dopant formed in the second Ga 2 O 3 based crystal layer 21 by ion implantation or the like is high.
- the N-added region 204 is formed in a part below the n + region 205 by ion implantation or the like.
- a region 204a surrounded by the N-added region 204 located below the gate electrode 24 is an opening region of the current blocking region and is a region serving as a current path. That is, the N-added region 204 is formed in a part of the second Ga 2 O 3 based crystal layer 21.
- the N concentration in the N-added region 204 is higher than the donor concentration in the second Ga 2 O 3 based crystal layer 21 (region other than the n + region 205).
- the vertical MOSFET 2c is a depletion type vertical MOSFET as described above. In a state where no voltage is applied to the gate electrode 24 or a voltage higher than a threshold value is applied, a current can flow from the drain electrode 23 to the source electrode 22. As a result, the current can be turned off.
- the third embodiment relates to a lateral MOSFET having a Ga 2 O 3 based crystal layer in which an N-doped region is formed as a semiconductor element.
- FIG. 7 is a vertical sectional view of a lateral MOSFET 3a according to the third embodiment.
- the lateral MOSFET 3a includes a first Ga 2 O 3 based crystal layer 30, a second Ga 2 O 3 based crystal layer 31 stacked on the first Ga 2 O 3 based crystal layer 30, and a second Ga 2. and O 3 based source electrode 32 and drain electrode 33 formed on the crystal layer 31, a gate insulating film 35 in the area on the second Ga 2 O 3 system crystal layer 31 between the source electrode 32 and drain electrode 33 N + regions formed on both sides of the gate electrode 34 formed through the gate electrode 34 and the gate electrode 34 in the vicinity of the upper surface of the second Ga 2 O 3 based crystal layer 31 and connected to the source electrode 32 and the drain electrode 33, respectively.
- 302 and an N-added region 301 formed continuously in the in-plane direction between the n + region 302 in the second Ga 2 O 3 based crystal layer 31 and the first Ga 2 O 3 based crystal layer 30. And having.
- the lateral MOSFET 3a is a depletion type lateral MOSFET. In the state where no voltage is applied to the gate electrode 34, a current can flow from the drain electrode 33 to the source electrode 32. However, when a voltage lower than the threshold is applied to the gate electrode 34, the depletion layer expands and the two n + regions 302 The channel between them is narrowed, preventing current flow.
- the first Ga 2 O 3 based crystal layer 30 is a semi-insulating layer to which an acceptor impurity such as Fe having a concentration higher than the donor concentration is intentionally added.
- the resistivity of the first Ga 2 O 3 based crystal layer 30 is, for example, 1 ⁇ 10 10 ⁇ cm or more.
- the thickness of the first Ga 2 O 3 based crystal layer 30 is, for example, 0.5 to 1000 ⁇ m.
- the first Ga 2 O 3 based crystal layer 30 is a Ga 2 O 3 based substrate.
- the plane orientation of the main surface of the first Ga 2 O 3 based crystal layer 30 is, for example, (010), (001), ( ⁇ 201).
- the second Ga 2 O 3 based crystal layer 31 is made of an n ⁇ type Ga 2 O 3 based single crystal containing a group IV element such as Si or Sn as a donor.
- the donor concentration of the second Ga 2 O 3 based crystal layer 31 is, for example, 1 ⁇ 10 16 to 5 ⁇ 10 19 cm ⁇ 3 .
- the thickness of the second Ga 2 O 3 based crystal layer 31 is, for example, 0.02 to 100 ⁇ m.
- the source electrode 32, the drain electrode 33, and the gate electrode 34 are made of, for example, Ti / Au.
- the gate insulating film 35 is made of an insulating material such as SiO 2 .
- the n + region 302 is a region having a high concentration of n-type dopant formed by ion implantation or the like in the second Ga 2 O 3 based crystal layer 31.
- the N-added region 301 includes a channel formed between two n + regions 302 by ion implantation, the second Ga 2 O 3 -based crystal layer 31, the first Ga 2 O 3 -based crystal layer 30, and the like. It is formed at a position that blocks between the interfaces. Ie, N doped region 301 is a portion of the second Ga 2 O 3 based crystal layer 31, the second Ga 2 O 3 system channel region in the crystal layer 31 and the second Ga 2 O 3 based crystals It is formed between the bottom surface of the layer 31. For this reason, the N-added region 301 can suppress a leakage current flowing through the interface between the second Ga 2 O 3 based crystal layer 31 and the first Ga 2 O 3 based crystal layer 30.
- the N concentration in the N-added region 301 is higher than the donor concentration in the second Ga 2 O 3 based crystal layer 31 (region other than the n + region 302).
- FIG. 8 is a vertical sectional view of a lateral MOSFET 3b according to the third embodiment.
- the lateral MOSFET 3b differs from the lateral MOSFET 3a in that an N-added region is formed in the entire second Ga 2 O 3 based crystal layer.
- the second Ga 2 O 3 -based crystal layer 36 of the lateral MOSFET 3b is a layer formed by epitaxial crystal growth on the first Ga 2 O 3 -based crystal layer 30, and includes an unintentionally added donor. consisting Ga 2 O 3 system single crystal.
- the concentration of the unintentionally added donor is, for example, 1 ⁇ 10 18 cm ⁇ 3 or less.
- the thickness of the second Ga 2 O 3 based crystal layer 36 is, for example, 0.02 to 100 ⁇ m.
- N is intentionally added to the second Ga 2 O 3 based crystal layer 36 to compensate for an unintentionally added donor.
- the N concentration of the second Ga 2 O 3 -based crystal layer 36 is preferably equal to or lower than the concentration of unintentionally added donor in order to lower the electron concentration.
- N is added in parallel with the crystal growth of the second Ga 2 O 3 based crystal layer 36, the whole of the second Ga 2 O 3 system crystal layer 36 is N doped region. Further, N may be added to the second Ga 2 O 3 based crystal layer 36 by ion implantation.
- the N concentration may be larger than the donor concentration added unintentionally.
- the lateral MOSFET 3b is a depletion type lateral MOSFET.
- a current can flow from the drain electrode 33 to the source electrode 32.
- the depletion layer expands and the two n + regions 302 The channel between them is narrowed, preventing current flow. That is, the N-added region formed in the entire second Ga 2 O 3 based crystal layer 36 includes a channel region.
- FIG. 9 is a vertical sectional view of a lateral MOSFET 3c according to the third embodiment.
- the lateral MOSFET 3c is different from the lateral MOSFET 3b in that it is an enhancement type.
- the second Ga 2 O 3 -based crystal layer 37 of the lateral MOSFET 3c is a layer formed by epitaxial crystal growth on the first Ga 2 O 3 -based crystal layer 30 and includes a donor added unintentionally. consisting Ga 2 O 3 system single crystal.
- the concentration of the unintentionally added donor is, for example, 1 ⁇ 10 18 cm ⁇ 3 or less.
- the thickness of the second Ga 2 O 3 based crystal layer 37 is, for example, 0.02 to 100 ⁇ m.
- N is intentionally added to the second Ga 2 O 3 -based crystal layer 37 to compensate for the unintentionally added donor.
- the N concentration of the second Ga 2 O 3 based crystal layer 37 is preferably larger than the concentration of the donor added unintentionally.
- N is added in parallel with the crystal growth of the second Ga 2 O 3 based crystal layer 37, the whole of the second Ga 2 O 3 system crystal layer 37 is N doped region. Further, N may be added to the second Ga 2 O 3 based crystal layer 37 by ion implantation.
- the gate electrode 38 of the lateral MOSFET 3 c covers or is very close to the end of the n + region 302 to form a continuous channel region between the source electrode 32 and the drain electrode 33.
- the lateral MOSFET 3c is an enhancement lateral MOSFET.
- a voltage equal to or higher than the threshold is applied to the gate electrode 38, a channel is formed between the two n + regions 302 in the vicinity of the upper surface of the second Ga 2 O 3 based crystal layer 37, and a current flows from the drain electrode 33 to the source electrode 32. Begins to flow. That is, the N-doped region formed over the entire second Ga 2 O 3 based crystal layer 37 includes a channel region.
- FIG. 10 is a vertical sectional view of a lateral MOSFET 3d according to the third embodiment.
- the lateral MOSFET 3d is different from the lateral MOSFET 3c in that the N-added region is formed only in part of the upper side of the second Ga 2 O 3 based crystal layer.
- the N-added region 303 of the lateral MOSFET 3d is formed in a region including the n + region 302 above the second Ga 2 O 3 based crystal layer 31 by ion implantation or the like. That is, the N-added region 303 is formed in a part of the second Ga 2 O 3 based crystal layer 31.
- the N concentration in the N-added region 303 is higher than the donor concentration in the second Ga 2 O 3 based crystal layer 31 (region other than the n + region 302).
- the lateral MOSFET 3d is an enhancement lateral MOSFET, as is the lateral MOSFET 3c.
- a voltage equal to or higher than the threshold is applied to the gate electrode 38, a channel is formed between the two n + regions 302 in the vicinity of the upper surface of the second Ga 2 O 3 based crystal layer 31 (N-added region 303), and the drain electrode 33 Current flows from the source electrode 32 to the source electrode 32. That is, the N-added region 303 includes a channel region.
- the fourth embodiment relates to a MESFET (Metal-Semiconductor Field Effect Transistor) having a Ga 2 O 3 based crystal layer in which an N-added region is formed as a semiconductor element.
- MESFET Metal-Semiconductor Field Effect Transistor
- FIG. 11 is a vertical sectional view of the MESFET 4a according to the fourth embodiment.
- the MESFET 4a includes a first Ga 2 O 3 based crystal layer 40, a second Ga 2 O 3 based crystal layer 41 stacked on the first Ga 2 O 3 based crystal layer 40, and a second Ga 2 O a source electrode 42 and drain electrode 43 formed on 3 based crystal layer 41, the second Ga 2 O 3 based gate electrode formed in a region on the crystal layer 41 between the source electrode 42 and drain electrode 43 44 and n + regions 402 formed on both sides of the gate electrode 44 in the vicinity of the upper surface of the second Ga 2 O 3 based crystal layer 41 and connected to the source electrode 42 and the drain electrode 43, respectively, and the second Ga 2 And an N-added region 401 continuously formed in the in-plane direction between the n + region 402 in the O 3 based crystal layer 41 and the first Ga 2 O 3 based crystal layer 40.
- the gate electrode 44 is Schottky contact on the upper surface of the second Ga 2 O 3 based crystal layer 41, a depletion layer is formed under the gate electrode 44 in the second Ga 2 O 3 system crystal layer 41.
- the MESFET 4a functions as a depletion type transistor or an enhancement type transistor.
- the first Ga 2 O 3 -based crystal layer 40 is a semi-insulating layer to which an acceptor impurity such as Fe having a concentration higher than the donor concentration is intentionally added.
- the resistivity of the first Ga 2 O 3 based crystal layer 40 is, for example, 1 ⁇ 10 10 ⁇ cm or more.
- the thickness of the first Ga 2 O 3 based crystal layer 40 is, for example, 0.5 to 1000 ⁇ m.
- the first Ga 2 O 3 based crystal layer 40 is a Ga 2 O 3 based substrate.
- the plane orientation of the main surface of the first Ga 2 O 3 based crystal layer 40 is, for example, (010), (001), ( ⁇ 201).
- the second Ga 2 O 3 based crystal layer 41 is made of an n ⁇ type Ga 2 O 3 based single crystal containing a group IV element such as Si or Sn as a donor.
- the donor concentration of the second Ga 2 O 3 based crystal layer 41 is, for example, 1 ⁇ 10 16 to 5 ⁇ 10 19 cm ⁇ 3 .
- the thickness of the second Ga 2 O 3 based crystal layer 41 is, for example, 0.02 to 100 ⁇ m.
- the source electrode 42 and the drain electrode 43 are made of, for example, Ti / Au.
- the gate electrode 44 is made of, for example, Pt / Ti / Au.
- the n + region 402 is a region where the concentration of the n-type dopant formed in the second Ga 2 O 3 based crystal layer 41 by ion implantation or the like is high.
- the N-doped region 401 includes a channel formed between two n + regions 402 by ion implantation, the second Ga 2 O 3 based crystal layer 41, the first Ga 2 O 3 based crystal layer 40, and the like. It is formed at a position that blocks between the interfaces. Ie, N doped region 401 is a portion of the second Ga 2 O 3 based crystal layer 41, the second Ga 2 O 3 system channel region in the crystal layer 41 and the second Ga 2 O 3 based crystals It is formed between the bottom surface of the layer 41. For this reason, the N-added region 401 can suppress a leak current flowing through the interface between the second Ga 2 O 3 based crystal layer 41 and the first Ga 2 O 3 based crystal layer 40.
- the N concentration in the N-added region 401 is higher than the donor concentration in the second Ga 2 O 3 based crystal layer 41 (region other than the n + region 402).
- FIG. 12 is a vertical sectional view of the MESFET 4b according to the fourth embodiment.
- the MESFET 4b differs from the MESFET 4a in that an N-added region is formed in the entire second Ga 2 O 3 based crystal layer.
- the second Ga 2 O 3 based crystal layer 45 of the MESFET 4b is a layer formed by epitaxial crystal growth on the first Ga 2 O 3 based crystal layer 40, and includes a Ga containing unintentionally added donor. It consists of 2 O 3 single crystal. The concentration of the unintentionally added donor is, for example, 1 ⁇ 10 18 cm ⁇ 3 or less. The thickness of the second Ga 2 O 3 based crystal layer 45 is, for example, 0.02 to 100 ⁇ m.
- N is intentionally added to the second Ga 2 O 3 -based crystal layer 45 to compensate for an unintentionally added donor.
- the N concentration of the second Ga 2 O 3 based crystal layer 45 is preferably equal to or lower than the concentration of unintentionally added donor in order to lower the electron concentration.
- N is added in parallel with the crystal growth of the second Ga 2 O 3 based crystal layer 45, the whole of the second Ga 2 O 3 system crystal layer 45 is N doped region.
- N may be added to the second Ga 2 O 3 based crystal layer 45 by ion implantation.
- the N concentration may be larger than the donor concentration added unintentionally.
- the gate electrode 44 is Schottky contact on the upper surface of the second Ga 2 O 3 based crystal layer 45, a depletion layer is formed under the gate electrode 44 in the second Ga 2 O 3 system crystal layer 45.
- the MESFET 4b functions as a depletion type transistor or an enhancement type transistor.
- FIG. 13 is a vertical sectional view of the sample 5 used in the experiment according to Example 1.
- FIG. Sample 5 includes a Ga 2 O 3 single crystal substrate 50 containing an unintentionally added donor, an n + -type Ga 2 O 3 single crystal layer 51 stacked on the Ga 2 O 3 single crystal substrate 50, and Ga 2 O 3 n-doped region 501 formed in the single crystal substrate 50, which is formed on (the opposite surface of the Ga 2 O 3 single crystal layer 51) near the Ga 2 O 3 the upper surface of the single crystal substrate 50 n + Region 502, electrode 52 having a Ti / Au laminated structure ohmic-connected to n + region 502 of Ga 2 O 3 single crystal substrate 50, and Ti / Au ohmic-connected to Ga 2 O 3 single crystal layer 51 And an electrode 53 having a stacked structure.
- the concentration of the unintentionally added donor in the Ga 2 O 3 single crystal substrate 50 is approximately 3 ⁇ 10 17 cm ⁇ 3 .
- the plane orientation of the main surface of the Ga 2 O 3 single crystal substrate 50 is (001).
- the N-added region 501 is formed by ion-implanting N into a layered region having a depth of 600 to 700 nm from the upper surface of the Ga 2 O 3 single crystal substrate 50 under implantation conditions of 480 keV and 4 ⁇ 10 13 cm ⁇ 2. did.
- annealing treatment is performed in an N 2 atmosphere at 800 to 1200 ° C. for 30 minutes in order to activate the added N and recover the damage of the Ga 2 O 3 single crystal substrate 50 by the ion implantation. did.
- the maximum concentration of N in the N-added region 501 was 1.5 ⁇ 10 18 cm ⁇ 3 .
- n + region 502 is formed by ion implantation of Si in the vicinity of the upper surface of the Ga 2 O 3 single crystal substrate 50, and after ion implantation, activation of the added Si is performed at 800 ° C. and 30 ° C. in an N 2 atmosphere. Annealing treatment was performed under the condition of minutes.
- N in the N-added region 501 functions as an acceptor. It was.
- FIG. 14 is a graph showing the leakage characteristics of the sample 5 measured.
- FIG. 14 shows that the leakage current decreases as the annealing temperature increases between 800 ° C. and 1200 ° C.
- the minimum value of the leakage current when the bias voltage was 200 V was 1 to 10 ⁇ A / cm 2 . This confirmed that N in the N-added region 501 functions as an acceptor.
- the Schottky barrier diode 1a according to the first embodiment is formed, and the N concentration of the second Ga 2 O 3 based crystal layer 11 which is the entire N-doped region and the electric conduction characteristics of the Schottky barrier diode 1a I investigated the relationship.
- an Sn + -doped n + -type Ga 2 O 3 single crystal substrate having a (010) plane as a main surface was used as the first Ga 2 O 3 -based crystal layer 10.
- Si having a concentration of 5 ⁇ 10 19 cm ⁇ 3 was ion-implanted into the back surface of the first Ga 2 O 3 -based crystal layer 10 in a box profile with a depth of 150 nm to bring the cathode electrode 13 into ohmic contact.
- Ga 2 O 3 single crystal to which N is added is formed on the first Ga 2 O 3 based crystal layer 10 by MBE using Ga metal and ozone gas using a mixed gas of O 2 and N 2 as raw materials.
- a second Ga 2 O 3 based crystal layer 11 was obtained by homoepitaxial growth with a thickness of 2.6 ⁇ m.
- anode electrode 12 an electrode having a circular Pt / Ti / Au laminated structure having a diameter of 200 ⁇ m was formed.
- an electrode having a Ti / Au laminated structure was formed.
- the concentration of N 2 gas in the mixed gas of O 2 and N 2 used for the growth of the second Ga 2 O 3 based crystal layer 11 is 0% by volume and 0.04% by volume, respectively. indicates when a 0.4% by volume, the SIMS profile of the second Ga 2 O 3 system N crystal layer 11.
- the portion shallower than the depth of the dotted line in the figure (the portion on the left side of the dotted line) is the profile in the second Ga 2 O 3 based crystal layer 11, and the portion deeper than the depth of the dotted line (the portion on the right side of the dotted line) is 2 is a profile in the first Ga 2 O 3 based crystal layer 10.
- the second concentration when the concentration of N 2 gas in the mixed gas of O 2 and N 2 is 0% by volume, 0.04% by volume, and 0.4% by volume.
- the N concentrations in the Ga 2 O 3 based crystal layer 11 were 2.5 ⁇ 10 16 cm ⁇ 3 , 3.4 ⁇ 10 16 cm ⁇ 3 and 1.5 ⁇ 10 17 cm ⁇ 3 , respectively.
- N the N concentration contained in the ozone source gas. It was.
- the concentration of N 2 gas in the mixed gas of O 2 and N 2 used for the growth of the second Ga 2 O 3 based crystal layer 11 is 0% by volume and 0.04% by volume, respectively.
- 0.4% by volume is a graph showing the electrical conduction characteristics of the Schottky barrier diode 1a.
- all of the Schottky barrier diodes 1a exhibit n-type rectification in which a large amount of current flows only when the anode voltage is positive.
- FIG. 17 shows the concentration of N 2 gas in the mixed gas of O 2 and N 2 used for the growth of the second Ga 2 O 3 based crystal layer 11 derived from the current characteristics of FIGS. 16A, 16B, and 16C. It is a graph which shows the relationship with the forward direction current density when the anode voltage of the Schottky barrier diode 1a is 6V.
- FIG. 17 shows that the current decreases exponentially as the concentration of N 2 gas increases.
- This second Ga 2 O 3 system intentionally added N crystal layer 11 have shown that contributes to the high resistance of the second Ga 2 O 3 system crystal layer 11 .
- Ga 2 O 3 based semiconductor element having a Ga 2 O 3 based crystal layer to which a novel acceptor impurity is added.
Landscapes
- Chemical & Material Sciences (AREA)
- Organic Chemistry (AREA)
- Engineering & Computer Science (AREA)
- Crystallography & Structural Chemistry (AREA)
- Materials Engineering (AREA)
- Metallurgy (AREA)
- Inorganic Chemistry (AREA)
- Physics & Mathematics (AREA)
- Electromagnetism (AREA)
- Electrodes Of Semiconductors (AREA)
- Junction Field-Effect Transistors (AREA)
- Insulated Gate Type Field-Effect Transistor (AREA)
- Crystals, And After-Treatments Of Crystals (AREA)
Abstract
一実施の形態として、ドナーを含む第2のGa2O3系結晶層11と、第2のGa2O3系結晶層11の全体に形成されたN添加領域と、を有する、Ga2O3系半導体素子1aを提供する。
Description
本発明は、Ga2O3系半導体素子に関する。
従来、アンドープの(意図的にドーパントが添加されていない)Ga2O3系結晶膜をGa2O3系基板上にエピタキシャル成長させる技術が知られている(例えば、特許文献1参照)。
また、従来、Ga2O3系結晶からなる下地基板と、下地基板上にエピタキシャル成長した、アンドープのGa2O3系結晶からなるバッファ層及びバッファ層上のSiがドーパントとして添加されたGa2O3系結晶層を有する半導体素子が知られている(例えば、非特許文献1参照)。
Man Hoi Wong, et al., "Anomalous Fe diffusion in Si-ion-implanted β-Ga2O3and its suppression in Ga2O3 transistor structures through highly resistive buffer layers," Applied Physics Letters 106, 032105, 2015.
Ga2O3系結晶膜をアンドープでエピタキシャル成長させた場合、意図せぬドナーが発生し、n型になる場合がある。そのようなアンドープのGa2O3系結晶膜を半導体素子に用いると、アンドープのGa2O3系結晶膜がn型になっていることに起因する問題が生じる場合がある。
例えば、アンドープのGa2O3系結晶膜をバッファ層に用いたFET(Field effect transistor)においては、チャネル層以外にバッファ層にも電流が流れてしまうため(リーク電流)、FETを正常に動作させることができない。
このため、適切なアクセプターをアンドープのGa2O3系結晶層に添加し、非意図的に添加されたドナーを補償して高抵抗化することが求められる場合がある。また、Ga2O3系結晶層中でアクセプターとして機能する不純物であれば、アンドープのGa2O3系結晶層やn型のアンドープのGa2O3系結晶層中のp型の領域の形成に用いることもできる。
本発明の目的は、新規なアクセプター不純物が添加されたGa2O3系結晶層を有するGa2O3系半導体素子を提供することにある。
本発明の一態様は、上記目的を達成するために、下記[1]~[8]のGa2O3系半導体素子を提供する。
[1]ドナーを含むGa2O3系結晶層と、前記Ga2O3系結晶層の少なくとも一部に形成されたN(窒素)添加領域と、を有する、Ga2O3系半導体素子。
[2]前記N添加領域が、前記ドナーよりも高濃度のNを含む、上記[1]に記載のGa2O3系半導体素子。
[3]前記N添加領域が、前記Ga2O3系結晶層の一部に形成された、上記[1]又は[2]に記載のGa2O3系半導体素子。
[4]前記ドナーが、前記Ga2O3系結晶層に非意図的に添加されたものであり、前記N添加領域が、前記ドナーの濃度以下の濃度のNを含む、上記[1]に記載のGa2O3系半導体素子。
[5]前記N添加領域が、電流通路又はガードリングである、縦型ショットキーバリアダイオードとしての、上記[1]、[2]、[4]のいずれか1項に記載のGa2O3系半導体素子。
[6]前記N添加領域が、チャネル領域を含む、又は電流通路となる開口領域を有する電流遮断領域である、縦型MOSFETとしての、上記[1]又は[2]に記載のGa2O3系半導体素子。
[7]前記N添加領域が、チャネル領域を含む、又は前記Ga2O3系結晶層中のチャネル領域と前記Ga2O3系結晶層の底面の間に位置する、横型MOSFETとしての、上記[1]、[2]、[4]のいずれか1項に記載のGa2O3系半導体素子。
[8]前記N添加領域が、チャネル領域を含む、又は前記Ga2O3系結晶層中のチャネル領域と前記Ga2O3系結晶層の底面の間に位置する、MESFETとしての、上記[1]、[2]、[4]のいずれか1項に記載のGa2O3系半導体素子。
本発明によれば、新規なアクセプター不純物が添加されたGa2O3系結晶層を有するGa2O3系半導体素子を提供することができる。
〔第1の実施の形態〕
第1の実施の形態は、半導体素子としての、N添加領域が形成されたGa2O3系結晶層を有するショットキーバリアダイオードに係る形態である。
第1の実施の形態は、半導体素子としての、N添加領域が形成されたGa2O3系結晶層を有するショットキーバリアダイオードに係る形態である。
従来、N(窒素)が特性に影響を与えるほどの濃度でGa2O3系結晶に取り込まれることは知られておらず、また、当然ながら、NがGa2O3系結晶中でアクセプターとして機能することは知られていなかった。
ここで、Ga2O3系単結晶とは、Ga2O3単結晶、又は、Al、In等の元素が添加されたGa2O3単結晶をいう。例えば、Al及びInが添加されたGa2O3単結晶である(GaxAlyIn(1-x-y))2O3(0<x≦1、0≦y<1、0<x+y≦1)単結晶であってもよい。Alを添加した場合にはバンドギャップが広がり、Inを添加した場合にはバンドギャップが狭くなる。
図1は、第1の実施の形態に係るショットキーバリアダイオード1aの垂直断面図である。
ショットキーバリアダイオード1aは、縦型のショットキーバリアダイオードであり、第1のGa2O3系結晶層10と、第1のGa2O3系結晶層10に積層された第2のGa2O3系結晶層11と、第2のGa2O3系結晶層11に接続されたアノード電極12と、第1のGa2O3系結晶層10に接続されたカソード電極13と、を有する。
第1のGa2O3系結晶層10は、ドナーとしてのSi、Sn等のIV族元素を含むn+型のGa2O3系単結晶からなる。第1のGa2O3系結晶層10のドナー濃度は、例えば、1×1017~1×1020cm-3である。第1のGa2O3系結晶層10の厚さは、例えば、0.5~1000μmである。
ショットキーバリアダイオード1aの典型的な構成においては、第1のGa2O3系結晶層10はGa2O3系基板である。第1のGa2O3系結晶層10の主面の面方位は、例えば、(010)、(001)、(-201)である。
第2のGa2O3系結晶層11は、第1のGa2O3系結晶層10上にエピタキシャル結晶成長により形成される層であり、非意図的に添加されたドナーを含むGa2O3系単結晶からなる。ここで、非意図的に添加されたドナーには、不純物の他、酸素空孔等の欠陥も含まれる。非意図的に添加されたドナーの濃度は、例えば、1×1018cm-3以下である。第2のGa2O3系結晶層11の厚さは、例えば、0.1~100μmである。
また、第2のGa2O3系結晶層11には、意図的にNが添加されており、非意図的に添加されたドナーを補償している。第2のGa2O3系結晶層11のN濃度は、電子濃度を下げるため、非意図的に添加されたドナー濃度以下であることが好ましい。Nは第2のGa2O3系結晶層11の結晶成長と並行して添加され(インサイチュドーピング)、第2のGa2O3系結晶層11の全体がN添加領域となる。なお、ドナーとしてのSi、Sn等のIV族元素をNと同時に意図的に添加する等の場合には、N濃度は非意図的に添加されたドナー濃度より大きくてもよい。
第2のGa2O3系結晶層11は、例えば、Ga金属と、O2とN2の混合ガスを原料としたオゾンガスを用いた分子線エピタキシー法(MBE法)により形成される。
アノード電極12は、例えば、Pt/Ti/Auの積層構造を有し、第2のGa2O3系結晶層11とショットキー接触する。
カソード電極13は、例えば、Ti/Auの積層構造を有し、第1のGa2O3系結晶層10とオーミック接触する。
ショットキーバリアダイオード1aにおいては、アノード電極12とカソード電極13との間に順方向の電圧(アノード電極12側が正電位)を印加することにより、第2のGa2O3系結晶層11から見たアノード電極12と第2のGa2O3系結晶層11との間のエネルギー障壁が低下し、アノード電極12からカソード電極13へ電流が流れる。このため、全体がN添加領域である第2のGa2O3系結晶層11は電流通路となる。一方、アノード電極12とカソード電極13との間に逆方向の電圧(アノード電極12側が負電位)を印加したときは、ショットキー障壁により、電流の流れが妨げられる。
図2は、第1の実施の形態に係るショットキーバリアダイオード1bの垂直断面図である。ショットキーバリアダイオード1bは、フィールドプレート構造を有する点で、ショットキーバリアダイオード1aと異なる。
ショットキーバリアダイオード1bにおいては、第2のGa2O3系結晶層11の上面上に、アノード電極16の周囲に沿って、SiO2等からなる絶縁膜14が設けられ、その絶縁膜14の上にアノード電極16の縁が乗り上げている。
このようなフィールドプレート構造を設けることにより、アノード電極16の端部への電界集中を抑制することができる。また、絶縁膜14は、第2のGa2O3系結晶層11の上面を流れる表面リーク電流を抑制するパッシベーション膜としても機能する。
図3は、第1の実施の形態に係るショットキーバリアダイオード1cの垂直断面図である。
ショットキーバリアダイオード1cは、ガードリング構造を有する点で、ショットキーバリアダイオード1bと異なる。ショットキーバリアダイオード1cにおいては、第2のGa2O3系結晶層15の上面近傍には、ガードリングとしてのN添加領域101が形成されている。すなわち、第2のGa2O3系結晶層15の一部にN添加領域101が形成されている。
第2のGa2O3系結晶層15は、ドナーとしてのSi、Sn等のIV族元素を含むn-型のGa2O3系単結晶からなる。第2のGa2O3系結晶層15のドナー濃度は、例えば、1×1018cm-3以下である。第2のGa2O3系結晶層15の厚さは、例えば、0.1~100μmである。
N添加領域101は、例えば、第2のGa2O3系結晶層15の上面のアノード電極16に一部が重なる領域に、Nイオン注入を選択的に施すことにより形成される。N添加領域101のN濃度は、第2のGa2O3系結晶層15のドナー濃度よりも高い。このようなガードリング構造を設けることにより、アノード電極16の端部における電界集中を緩和することができる。
〔第2の実施の形態〕
第2の実施の形態は、半導体素子としての、N添加領域が形成されたGa2O3系結晶層を有する縦型MOSFET(Metal-Oxide-Semiconductor Field Effect Transistor)に係る形態である。
第2の実施の形態は、半導体素子としての、N添加領域が形成されたGa2O3系結晶層を有する縦型MOSFET(Metal-Oxide-Semiconductor Field Effect Transistor)に係る形態である。
図4は、第2の実施の形態に係る縦型MOSFET2aの垂直断面図である。
縦型MOSFET2aは、第1のGa2O3系結晶層20と、第1のGa2O3系結晶層20に積層された第2のGa2O3系結晶層21と、ゲート絶縁膜25を介して第2のGa2O3系結晶層21上に形成されたゲート電極24と、第2のGa2O3系結晶層21の上面近傍のゲート電極24の両側に形成されたn+領域202と、n+領域202の外側に形成されたp+領域203と、n+領域202及びp+領域203を囲むN添加領域201と、第2のGa2O3系結晶層21上に形成され、n+領域202とp+領域203に接続されたソース電極22と、第1のGa2O3系結晶層20の第2のGa2O3系結晶層21と反対側の面上に形成されたドレイン電極23と、を有する。
縦型MOSFET2aは、エンハンスメント型(ノーマリーオフ)の縦型MOSFETである。ゲート電極24に閾値以上の電圧を印加すると、ゲート電極24の下のN添加領域201に反転型チャネルが形成され、ドレイン電極23からソース電極22へ電流が流れるようになる。すなわち、N添加領域201はチャネル領域(チャネルが形成される領域)を含む。
第1のGa2O3系結晶層20は、ドナーとしてのSi、Sn等のIV族元素を含むn+型のGa2O3系単結晶からなる。第1のGa2O3系結晶層20のドナー濃度は、例えば、1×1017~1×1020cm-3である。第1のGa2O3系結晶層20の厚さは、例えば、0.5~1000μmである。
縦型MOSFET2aの典型的な構成においては、第1のGa2O3系結晶層20はGa2O3系基板である。第1のGa2O3系結晶層10の主面の面方位は、例えば、(010)、(001)、(-201)である。
第2のGa2O3系結晶層21は、ドナーとしてのSi、Sn等のIV族元素を含むn-型のGa2O3系単結晶からなる。第2のGa2O3系結晶層21のドナー濃度は、例えば、1×1018cm-3以下である。第2のGa2O3系結晶層21の厚さは、例えば、1~100μmである。
ソース電極22、ドレイン電極23、及びゲート電極24は、例えば、Ti/Auからなる。ゲート絶縁膜25は、SiO2等の絶縁材料からなる。
n+領域202は、第2のGa2O3系結晶層21中にイオン注入等により形成されたn型ドーパントの濃度が高い領域である。p+領域203は、第2のGa2O3系結晶層21中へのp型材料の埋め込みやイオン注入等により形成されたp型ドーパントの濃度が高い領域である。
N添加領域201は、イオン注入等により、n+領域202及びp+領域203を囲むような領域に形成される。すなわち、第2のGa2O3系結晶層21の一部にN添加領域201が形成されている。N添加領域201のN濃度は、第2のGa2O3系結晶層21(n+領域202及びp+領域203以外の領域)のドナー濃度よりも高い。
図5は、第2の実施の形態に係る縦型MOSFET2bの垂直断面図である。縦型MOSFET2bは、ゲート電極が第2のGa2O3系結晶層に埋め込まれたトレンチ型の縦型MOSFETである点で縦型MOSFET2aと異なる。
縦型MOSFET2bにおいては、ゲート電極26がゲート絶縁膜27に覆われて第2のGa2O3系結晶層21に埋め込まれており、その両側にN添加領域201、n+領域202、及びp+領域203が位置する。
縦型MOSFET2bは、エンハンスメント型の縦型MOSFETである。ゲート電極26に閾値以上の電圧を印加すると、ゲート電極26の側方のN添加領域201に反転型チャネルが形成され、ドレイン電極23からソース電極22へ電流が流れるようになる。すなわち、N添加領域201はチャネル領域を含む。
図6は、第2の実施の形態に係る縦型MOSFET2cの垂直断面図である。縦型MOSFET2cは、電流遮断層が形成されたディプリーション型(ノーマリーオン)の縦型MOSFETである点で縦型MOSFET2aと異なる。
縦型MOSFET2cにおいては、第2のGa2O3系結晶層21の上面近傍のゲート電極24の両側にn+領域205が形成され、第2のGa2O3系結晶層21中のn+領域205の下方の一部に、開口領域を有する電流遮断領域としてのN添加領域204が形成されている。
n+領域205は、第2のGa2O3系結晶層21中にイオン注入等により形成されたn型ドーパントの濃度が高い領域である。
N添加領域204は、イオン注入等により、n+領域205の下方の一部に形成される。ゲート電極24の下方に位置するN添加領域204に囲まれた領域204aは、電流遮断領域の開口領域であり、電流通路となる領域である。すなわち、第2のGa2O3系結晶層21の一部にN添加領域204が形成されている。N添加領域204のN濃度は、第2のGa2O3系結晶層21(n+領域205以外の領域)のドナー濃度よりも高い。
縦型MOSFET2cは、上述のように、ディプリーション型の縦型MOSFETである。ゲート電極24に電圧を印加しない状態又は閾値以上の電圧を印加した状態ではドレイン電極23からソース電極22へ電流を流すことができるが、ゲート電極24に閾値以下の電圧を印加すると、チャネルの一部が閉じ、結果として、電流をオフにすることができる。
〔第3の実施の形態〕
第3の実施の形態は、半導体素子としての、N添加領域が形成されたGa2O3系結晶層を有する横型MOSFETに係る形態である。
第3の実施の形態は、半導体素子としての、N添加領域が形成されたGa2O3系結晶層を有する横型MOSFETに係る形態である。
図7は、第3の実施の形態に係る横型MOSFET3aの垂直断面図である。
横型MOSFET3aは、第1のGa2O3系結晶層30と、第1のGa2O3系結晶層30に積層された第2のGa2O3系結晶層31と、第2のGa2O3系結晶層31上に形成されたソース電極32及びドレイン電極33と、ソース電極32とドレイン電極33との間の第2のGa2O3系結晶層31上の領域にゲート絶縁膜35を介して形成されたゲート電極34と、第2のGa2O3系結晶層31の上面近傍のゲート電極34の両側に形成され、それぞれソース電極32、ドレイン電極33が接続されたn+領域302と、第2のGa2O3系結晶層31中のn+領域302と第1のGa2O3系結晶層30との間に面内方向に連続して形成されたN添加領域301と、を有する。
横型MOSFET3aは、ディプリーション型の横型MOSFETである。ゲート電極34に電圧を印加しない状態ではドレイン電極33からソース電極32へ電流を流すことができるが、ゲート電極34に閾値以下の電圧を印加すると、空乏層が拡がって2つのn+領域302の間のチャネルが狭まり、電流の流れが妨げられる。
第1のGa2O3系結晶層30は、ドナー濃度よりも高い濃度のFe等のアクセプター不純物が意図的に添加された半絶縁性の層である。第1のGa2O3系結晶層30の抵抗率は、例えば、1×1010Ωcm以上である。第1のGa2O3系結晶層30の厚さは、例えば、0.5~1000μmである。
横型MOSFET3aの典型的な構成においては、第1のGa2O3系結晶層30はGa2O3系基板である。第1のGa2O3系結晶層30の主面の面方位は、例えば、(010)、(001)、(-201)である。
第2のGa2O3系結晶層31は、ドナーとしてのSi、Sn等のIV族元素を含むn-型のGa2O3系単結晶からなる。第2のGa2O3系結晶層31のドナー濃度は、例えば、1×1016~5×1019cm-3である。第2のGa2O3系結晶層31の厚さは、例えば、0.02~100μmである。
ソース電極32、ドレイン電極33、及びゲート電極34は、例えば、Ti/Auからなる。ゲート絶縁膜35は、SiO2等の絶縁材料からなる。
n+領域302は、第2のGa2O3系結晶層31中にイオン注入等により形成されたn型ドーパントの濃度が高い領域である。
N添加領域301は、イオン注入等により、2つのn+領域302の間に形成されるチャネルと、第2のGa2O3系結晶層31と第1のGa2O3系結晶層30との界面の間を遮るような位置に形成される。すなわち、N添加領域301は、第2のGa2O3系結晶層31の一部である、第2のGa2O3系結晶層31中のチャネル領域と第2のGa2O3系結晶層31の底面との間に形成される。このため、N添加領域301は、第2のGa2O3系結晶層31と第1のGa2O3系結晶層30との界面を流れるリーク電流を抑制することができる。N添加領域301のN濃度は、第2のGa2O3系結晶層31(n+領域302以外の領域)のドナー濃度よりも高い。
図8は、第3の実施の形態に係る横型MOSFET3bの垂直断面図である。横型MOSFET3bは、第2のGa2O3系結晶層の全体にN添加領域が形成されている点で横型MOSFET3aと異なる。
横型MOSFET3bの第2のGa2O3系結晶層36は、第1のGa2O3系結晶層30上にエピタキシャル結晶成長により形成される層であり、非意図的に添加されたドナーを含むGa2O3系単結晶からなる。非意図的に添加されたドナーの濃度は、例えば、1×1018cm-3以下である。第2のGa2O3系結晶層36の厚さは、例えば、0.02~100μmである。
また、第2のGa2O3系結晶層36には、意図的にNが添加されており、非意図的に添加されたドナーを補償している。第2のGa2O3系結晶層36のN濃度は、電子濃度を下げるため、非意図的に添加されたドナー濃度以下であることが好ましい。Nは第2のGa2O3系結晶層36の結晶成長と並行して添加され、第2のGa2O3系結晶層36の全体がN添加領域となる。また、Nはイオン注入により第2のGa2O3系結晶層36に添加されてもよい。なお、ドナーとしてのSi、Sn等のIV族元素をNと同時に意図的に添加する等の場合には、N濃度は非意図的に添加されたドナー濃度より大きくてもよい。
横型MOSFET3bは、ディプリーション型の横型MOSFETである。ゲート電極34に電圧を印加しない状態ではドレイン電極33からソース電極32へ電流を流すことができるが、ゲート電極34に閾値以下の電圧を印加すると、空乏層が拡がって2つのn+領域302の間のチャネルが狭まり、電流の流れが妨げられる。すなわち、第2のGa2O3系結晶層36の全体に形成されたN添加領域は、チャネル領域を含む。
図9は、第3の実施の形態に係る横型MOSFET3cの垂直断面図である。横型MOSFET3cは、エンハンスメント型である点で横型MOSFET3bと異なる。
横型MOSFET3cの第2のGa2O3系結晶層37は、第1のGa2O3系結晶層30上にエピタキシャル結晶成長により形成される層であり、非意図的に添加されたドナーを含むGa2O3系単結晶からなる。非意図的に添加されたドナーの濃度は、例えば、1×1018cm-3以下である。第2のGa2O3系結晶層37の厚さは、例えば、0.02~100μmである。
また、第2のGa2O3系結晶層37には、意図的にNが添加されており、非意図的に添加されたドナーを補償している。第2のGa2O3系結晶層37のN濃度は、非意図的に添加されたドナー濃度より大きいことが好ましい。Nは第2のGa2O3系結晶層37の結晶成長と並行して添加され、第2のGa2O3系結晶層37の全体がN添加領域となる。また、Nはイオン注入により第2のGa2O3系結晶層37に添加されてもよい。
横型MOSFET3cのゲート電極38は、ソース電極32とドレイン電極33の間に連続したチャネル領域を形成するため、n+領域302の端部に被る又は非常に近接している。
横型MOSFET3cは、エンハンスメント型の横型MOSFETである。ゲート電極38に閾値以上の電圧を印加すると、第2のGa2O3系結晶層37の上面近傍の2つのn+領域302の間にチャネルが形成され、ドレイン電極33からソース電極32へ電流が流れるようになる。すなわち、第2のGa2O3系結晶層37の全体に形成されたN添加領域は、チャネル領域を含む。
図10は、第3の実施の形態に係る横型MOSFET3dの垂直断面図である。横型MOSFET3dは、N添加領域が第2のGa2O3系結晶層の上側の一部にのみ形成されている点で横型MOSFET3cと異なる。
横型MOSFET3dのN添加領域303は、イオン注入等により、第2のGa2O3系結晶層31の上側のn+領域302を含む領域に形成される。すなわち、第2のGa2O3系結晶層31の一部にN添加領域303が形成されている。N添加領域303のN濃度は、第2のGa2O3系結晶層31(n+領域302以外の領域)のドナー濃度よりも高い。
横型MOSFET3dは、横型MOSFET3cと同様、エンハンスメント型の横型MOSFETである。ゲート電極38に閾値以上の電圧を印加すると、第2のGa2O3系結晶層31(N添加領域303)の上面近傍の2つのn+領域302の間にチャネルが形成され、ドレイン電極33からソース電極32へ電流が流れるようになる。すなわち、N添加領域303は、チャネル領域を含む。
〔第4の実施の形態〕
第4の実施の形態は、半導体素子としての、N添加領域が形成されたGa2O3系結晶層を有するMESFET(Metal-Semiconductor Field Effect Transistor)に係る形態である。
第4の実施の形態は、半導体素子としての、N添加領域が形成されたGa2O3系結晶層を有するMESFET(Metal-Semiconductor Field Effect Transistor)に係る形態である。
図11は、第4の実施の形態に係るMESFET4aの垂直断面図である。
MESFET4aは、第1のGa2O3系結晶層40と、第1のGa2O3系結晶層40に積層された第2のGa2O3系結晶層41と、第2のGa2O3系結晶層41上に形成されたソース電極42及びドレイン電極43と、ソース電極42とドレイン電極43との間の第2のGa2O3系結晶層41上の領域に形成されたゲート電極44と、第2のGa2O3系結晶層41の上面近傍のゲート電極44の両側に形成され、それぞれソース電極42、ドレイン電極43が接続されたn+領域402と、第2のGa2O3系結晶層41中のn+領域402と第1のGa2O3系結晶層40との間に面内方向に連続して形成されたN添加領域401と、を有する。
ゲート電極44は第2のGa2O3系結晶層41の上面にショットキー接触し、第2のGa2O3系結晶層41中のゲート電極44下に空乏層が形成されている。この空乏領域の厚さに応じて、MESFET4aは、ディプリーション型のトランジスタ又はエンハンスメント型のトランジスタとして機能する。
第1のGa2O3系結晶層40は、ドナー濃度よりも高い濃度のFe等のアクセプター不純物が意図的に添加された半絶縁性の層である。第1のGa2O3系結晶層40の抵抗率は、例えば、1×1010Ωcm以上である。第1のGa2O3系結晶層40の厚さは、例えば、0.5~1000μmである。
MESFET4aの典型的な構成においては、第1のGa2O3系結晶層40はGa2O3系基板である。第1のGa2O3系結晶層40の主面の面方位は、例えば、(010)、(001)、(-201)である。
第2のGa2O3系結晶層41は、ドナーとしてのSi、Sn等のIV族元素を含むn-型のGa2O3系単結晶からなる。第2のGa2O3系結晶層41のドナー濃度は、例えば、1×1016~5×1019cm-3である。第2のGa2O3系結晶層41の厚さは、例えば、0.02~100μmである。
ソース電極42及びドレイン電極43は、例えば、Ti/Auからなる。また、ゲート電極44は、例えばPt/Ti/Auからなる。
n+領域402は、第2のGa2O3系結晶層41中にイオン注入等により形成されたn型ドーパントの濃度が高い領域である。
N添加領域401は、イオン注入等により、2つのn+領域402の間に形成されるチャネルと、第2のGa2O3系結晶層41と第1のGa2O3系結晶層40との界面の間を遮るような位置に形成される。すなわち、N添加領域401は、第2のGa2O3系結晶層41の一部である、第2のGa2O3系結晶層41中のチャネル領域と第2のGa2O3系結晶層41の底面との間に形成される。このため、N添加領域401は、第2のGa2O3系結晶層41と第1のGa2O3系結晶層40との界面を流れるリーク電流を抑制することができる。N添加領域401のN濃度は、第2のGa2O3系結晶層41(n+領域402以外の領域)のドナー濃度よりも高い。
図12は、第4の実施の形態に係るMESFET4bの垂直断面図である。MESFET4bは、第2のGa2O3系結晶層の全体にN添加領域が形成されている点でMESFET4aと異なる。
MESFET4bの第2のGa2O3系結晶層45は、第1のGa2O3系結晶層40上にエピタキシャル結晶成長により形成される層であり、非意図的に添加されたドナーを含むGa2O3系単結晶からなる。非意図的に添加されたドナーの濃度は、例えば、1×1018cm-3以下である。第2のGa2O3系結晶層45の厚さは、例えば、0.02~100μmである。
また、第2のGa2O3系結晶層45には、意図的にNが添加されており、非意図的に添加されたドナーを補償している。第2のGa2O3系結晶層45のN濃度は、電子濃度を下げるため、非意図的に添加されたドナー濃度以下であることが好ましい。Nは第2のGa2O3系結晶層45の結晶成長と並行して添加され、第2のGa2O3系結晶層45の全体がN添加領域となる。また、Nはイオン注入により第2のGa2O3系結晶層45に添加されてもよい。なお、ドナーとしてのSi、Sn等のIV族元素をNと同時に意図的に添加する等の場合には、N濃度は非意図的に添加されたドナー濃度より大きくてもよい。
ゲート電極44は第2のGa2O3系結晶層45の上面にショットキー接触し、第2のGa2O3系結晶層45中のゲート電極44下に空乏層が形成されている。この空乏領域の厚さに応じて、MESFET4bは、ディプリーション型のトランジスタ又はエンハンスメント型のトランジスタとして機能する。
(実施の形態の効果)
上記第1~4の実施の形態によれば、従来、Ga2O3系結晶に用いられるアクセプターとして知られていなかったNを用いて、Ga2O3系結晶の高抵抗化や、p型領域の形成を行うことができる。そして、そのNが添加されたGa2O3系結晶層を有する半導体素子を提供することができる。
上記第1~4の実施の形態によれば、従来、Ga2O3系結晶に用いられるアクセプターとして知られていなかったNを用いて、Ga2O3系結晶の高抵抗化や、p型領域の形成を行うことができる。そして、そのNが添加されたGa2O3系結晶層を有する半導体素子を提供することができる。
Ga2O3系結晶中に添加されたNがアクセプターとして機能していることを実験により確かめた。
図13は、実施例1に係る実験に用いた試料5の垂直断面図である。試料5は、非意図的に添加されたドナーを含むGa2O3単結晶基板50と、Ga2O3単結晶基板50に積層されたn+型のGa2O3単結晶層51と、Ga2O3単結晶基板50中に形成されたN添加領域501と、Ga2O3単結晶基板50の上面(Ga2O3単結晶層51の反対側の面)近傍に形成されたn+領域502と、Ga2O3単結晶基板50のn+領域502にオーミック接続されたTi/Au積層構造を有する電極52と、Ga2O3単結晶層51にオーミック接続されたTi/Au積層構造を有する電極53と、を有する。
Ga2O3単結晶基板50の非意図的に添加されたドナーの濃度は、およそ3×1017cm-3である。Ga2O3単結晶基板50の主面の面方位は(001)である。
N添加領域501は、480keV、4×1013cm-2の注入条件で、Ga2O3単結晶基板50の上面から600~700nmの深さの層状の領域にNをイオン注入することにより形成した。また、イオン注入後、添加されたNの活性化及びイオン注入によるGa2O3単結晶基板50のダメージの回復のため、N2雰囲気で800~1200℃、30分の条件でアニール処理を実施した。N添加領域501のNの最大濃度は1.5×1018cm-3であった。
n+領域502は、Ga2O3単結晶基板50の上面近傍にSiをイオン注入することにより形成し、イオン注入後、添加されたSiの活性化のため、N2雰囲気で800℃、30分の条件でアニール処理を実施した。
この試料5の電極52と電極53との間に電圧を印加して、縦方向のリーク電流の大きさを測定することにより、N添加領域501中のNがアクセプターとして機能していることを確かめた。
図14は、測定された試料5のリーク特性を示すグラフである。図14は、アニール温度が800℃から1200℃の間で増加するのに伴ってリーク電流が減少することを示している。アニール温度が1200℃のとき、バイアス電圧が200Vのときのリーク電流の大きさの最小値は1~10μA/cm2であった。これにより、N添加領域501中のNがアクセプターとして機能していることが確かめられた。
上記第1の実施の形態に係るショットキーバリアダイオード1aを形成し、全体がN添加領域である第2のGa2O3系結晶層11のN濃度とショットキーバリアダイオード1aの電気伝導特性との関係を調べた。
本実施例においては、(010)面を主面とする、Snをドープしたn+型のGa2O3単結晶基板を第1のGa2O3系結晶層10として用いた。第1のGa2O3系結晶層10の裏面には濃度5×1019cm-3のSiを深さ150nmのボックスプロファイルでイオン注入し、カソード電極13をオーミック接触させた。
また、Ga金属と、O2とN2の混合ガスを原料としたオゾンガスを用いたMBE法により、Nが添加されたGa2O3単結晶を第1のGa2O3系結晶層10上に厚さ2.6μmホモエピタキシャル成長させ、第2のGa2O3系結晶層11とした。
また、アノード電極12として、直径200μmの円形のPt/Ti/Au積層構造を有する電極を形成した。カソード電極13として、Ti/Au積層構造を有する電極を形成した。
まず、第2のGa2O3系結晶層11中にNが添加されていることを確かめるために、アノード電極12及びカソード電極13の形成されていない試料に対して二次イオン質量分析法(SIMS)による測定を行った。
図15A、15B、15Cは、第2のGa2O3系結晶層11の成長に用いられるO2とN2の混合ガス中のN2ガスの濃度がそれぞれ0体積%、0.04体積%、0.4体積%であるときの、第2のGa2O3系結晶層11中のNのSIMSプロファイルを示す。図中の点線の深さよりも浅い部分(点線の左側の部分)が第2のGa2O3系結晶層11中のプロファイルであり、点線の深さよりも深い部分(点線の右側の部分)が第1のGa2O3系結晶層10中のプロファイルである。
図15A、15B、15Cに示されるように、O2とN2の混合ガス中のN2ガスの濃度が0体積%、0.04体積%、0.4体積%であるときの第2のGa2O3系結晶層11中のN濃度は、それぞれ2.5×1016cm-3、3.4×1016cm-3、1.5×1017cm-3であった。これにより、Ga2O3系結晶にNを添加することは可能であり、また、オゾンの原料ガスに含まれるN濃度によりGa2O3系結晶中のN濃度を制御可能であることがわかった。
次に、アノード電極12及びカソード電極13が形成された試料に対して、ショットキーバリアダイオード1aの電気伝導特性を測定した。
図16A、16B、16Cは、第2のGa2O3系結晶層11の成長に用いられるO2とN2の混合ガス中のN2ガスの濃度がそれぞれ0体積%、0.04体積%、0.4体積%であるときの、ショットキーバリアダイオード1aの電気伝導特性を示すグラフである。
図16A、16B、16Cによれば、いずれのショットキーバリアダイオード1aも、アノード電圧が正のときにのみ電流が多く流れるn型の整流性を示している。
図17は、図16A、16B、16Cの電流特性から導出した、第2のGa2O3系結晶層11の成長に用いられるO2とN2の混合ガス中のN2ガスの濃度と、ショットキーバリアダイオード1aのアノード電圧が6Vのときの順方向電流密度との関係を示すグラフである。
図17に示されるO2とN2の混合ガス中のN2ガスの濃度が0体積%、0.04体積%、0.4体積%であるときの順方向電流密度は、それぞれ4.88×10-6、5.70×10-7、8.76×10-9A/cm2である。
図17は、N2ガスの濃度が増加すると電流が指数関数的に減少することを示している。これは、第2のGa2O3系結晶層11中の意図的に添加されたNが、第2のGa2O3系結晶層11の高抵抗化に寄与していることを示している。
以上、本発明の実施の形態、実施例を説明したが、本発明は、上記実施の形態、実施例に限定されず、発明の主旨を逸脱しない範囲内において種々変形実施が可能である。また、発明の主旨を逸脱しない範囲内において上記実施の形態、実施例の構成要素を任意に組み合わせることができる。
また、上記に記載した実施の形態、実施例は特許請求の範囲に係る発明を限定するものではない。また、実施の形態、実施例の中で説明した特徴の組合せの全てが発明の課題を解決するための手段に必須であるとは限らない点に留意すべきである。
新規なアクセプター不純物が添加されたGa2O3系結晶層を有するGa2O3系半導体素子を提供する。
1a、1b、1c…ショットキーバリアダイオード、 2a、2b、2c…縦型MOSFET、 3a、3b、3c、3d…横型MOSFET、 4a、4b…MESFET、 10、20、30、40…第1のGa2O3系結晶層、 11、15、21、31、36、41、45…第2のGa2O3系結晶層、 101、201、204、301、303、401…N添加領域
Claims (8)
- ドナーを含むGa2O3系結晶層と、
前記Ga2O3系結晶層の少なくとも一部に形成されたN添加領域と、
を有する、
Ga2O3系半導体素子。 - 前記N添加領域が、前記ドナーよりも高濃度のNを含む、
請求項1に記載のGa2O3系半導体素子。 - 前記N添加領域が、前記Ga2O3系結晶層の一部に形成された、
請求項1又は2に記載のGa2O3系半導体素子。 - 前記ドナーが、前記Ga2O3系結晶層に非意図的に添加されたものであり、
前記N添加領域が、前記ドナーの濃度以下の濃度のNを含む、
請求項1に記載のGa2O3系半導体素子。 - 前記N添加領域が、電流通路又はガードリングである、
縦型ショットキーバリアダイオードとしての、
請求項1、2、4のいずれか1項に記載のGa2O3系半導体素子。 - 前記N添加領域が、チャネル領域を含む、又は電流通路となる開口領域を有する電流遮断領域である、
縦型MOSFETとしての、
請求項1又は2に記載のGa2O3系半導体素子。 - 前記N添加領域が、チャネル領域を含む、又は前記Ga2O3系結晶層中のチャネル領域と前記Ga2O3系結晶層の底面の間に位置する、
横型MOSFETとしての、
請求項1、2、4のいずれか1項に記載のGa2O3系半導体素子。 - 前記N添加領域が、チャネル領域を含む、又は前記Ga2O3系結晶層中のチャネル領域と前記Ga2O3系結晶層の底面の間に位置する、
MESFETとしての、
請求項1、2、4のいずれか1項に記載のGa2O3系半導体素子。
Priority Applications (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
EP18790539.3A EP3629379A4 (en) | 2017-04-27 | 2018-04-26 | SEMICONDUCTOR DEVICE BASED ON GA2O3 |
US16/608,556 US11563092B2 (en) | 2017-04-27 | 2018-04-26 | GA2O3-based semiconductor device |
CN201880027299.6A CN110622319A (zh) | 2017-04-27 | 2018-04-26 | Ga2O3系半导体元件 |
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2017-088866 | 2017-04-27 | ||
JP2017088866A JP7008293B2 (ja) | 2017-04-27 | 2017-04-27 | Ga2O3系半導体素子 |
Publications (1)
Publication Number | Publication Date |
---|---|
WO2018199241A1 true WO2018199241A1 (ja) | 2018-11-01 |
Family
ID=63918656
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
PCT/JP2018/017007 WO2018199241A1 (ja) | 2017-04-27 | 2018-04-26 | Ga2O3系半導体素子 |
Country Status (5)
Country | Link |
---|---|
US (1) | US11563092B2 (ja) |
EP (1) | EP3629379A4 (ja) |
JP (1) | JP7008293B2 (ja) |
CN (1) | CN110622319A (ja) |
WO (1) | WO2018199241A1 (ja) |
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN110350028A (zh) * | 2019-07-02 | 2019-10-18 | 深圳第三代半导体研究院 | 一种氮掺杂氧化镓薄膜结构及其制备方法 |
CN111128746A (zh) * | 2019-12-05 | 2020-05-08 | 中国电子科技集团公司第十三研究所 | 肖特基二极管及其制备方法 |
WO2020253420A1 (zh) * | 2019-06-20 | 2020-12-24 | 中国电子科技集团公司第十三研究所 | 氧化镓sbd终端结构及制备方法 |
Families Citing this family (17)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR102183959B1 (ko) * | 2019-04-26 | 2020-11-27 | 홍익대학교 산학협력단 | 항복전압 특성이 개선된 쇼트키 장벽 다이오드 및 그 제조방법 |
CN114747021A (zh) * | 2019-11-29 | 2022-07-12 | 株式会社Flosfia | 半导体装置及具有半导体装置的半导体系统 |
JP7238847B2 (ja) * | 2020-04-16 | 2023-03-14 | トヨタ自動車株式会社 | 半導体素子の製造方法 |
JP7347335B2 (ja) * | 2020-05-29 | 2023-09-20 | 豊田合成株式会社 | 半導体装置 |
JP7327283B2 (ja) * | 2020-05-29 | 2023-08-16 | 豊田合成株式会社 | 半導体装置 |
JP7331783B2 (ja) * | 2020-05-29 | 2023-08-23 | 豊田合成株式会社 | 半導体装置の製造方法 |
KR102201924B1 (ko) | 2020-08-13 | 2021-01-11 | 한국세라믹기술원 | 도펀트 활성화 기술을 이용한 전력반도체용 갈륨옥사이드 박막 제조 방법 |
CN112382665A (zh) * | 2020-11-03 | 2021-02-19 | 广东省科学院半导体研究所 | 一种氧化镓基mosfet器件及其制作方法 |
TW202230810A (zh) * | 2020-12-11 | 2022-08-01 | 日商Flosfia股份有限公司 | 半導體裝置 |
WO2022230830A1 (ja) * | 2021-04-26 | 2022-11-03 | 株式会社Flosfia | 半導体装置 |
WO2022230832A1 (ja) | 2021-04-26 | 2022-11-03 | 株式会社Flosfia | 半導体装置 |
TW202249287A (zh) | 2021-04-26 | 2022-12-16 | 日商Flosfia股份有限公司 | 半導體裝置 |
JPWO2022230834A1 (ja) * | 2021-04-26 | 2022-11-03 | ||
CN113193053B (zh) * | 2021-05-20 | 2023-11-07 | 电子科技大学 | 一种具有高正向电流密度的沟槽肖特基二极管 |
JP2024050122A (ja) * | 2022-09-29 | 2024-04-10 | 株式会社ノベルクリスタルテクノロジー | 単結晶の育成方法、半導体基板の製造方法、及び半導体基板 |
CN117012836B (zh) * | 2023-10-07 | 2024-06-28 | 深圳市港祥辉电子有限公司 | 一种纵向氧化镓mosfet器件及其制备方法 |
CN118712238B (zh) * | 2024-06-05 | 2025-02-11 | 西安电子科技大学 | 用于半导体材料特性研究的横向肖特基二极管及制备方法 |
Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2010141037A (ja) * | 2008-12-10 | 2010-06-24 | Sumitomo Electric Ind Ltd | 窒化ガリウム系半導体電子デバイス、窒化ガリウム系半導体電子デバイスを作製する方法、エピタキシャル基板、及びエピタキシャル基板を作製する方法 |
WO2016031633A1 (ja) * | 2014-08-29 | 2016-03-03 | 株式会社タムラ製作所 | 半導体素子及び結晶積層構造体 |
JP2016039194A (ja) * | 2014-08-06 | 2016-03-22 | 株式会社タムラ製作所 | Ga2O3系単結晶の高抵抗領域形成方法、並びに、結晶積層構造体及び半導体素子 |
JP2016197737A (ja) * | 2016-06-29 | 2016-11-24 | 株式会社タムラ製作所 | 半導体素子及びその製造方法、並びに結晶積層構造体 |
JP2017041593A (ja) | 2015-08-21 | 2017-02-23 | 株式会社タムラ製作所 | Ga2O3系結晶膜の形成方法 |
Family Cites Families (31)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6756320B2 (en) * | 2002-01-18 | 2004-06-29 | Freescale Semiconductor, Inc. | Method of forming article comprising an oxide layer on a GaAs-based semiconductor structure |
US7982239B2 (en) * | 2007-06-13 | 2011-07-19 | Northrop Grumman Corporation | Power switching transistors |
WO2012177699A1 (en) * | 2011-06-20 | 2012-12-27 | The Regents Of The University Of California | Current aperture vertical electron transistors |
US10312361B2 (en) * | 2011-06-20 | 2019-06-04 | The Regents Of The University Of California | Trenched vertical power field-effect transistors with improved on-resistance and breakdown voltage |
US9461124B2 (en) | 2011-09-08 | 2016-10-04 | Tamura Corporation | Ga2O3 semiconductor element |
JP5807282B2 (ja) * | 2011-09-08 | 2015-11-10 | 株式会社タムラ製作所 | Ga2O3系半導体素子 |
WO2013035843A1 (ja) | 2011-09-08 | 2013-03-14 | 株式会社タムラ製作所 | Ga2O3系半導体素子 |
CN103781947B (zh) * | 2011-09-08 | 2019-05-10 | 株式会社田村制作所 | 晶体层叠结构体 |
JP2013102081A (ja) * | 2011-11-09 | 2013-05-23 | Tamura Seisakusho Co Ltd | ショットキーバリアダイオード |
JP6112600B2 (ja) * | 2012-12-10 | 2017-04-12 | ローム株式会社 | 半導体装置および半導体装置の製造方法 |
JP2014127573A (ja) * | 2012-12-26 | 2014-07-07 | Rohm Co Ltd | 半導体装置 |
JP6284140B2 (ja) * | 2013-06-17 | 2018-02-28 | 株式会社タムラ製作所 | Ga2O3系半導体素子 |
JP5984069B2 (ja) * | 2013-09-30 | 2016-09-06 | 株式会社タムラ製作所 | β−Ga2O3系単結晶膜の成長方法、及び結晶積層構造体 |
EP2874187B1 (en) * | 2013-11-15 | 2020-01-01 | Evonik Operations GmbH | Low contact resistance thin film transistor |
WO2015171873A1 (en) * | 2014-05-07 | 2015-11-12 | Cambridge Electronics, Inc. | Transistor structure having buried island regions |
EP2942804B1 (en) * | 2014-05-08 | 2017-07-12 | Flosfia Inc. | Crystalline multilayer structure and semiconductor device |
WO2015200885A1 (en) * | 2014-06-27 | 2015-12-30 | Massachusetts Institute Of Technology | Structures for nitride vertical transistors |
WO2016013554A1 (ja) * | 2014-07-22 | 2016-01-28 | 株式会社Flosfia | 結晶性半導体膜および板状体ならびに半導体装置 |
JP2016031953A (ja) | 2014-07-25 | 2016-03-07 | 株式会社タムラ製作所 | 半導体素子及びその製造方法、半導体基板、並びに結晶積層構造体 |
JP6376600B2 (ja) * | 2015-03-20 | 2018-08-22 | 株式会社タムラ製作所 | 結晶積層構造体の製造方法 |
TWI686952B (zh) * | 2015-12-18 | 2020-03-01 | 日商Flosfia股份有限公司 | 半導體裝置 |
US10147813B2 (en) * | 2016-03-04 | 2018-12-04 | United Silicon Carbide, Inc. | Tunneling field effect transistor |
TWI587403B (zh) * | 2016-03-18 | 2017-06-11 | 國立交通大學 | 一種用於超高電壓操作之半導體裝置及其形成方法 |
JP6531691B2 (ja) * | 2016-03-24 | 2019-06-19 | 豊田合成株式会社 | 縦型トレンチmosfetの製造方法 |
JP6520785B2 (ja) * | 2016-03-24 | 2019-05-29 | 豊田合成株式会社 | 半導体装置の製造方法 |
JP6705962B2 (ja) * | 2016-06-03 | 2020-06-03 | 株式会社タムラ製作所 | Ga2O3系結晶膜の成長方法及び結晶積層構造体 |
US10833166B2 (en) * | 2016-07-15 | 2020-11-10 | Rohm Co., Ltd. | Semiconductor device including an MIS structure |
US10804362B2 (en) * | 2016-08-31 | 2020-10-13 | Flosfia Inc. | Crystalline oxide semiconductor film, crystalline oxide semiconductor device, and crystalline oxide semiconductor system |
JP6574744B2 (ja) * | 2016-09-16 | 2019-09-11 | 株式会社東芝 | 半導体装置 |
JP6814965B2 (ja) * | 2017-03-06 | 2021-01-20 | パナソニックIpマネジメント株式会社 | 半導体エピタキシャルウェハ、半導体素子、および半導体素子の製造方法 |
US10636663B2 (en) * | 2017-03-29 | 2020-04-28 | Toyoda Gosei Co., Ltd. | Method of manufacturing semiconductor device including implanting impurities into an implanted region of a semiconductor layer and annealing the implanted region |
-
2017
- 2017-04-27 JP JP2017088866A patent/JP7008293B2/ja active Active
-
2018
- 2018-04-26 US US16/608,556 patent/US11563092B2/en active Active
- 2018-04-26 EP EP18790539.3A patent/EP3629379A4/en active Pending
- 2018-04-26 WO PCT/JP2018/017007 patent/WO2018199241A1/ja unknown
- 2018-04-26 CN CN201880027299.6A patent/CN110622319A/zh not_active Withdrawn
Patent Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2010141037A (ja) * | 2008-12-10 | 2010-06-24 | Sumitomo Electric Ind Ltd | 窒化ガリウム系半導体電子デバイス、窒化ガリウム系半導体電子デバイスを作製する方法、エピタキシャル基板、及びエピタキシャル基板を作製する方法 |
JP2016039194A (ja) * | 2014-08-06 | 2016-03-22 | 株式会社タムラ製作所 | Ga2O3系単結晶の高抵抗領域形成方法、並びに、結晶積層構造体及び半導体素子 |
WO2016031633A1 (ja) * | 2014-08-29 | 2016-03-03 | 株式会社タムラ製作所 | 半導体素子及び結晶積層構造体 |
JP2017041593A (ja) | 2015-08-21 | 2017-02-23 | 株式会社タムラ製作所 | Ga2O3系結晶膜の形成方法 |
JP2016197737A (ja) * | 2016-06-29 | 2016-11-24 | 株式会社タムラ製作所 | 半導体素子及びその製造方法、並びに結晶積層構造体 |
Non-Patent Citations (3)
Title |
---|
MAN HOI WONG ET AL.: "Anomalous Fe diffusion in Si-ion-implanted P-Ga O3 and its suppression in Ga 0 transistor structures through highly resistive buffer layers", APPLIED PHYSICS LETTERS, vol. 106, 2015, pages 032105 |
See also references of EP3629379A4 |
ZHANG LIYING ET AL.: "First-principles study on electronic structure and optical properties of N-doped P-type beta -Ga2O3", SCIENCE CHINA PHYSICS, MECHANICS & ASTRONOMY, vol. 55, no. 1, 15 December 2011 (2011-12-15), pages 19 - 24, XP019995455 * |
Cited By (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2020253420A1 (zh) * | 2019-06-20 | 2020-12-24 | 中国电子科技集团公司第十三研究所 | 氧化镓sbd终端结构及制备方法 |
US11417779B2 (en) | 2019-06-20 | 2022-08-16 | The 13Th Research Institute Of China Electronics Technology Group Corporation | Gallium oxide SBD terminal structure and preparation method |
CN110350028A (zh) * | 2019-07-02 | 2019-10-18 | 深圳第三代半导体研究院 | 一种氮掺杂氧化镓薄膜结构及其制备方法 |
CN110350028B (zh) * | 2019-07-02 | 2022-04-05 | 深圳第三代半导体研究院 | 一种氮掺杂氧化镓薄膜结构及其制备方法 |
CN111128746A (zh) * | 2019-12-05 | 2020-05-08 | 中国电子科技集团公司第十三研究所 | 肖特基二极管及其制备方法 |
CN111128746B (zh) * | 2019-12-05 | 2022-06-07 | 中国电子科技集团公司第十三研究所 | 肖特基二极管及其制备方法 |
Also Published As
Publication number | Publication date |
---|---|
US11563092B2 (en) | 2023-01-24 |
EP3629379A1 (en) | 2020-04-01 |
EP3629379A4 (en) | 2020-12-23 |
CN110622319A (zh) | 2019-12-27 |
JP7008293B2 (ja) | 2022-01-25 |
US20200144377A1 (en) | 2020-05-07 |
JP2018186246A (ja) | 2018-11-22 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP7008293B2 (ja) | Ga2O3系半導体素子 | |
US8193562B2 (en) | Enhancement mode gallium nitride power devices | |
Wong et al. | Field-plated Ga 2 O 3 MOSFETs with a breakdown voltage of over 750 V | |
US9484470B2 (en) | Method of fabricating a GaN P-i-N diode using implantation | |
US7119381B2 (en) | Complementary metal-oxide-semiconductor field effect transistor structure having ion implant in only one of the complementary devices | |
US8969180B2 (en) | Method and system for junction termination in GaN materials using conductivity modulation | |
US10886365B2 (en) | Semiconductor device and method of manufacturing semiconductor device | |
US8741707B2 (en) | Method and system for fabricating edge termination structures in GaN materials | |
JP2017168506A (ja) | 半導体装置及びその製造方法 | |
US9257500B2 (en) | Vertical gallium nitride power device with breakdown voltage control | |
US20180366549A1 (en) | Semiconductor device and method of manufacturing a semiconductor device | |
WO2017138221A1 (ja) | 炭化珪素半導体装置およびその製造方法 | |
JP2019175908A (ja) | 半導体装置とその製造方法 | |
JP6550869B2 (ja) | 半導体装置 | |
JP7382559B2 (ja) | トレンチ型mesfet | |
US20200111903A1 (en) | Semiconductor Device and Manufacturing Method Thereof | |
US20190115434A1 (en) | Semiconductor device and semiconductor wafer | |
JP2017069260A (ja) | フィールドプレートを有するGa2O3系トランジスタ | |
KR20140015866A (ko) | SiC MOSFET의 오믹 접합 형성방법 | |
JP2022090796A (ja) | p型超格子構造体及び半導体装置 | |
Zhu et al. | Comparing buffer leakage in PolarMOSH on SiC and free-standing GaN substrates | |
Hao et al. | p-NiO/LiNiO-GaN heterojunctions: a potential alternative to p-GaN for advanced devices | |
JP2020077829A (ja) | スイッチング素子の製造方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
121 | Ep: the epo has been informed by wipo that ep was designated in this application |
Ref document number: 18790539 Country of ref document: EP Kind code of ref document: A1 |
|
NENP | Non-entry into the national phase |
Ref country code: DE |
|
ENP | Entry into the national phase |
Ref document number: 2018790539 Country of ref document: EP Effective date: 20191127 |