WO2018186353A1 - パワーモジュール - Google Patents
パワーモジュール Download PDFInfo
- Publication number
- WO2018186353A1 WO2018186353A1 PCT/JP2018/014126 JP2018014126W WO2018186353A1 WO 2018186353 A1 WO2018186353 A1 WO 2018186353A1 JP 2018014126 W JP2018014126 W JP 2018014126W WO 2018186353 A1 WO2018186353 A1 WO 2018186353A1
- Authority
- WO
- WIPO (PCT)
- Prior art keywords
- transistor
- source
- gate
- power
- power module
- Prior art date
Links
- 239000004020 conductor Substances 0.000 claims abstract description 94
- 239000003990 capacitor Substances 0.000 claims description 83
- 239000000758 substrate Substances 0.000 claims description 42
- 230000007257 malfunction Effects 0.000 abstract description 38
- 101100410359 Drosophila melanogaster Patronin gene Proteins 0.000 abstract description 33
- 101100256651 Homo sapiens SENP6 gene Proteins 0.000 abstract description 31
- 101150038317 SSP1 gene Proteins 0.000 abstract description 31
- 101100125020 Schizosaccharomyces pombe (strain 972 / ATCC 24843) pss1 gene Proteins 0.000 abstract description 31
- 101100018019 Schizosaccharomyces pombe (strain 972 / ATCC 24843) ssc1 gene Proteins 0.000 abstract description 31
- 102100023713 Sentrin-specific protease 6 Human genes 0.000 abstract description 31
- 101150016164 msw1 gene Proteins 0.000 abstract description 28
- 101150048167 MGP4 gene Proteins 0.000 abstract description 13
- 101710108331 Bifunctional oligoribonuclease and PAP phosphatase NrnA Proteins 0.000 abstract description 12
- 229910010271 silicon carbide Inorganic materials 0.000 description 64
- HBMJWWWQQXIZIP-UHFFFAOYSA-N silicon carbide Chemical compound [Si+]#[C-] HBMJWWWQQXIZIP-UHFFFAOYSA-N 0.000 description 63
- 239000004065 semiconductor Substances 0.000 description 57
- 239000010410 layer Substances 0.000 description 48
- 238000010586 diagram Methods 0.000 description 30
- 230000003071 parasitic effect Effects 0.000 description 28
- 210000000746 body region Anatomy 0.000 description 26
- 239000000919 ceramic Substances 0.000 description 26
- 102100029563 Somatostatin Human genes 0.000 description 22
- 239000011347 resin Substances 0.000 description 22
- 229920005989 resin Polymers 0.000 description 22
- 239000010408 film Substances 0.000 description 20
- 230000000694 effects Effects 0.000 description 18
- 101100346458 Arabidopsis thaliana MRS2-10 gene Proteins 0.000 description 17
- 101100346451 Arabidopsis thaliana MRS2-3 gene Proteins 0.000 description 17
- 101150081069 MGT1 gene Proteins 0.000 description 17
- 101100024442 Anaplasma marginale msp4 gene Proteins 0.000 description 16
- 101100373502 Enterobacteria phage T4 y06P gene Proteins 0.000 description 16
- 101001066435 Homo sapiens Hepatocyte growth factor-like protein Proteins 0.000 description 15
- 101000701393 Homo sapiens Serine/threonine-protein kinase 26 Proteins 0.000 description 15
- 101000880431 Homo sapiens Serine/threonine-protein kinase 4 Proteins 0.000 description 15
- 102100030617 Serine/threonine-protein kinase 26 Human genes 0.000 description 15
- 102100037629 Serine/threonine-protein kinase 4 Human genes 0.000 description 15
- 238000000605 extraction Methods 0.000 description 12
- 240000004050 Pentaglottis sempervirens Species 0.000 description 11
- 235000004522 Pentaglottis sempervirens Nutrition 0.000 description 11
- 238000005476 soldering Methods 0.000 description 11
- 238000000034 method Methods 0.000 description 10
- 101001018720 Homo sapiens Magnesium-dependent phosphatase 1 Proteins 0.000 description 9
- 102100033753 Magnesium-dependent phosphatase 1 Human genes 0.000 description 9
- 239000011229 interlayer Substances 0.000 description 8
- 239000000463 material Substances 0.000 description 7
- 238000012986 modification Methods 0.000 description 7
- 230000004048 modification Effects 0.000 description 7
- 239000003985 ceramic capacitor Substances 0.000 description 6
- 238000002161 passivation Methods 0.000 description 6
- 239000012141 concentrate Substances 0.000 description 5
- 238000007747 plating Methods 0.000 description 4
- 230000002265 prevention Effects 0.000 description 4
- 238000004088 simulation Methods 0.000 description 4
- 229910000679 solder Inorganic materials 0.000 description 4
- 238000003860 storage Methods 0.000 description 4
- 239000002184 metal Substances 0.000 description 3
- 229910052751 metal Inorganic materials 0.000 description 3
- 239000010409 thin film Substances 0.000 description 3
- 229910016570 AlCu Inorganic materials 0.000 description 2
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 description 2
- 229910052802 copper Inorganic materials 0.000 description 2
- 230000007423 decrease Effects 0.000 description 2
- 238000009826 distribution Methods 0.000 description 2
- 239000000203 mixture Substances 0.000 description 2
- 230000000149 penetrating effect Effects 0.000 description 2
- 229920001296 polysiloxane Polymers 0.000 description 2
- 229910052710 silicon Inorganic materials 0.000 description 2
- 239000010703 silicon Substances 0.000 description 2
- 230000001629 suppression Effects 0.000 description 2
- 229920001187 thermosetting polymer Polymers 0.000 description 2
- 238000012546 transfer Methods 0.000 description 2
- 101710137984 4-O-beta-D-mannosyl-D-glucose phosphorylase Proteins 0.000 description 1
- HQWQVBJUIIJTRE-LKRNKTNVSA-N 4-amino-n-(5,6-dimethoxypyrimidin-4-yl)benzenesulfonamide;(s)-[2,8-bis(trifluoromethyl)quinolin-4-yl]-[(2r)-piperidin-2-yl]methanol;5-(4-chlorophenyl)-6-ethylpyrimidine-2,4-diamine;hydron;chloride Chemical compound Cl.CCC1=NC(N)=NC(N)=C1C1=CC=C(Cl)C=C1.COC1=NC=NC(NS(=O)(=O)C=2C=CC(N)=CC=2)=C1OC.C([C@@H]1[C@@H](O)C=2C3=CC=CC(=C3N=C(C=2)C(F)(F)F)C(F)(F)F)CCCN1 HQWQVBJUIIJTRE-LKRNKTNVSA-N 0.000 description 1
- 229910018072 Al 2 O 3 Inorganic materials 0.000 description 1
- 229910017083 AlN Inorganic materials 0.000 description 1
- 229910000962 AlSiC Inorganic materials 0.000 description 1
- OKTJSMMVPCPJKN-UHFFFAOYSA-N Carbon Chemical compound [C] OKTJSMMVPCPJKN-UHFFFAOYSA-N 0.000 description 1
- 101710086591 Hepatocyte growth factor-like protein Proteins 0.000 description 1
- 102100032813 Hepatocyte growth factor-like protein Human genes 0.000 description 1
- 101710147263 Matrix Gla protein Proteins 0.000 description 1
- 101100151229 Neurospora crassa (strain ATCC 24698 / 74-OR23-1A / CBS 708.71 / DSM 1257 / FGSC 987) msp-4 gene Proteins 0.000 description 1
- 229910004541 SiN Inorganic materials 0.000 description 1
- 229910052770 Uranium Inorganic materials 0.000 description 1
- 230000015572 biosynthetic process Effects 0.000 description 1
- 238000004364 calculation method Methods 0.000 description 1
- 230000015556 catabolic process Effects 0.000 description 1
- 239000002131 composite material Substances 0.000 description 1
- 238000013461 design Methods 0.000 description 1
- 238000009792 diffusion process Methods 0.000 description 1
- 238000007599 discharging Methods 0.000 description 1
- 230000005669 field effect Effects 0.000 description 1
- 239000011888 foil Substances 0.000 description 1
- 229910002804 graphite Inorganic materials 0.000 description 1
- 239000010439 graphite Substances 0.000 description 1
- 238000009499 grossing Methods 0.000 description 1
- 230000017525 heat dissipation Effects 0.000 description 1
- 238000010348 incorporation Methods 0.000 description 1
- 238000009434 installation Methods 0.000 description 1
- 238000009413 insulation Methods 0.000 description 1
- 238000005468 ion implantation Methods 0.000 description 1
- 238000004519 manufacturing process Methods 0.000 description 1
- 229910044991 metal oxide Inorganic materials 0.000 description 1
- 150000004706 metal oxides Chemical class 0.000 description 1
- 229910052760 oxygen Inorganic materials 0.000 description 1
- 238000011160 research Methods 0.000 description 1
- 238000012827 research and development Methods 0.000 description 1
- 238000007789 sealing Methods 0.000 description 1
- 238000004904 shortening Methods 0.000 description 1
- 229910052709 silver Inorganic materials 0.000 description 1
- 238000004544 sputter deposition Methods 0.000 description 1
- 229910052721 tungsten Inorganic materials 0.000 description 1
- 229910052720 vanadium Inorganic materials 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H02—GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
- H02M—APPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
- H02M7/00—Conversion of AC power input into DC power output; Conversion of DC power input into AC power output
- H02M7/003—Constructional details, e.g. physical layout, assembly, wiring or busbar connections
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L25/00—Assemblies consisting of a plurality of semiconductor or other solid state devices
- H01L25/03—Assemblies consisting of a plurality of semiconductor or other solid state devices all the devices being of a type provided for in a single subclass of subclasses H10B, H10F, H10H, H10K or H10N, e.g. assemblies of rectifier diodes
- H01L25/04—Assemblies consisting of a plurality of semiconductor or other solid state devices all the devices being of a type provided for in a single subclass of subclasses H10B, H10F, H10H, H10K or H10N, e.g. assemblies of rectifier diodes the devices not having separate containers
- H01L25/07—Assemblies consisting of a plurality of semiconductor or other solid state devices all the devices being of a type provided for in a single subclass of subclasses H10B, H10F, H10H, H10K or H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group subclass H10D
- H01L25/072—Assemblies consisting of a plurality of semiconductor or other solid state devices all the devices being of a type provided for in a single subclass of subclasses H10B, H10F, H10H, H10K or H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group subclass H10D the devices being arranged next to each other
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/48—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L24/34—Strap connectors, e.g. copper straps for grounding power devices; Manufacturing methods related thereto
- H01L24/39—Structure, shape, material or disposition of the strap connectors after the connecting process
- H01L24/40—Structure, shape, material or disposition of the strap connectors after the connecting process of an individual strap connector
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L24/34—Strap connectors, e.g. copper straps for grounding power devices; Manufacturing methods related thereto
- H01L24/39—Structure, shape, material or disposition of the strap connectors after the connecting process
- H01L24/41—Structure, shape, material or disposition of the strap connectors after the connecting process of a plurality of strap connectors
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L24/42—Wire connectors; Manufacturing methods related thereto
- H01L24/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L24/48—Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L24/42—Wire connectors; Manufacturing methods related thereto
- H01L24/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L24/49—Structure, shape, material or disposition of the wire connectors after the connecting process of a plurality of wire connectors
-
- H—ELECTRICITY
- H02—GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
- H02M—APPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
- H02M1/00—Details of apparatus for conversion
- H02M1/08—Circuits specially adapted for the generation of control voltages for semiconductor devices incorporated in static converters
-
- H—ELECTRICITY
- H02—GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
- H02M—APPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
- H02M7/00—Conversion of AC power input into DC power output; Conversion of DC power input into AC power output
- H02M7/42—Conversion of DC power input into AC power output without possibility of reversal
- H02M7/44—Conversion of DC power input into AC power output without possibility of reversal by static converters
- H02M7/48—Conversion of DC power input into AC power output without possibility of reversal by static converters using discharge tubes with control electrode or semiconductor devices with control electrode
- H02M7/53—Conversion of DC power input into AC power output without possibility of reversal by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal
- H02M7/537—Conversion of DC power input into AC power output without possibility of reversal by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal using semiconductor devices only, e.g. single switched pulse inverters
- H02M7/5387—Conversion of DC power input into AC power output without possibility of reversal by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal using semiconductor devices only, e.g. single switched pulse inverters in a bridge configuration
-
- H—ELECTRICITY
- H02—GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
- H02M—APPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
- H02M7/00—Conversion of AC power input into DC power output; Conversion of DC power input into AC power output
- H02M7/42—Conversion of DC power input into AC power output without possibility of reversal
- H02M7/44—Conversion of DC power input into AC power output without possibility of reversal by static converters
- H02M7/48—Conversion of DC power input into AC power output without possibility of reversal by static converters using discharge tubes with control electrode or semiconductor devices with control electrode
- H02M7/53—Conversion of DC power input into AC power output without possibility of reversal by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal
- H02M7/537—Conversion of DC power input into AC power output without possibility of reversal by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal using semiconductor devices only, e.g. single switched pulse inverters
- H02M7/5387—Conversion of DC power input into AC power output without possibility of reversal by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal using semiconductor devices only, e.g. single switched pulse inverters in a bridge configuration
- H02M7/53871—Conversion of DC power input into AC power output without possibility of reversal by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal using semiconductor devices only, e.g. single switched pulse inverters in a bridge configuration with automatic control of output voltage or current
- H02M7/53875—Conversion of DC power input into AC power output without possibility of reversal by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal using semiconductor devices only, e.g. single switched pulse inverters in a bridge configuration with automatic control of output voltage or current with analogue control of three-phase output
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/02—Bonding areas; Manufacturing methods related thereto
- H01L2224/04—Structure, shape, material or disposition of the bonding areas prior to the connecting process
- H01L2224/06—Structure, shape, material or disposition of the bonding areas prior to the connecting process of a plurality of bonding areas
- H01L2224/0601—Structure
- H01L2224/0603—Bonding areas having different sizes, e.g. different heights or widths
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/34—Strap connectors, e.g. copper straps for grounding power devices; Manufacturing methods related thereto
- H01L2224/39—Structure, shape, material or disposition of the strap connectors after the connecting process
- H01L2224/40—Structure, shape, material or disposition of the strap connectors after the connecting process of an individual strap connector
- H01L2224/401—Disposition
- H01L2224/40151—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
- H01L2224/40221—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
- H01L2224/40225—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/34—Strap connectors, e.g. copper straps for grounding power devices; Manufacturing methods related thereto
- H01L2224/39—Structure, shape, material or disposition of the strap connectors after the connecting process
- H01L2224/40—Structure, shape, material or disposition of the strap connectors after the connecting process of an individual strap connector
- H01L2224/401—Disposition
- H01L2224/40151—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
- H01L2224/40221—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
- H01L2224/40225—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
- H01L2224/40227—Connecting the strap to a bond pad of the item
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/34—Strap connectors, e.g. copper straps for grounding power devices; Manufacturing methods related thereto
- H01L2224/39—Structure, shape, material or disposition of the strap connectors after the connecting process
- H01L2224/41—Structure, shape, material or disposition of the strap connectors after the connecting process of a plurality of strap connectors
- H01L2224/4101—Structure
- H01L2224/4103—Connectors having different sizes
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/34—Strap connectors, e.g. copper straps for grounding power devices; Manufacturing methods related thereto
- H01L2224/39—Structure, shape, material or disposition of the strap connectors after the connecting process
- H01L2224/41—Structure, shape, material or disposition of the strap connectors after the connecting process of a plurality of strap connectors
- H01L2224/4105—Shape
- H01L2224/41051—Connectors having different shapes
- H01L2224/41052—Different loop heights
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/34—Strap connectors, e.g. copper straps for grounding power devices; Manufacturing methods related thereto
- H01L2224/39—Structure, shape, material or disposition of the strap connectors after the connecting process
- H01L2224/41—Structure, shape, material or disposition of the strap connectors after the connecting process of a plurality of strap connectors
- H01L2224/411—Disposition
- H01L2224/4112—Layout
- H01L2224/41174—Stacked arrangements
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L2224/48—Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
- H01L2224/4805—Shape
- H01L2224/4809—Loop shape
- H01L2224/48091—Arched
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L2224/48—Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
- H01L2224/481—Disposition
- H01L2224/48151—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
- H01L2224/48221—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
- H01L2224/48225—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L2224/48—Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
- H01L2224/481—Disposition
- H01L2224/48151—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
- H01L2224/48221—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
- H01L2224/48225—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
- H01L2224/48227—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation connecting the wire to a bond pad of the item
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L2224/49—Structure, shape, material or disposition of the wire connectors after the connecting process of a plurality of wire connectors
- H01L2224/4901—Structure
- H01L2224/4903—Connectors having different sizes, e.g. different diameters
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L2224/49—Structure, shape, material or disposition of the wire connectors after the connecting process of a plurality of wire connectors
- H01L2224/4905—Shape
- H01L2224/49051—Connectors having different shapes
- H01L2224/49052—Different loop heights
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L2224/49—Structure, shape, material or disposition of the wire connectors after the connecting process of a plurality of wire connectors
- H01L2224/491—Disposition
- H01L2224/4911—Disposition the connectors being bonded to at least one common bonding area, e.g. daisy chain
- H01L2224/49113—Disposition the connectors being bonded to at least one common bonding area, e.g. daisy chain the connectors connecting different bonding areas on the semiconductor or solid-state body to a common bonding area outside the body, e.g. converging wires
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/80—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
- H01L2224/84—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a strap connector
- H01L2224/848—Bonding techniques
- H01L2224/84801—Soldering or alloying
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/80—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
- H01L24/84—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a strap connector
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/0001—Technical content checked by a classifier
- H01L2924/00014—Technical content checked by a classifier the subject-matter covered by the group, the symbol of which is combined with the symbol of this group, being disclosed without further technical details
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/10—Details of semiconductor or other solid state devices to be connected
- H01L2924/102—Material of the semiconductor or solid state bodies
- H01L2924/1025—Semiconducting materials
- H01L2924/10251—Elemental semiconductors, i.e. Group IV
- H01L2924/10253—Silicon [Si]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/10—Details of semiconductor or other solid state devices to be connected
- H01L2924/102—Material of the semiconductor or solid state bodies
- H01L2924/1025—Semiconducting materials
- H01L2924/1026—Compound semiconductors
- H01L2924/1027—IV
- H01L2924/10272—Silicon Carbide [SiC]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/10—Details of semiconductor or other solid state devices to be connected
- H01L2924/102—Material of the semiconductor or solid state bodies
- H01L2924/1025—Semiconducting materials
- H01L2924/1026—Compound semiconductors
- H01L2924/1032—III-V
- H01L2924/1033—Gallium nitride [GaN]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/10—Details of semiconductor or other solid state devices to be connected
- H01L2924/11—Device type
- H01L2924/13—Discrete devices, e.g. 3 terminal devices
- H01L2924/1304—Transistor
- H01L2924/1305—Bipolar Junction Transistor [BJT]
- H01L2924/13055—Insulated gate bipolar transistor [IGBT]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/10—Details of semiconductor or other solid state devices to be connected
- H01L2924/11—Device type
- H01L2924/13—Discrete devices, e.g. 3 terminal devices
- H01L2924/1304—Transistor
- H01L2924/1306—Field-effect transistor [FET]
- H01L2924/13091—Metal-Oxide-Semiconductor Field-Effect Transistor [MOSFET]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/19—Details of hybrid assemblies other than the semiconductor or other solid state devices to be connected
- H01L2924/191—Disposition
- H01L2924/19101—Disposition of discrete passive components
- H01L2924/19105—Disposition of discrete passive components in a side-by-side arrangement on a common die mounting substrate
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/19—Details of hybrid assemblies other than the semiconductor or other solid state devices to be connected
- H01L2924/191—Disposition
- H01L2924/19101—Disposition of discrete passive components
- H01L2924/19107—Disposition of discrete passive components off-chip wires
-
- H—ELECTRICITY
- H02—GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
- H02P—CONTROL OR REGULATION OF ELECTRIC MOTORS, ELECTRIC GENERATORS OR DYNAMO-ELECTRIC CONVERTERS; CONTROLLING TRANSFORMERS, REACTORS OR CHOKE COILS
- H02P27/00—Arrangements or methods for the control of AC motors characterised by the kind of supply voltage
- H02P27/04—Arrangements or methods for the control of AC motors characterised by the kind of supply voltage using variable-frequency supply voltage, e.g. inverter or converter supply voltage
- H02P27/06—Arrangements or methods for the control of AC motors characterised by the kind of supply voltage using variable-frequency supply voltage, e.g. inverter or converter supply voltage using DC to AC converters or inverters
-
- Y—GENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y02—TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
- Y02B—CLIMATE CHANGE MITIGATION TECHNOLOGIES RELATED TO BUILDINGS, e.g. HOUSING, HOUSE APPLIANCES OR RELATED END-USER APPLICATIONS
- Y02B70/00—Technologies for an efficient end-user side electric power management and consumption
- Y02B70/10—Technologies improving the efficiency by using switched-mode power supplies [SMPS], i.e. efficient power electronics conversion e.g. power factor correction or reduction of losses in power supplies or efficient standby modes
Definitions
- This embodiment relates to a power module.
- SiC silicon carbide
- Circuits including bridge circuits are widely used for switching power supplies and motor drive inverters.
- a bridge circuit composed of transistors
- the gate-source voltage also changes due to the voltage change between the drain and source of the other transistor, causing a malfunction (false ON).
- a short-circuit current due to erroneous ON can not only destroy the transistor but also increase power loss and cause noise.
- SiC MOSFET Metal-Oxide Semiconductor Field Effect Transistor
- the ratio between the gate-source parasitic capacitance Cgs and the gate-drain parasitic capacitance Cgd is small. Since it is low, the short-circuit current due to erroneous ON also increases and breaks easily.
- SiC MOSFET has a relatively high channel resistance, and even if a low breakdown voltage MOSFET for an active mirror clamp circuit is built in the chip, it is not suitable as a short-circuit path because of high on-resistance.
- the present embodiment provides a power module that has a high effect of suppressing malfunction and can realize high-speed switching.
- the first transistor has at least one half bridge and is arranged on both upper and lower arms of the half bridge, the drain on the gate side of the first transistor, the first transistor A second transistor having a source connected to the source side of the first transistor; a first source signal wiring pattern connected to the source of the first transistor; and the first source signal wiring pattern; A first connection conductor connecting the source of the second transistor; a second gate signal wiring pattern connected to the gate of the second transistor; the second gate signal wiring pattern; A second connection conductor connecting the gate of the second transistor, wherein the length of the first connection conductor is the length of the second connection conductor.
- a power module is below are provided.
- the first wiring pattern, the second wiring pattern, the third wiring pattern, and the fourth wiring pattern disposed on the insulating substrate, and the first wiring pattern are disposed on the first wiring pattern.
- a connection conductor, a fourth connection conductor connecting the second electrode of the first transistor and the third wiring pattern, and the length of the second connection conductor is the length of the third connection conductor. Below length A power module is provided.
- a main substrate a first electrode pattern disposed on the main substrate and connected to a positive power terminal, and a negative power terminal disposed on the main substrate.
- a second electrode pattern connected to the first electrode, a first transistor having a drain disposed on the first electrode pattern, a first gate signal wiring pattern connected to a gate of the first transistor, A second transistor having a drain disposed on the first gate signal wiring pattern; a first source signal wiring pattern connected to a source of the first transistor; and the first source signal wiring.
- a first connection conductor connecting a pattern and a source of the second transistor, a second gate signal wiring pattern connected to the gate of the second transistor, and the second gate A power module comprising a second connection conductor connecting a wiring pattern for signal and a gate of the second transistor, wherein the length of the first connection conductor is equal to or less than the length of the second connection conductor Is provided.
- the conductors connecting the elements always have parasitic resistance and parasitic inductance.
- priority is given to the parasitic component of the portion that most affects the malfunction of the transistor.
- the typical plane pattern block diagram of the power module which concerns on 8th Embodiment. 4 is a configuration example of a gate drive circuit applicable to the power module according to the embodiment.
- FIG. 23 is an explanatory diagram of signal paths with and without a negative bias application capacitor (LOA: when a negative bias application capacitor is incorporated, LOB: when a negative bias application capacitor is not incorporated).
- LOA negative bias application capacitor
- the power module according to the embodiment in the case of incorporating a negative bias application capacitor, it is a simulation result of the parasitic inductance reduction effect, and is a gate-source peak voltage Vgsp (V) and a source-source parasitic inductance LG (nH )connection of.
- V gate-source peak voltage
- nH source-source parasitic inductance
- FIG. 4 is a detailed circuit representation of the SiC module of 1 in 1 module, which is a power module according to the embodiment. It is a power module which concerns on embodiment, Comprising: (a) Typical circuit expression figure of SiC MOSFET of a two-in-one (2? In? 1) module, (b) Typical circuit expression figure of IGBT of 2? In? 1 module.
- FIG. 4 is a detailed circuit representation of the SiC module of 1 in 1 module, which is a power module according to the embodiment. It is a power module which concerns on embodiment, Comprising: (a) Typical circuit expression figure of SiC MOSFET of a two-in-one (2? In? 1) module, (b) Typical circuit expression figure of IGBT of 2? In? 1 module.
- FIG. 5 is a schematic cross-sectional structure diagram of a SiC MOSFET that is an example of a semiconductor device applicable to the power module according to the embodiment and includes a source pad electrode SPD and a gate pad electrode GPD.
- FIG. 4 is a schematic cross-sectional structure diagram of an IGBT including an emitter pad electrode EPD and a gate pad electrode GPD, which is an example of a semiconductor device applicable to the power module according to the embodiment.
- FIG. 4 is a schematic cross-sectional structure diagram of a SiC DI (Double-Implanted) MOSFET, which is an example of a semiconductor device applicable to the power module according to the embodiment.
- SiC DI Double-Implanted
- FIG. 1A A schematic plane pattern configuration of the basic structure of the power module according to the first embodiment is expressed as shown in FIG. 1A, and a schematic cross-sectional structure taken along line II in FIG. This is expressed as shown in FIG.
- the basic structure of the power module according to the first embodiment is applicable to, for example, a 1 in 1 module.
- the power module according to the basic structure of the first embodiment includes a ceramic substrate 8 and electrode patterns 10U and SSP (SSP) disposed on the ceramic substrate 8. 10U), MGP (10U), an active mirror clamping transistor QM disposed on the electrode pattern 10U and short-circuiting between the gate and the source of the target power transistor (not shown), and the back surface of the ceramic substrate 8
- the electrode pattern 10D is disposed.
- a drain is connected to the gate side of a target power transistor (not shown), and a source is connected to the source side.
- Active mirror clamping transistor QM, source signal wiring pattern SSP connected to the source of the target power transistor (not shown), mirror clamping of source signal wiring pattern SSP and active mirror clamping transistor QM A connection conductor MSW for connecting the source MS, a gate signal wiring pattern MGP connected to the mirror clamp gate MG of the active mirror clamp transistor QM, and a mirror clamp of the gate signal wiring pattern MGP and the active mirror clamp transistor QM Connect to gate MG That includes a connection conductor MGW.
- the length of the connection conductor MSW is equal to or less than the length of the connection conductor MGW.
- the connection conductor MSW and the connection conductor MGW may be wires.
- the arrangement is performed in consideration of the parasitic inductance of the signal wiring of the active mirror clamping transistor QM.
- the active mirror clamping transistor QM is incorporated in the power module and the active mirror clamping transistor QM is included in order to suppress malfunction during switching of the target power transistor.
- a signal pattern is formed so that the length of the source wiring bonding material is equal to or shorter than the length of the gate wiring bonding material, and the active mirror clamping transistor QM is disposed.
- FIG. 2A a schematic planar pattern configuration of the basic structure of the power module according to the modification of the first embodiment is expressed as shown in FIG. 2A, and is taken along the line II-II in FIG.
- a schematic cross-sectional structure is expressed as shown in FIG.
- the basic structure of the power module according to the modification of the first embodiment is also applicable to, for example, a 1 in 1 module.
- the basic structure of the power module according to the modified example of the first embodiment includes a ceramic substrate 8 and an electrode pattern 10U disposed on the ceramic substrate 8. , SSP (10U), MGP (10U), active mirror clamping transistor QM disposed on electrode pattern 10U and short-circuiting between the gate and source of the target power transistor (not shown), and ceramic substrate 8 And an electrode pattern 10D disposed on the back surface.
- the power module according to the modification of the first embodiment has a drain on the gate side and a source side on the target power transistor (not shown).
- Active mirror clamping transistor QM to which the source is connected source signal wiring pattern SSP connected to the source of the target power transistor (not shown), source signal wiring pattern SSP, and active mirror clamping transistor QM
- a lead frame LFG for connecting the MG.
- the length of the lead frame LFS is equal to or shorter than the length of the lead frame LFG.
- the lead frame LFS / LFG is connected to the mirror clamp source MS / mirror clamp gate MG of the active mirror clamp transistor QM via the solder layer 13, and the source signal wiring pattern SSP / gate signal wiring via the solder layer 12. It is connected to the pattern MGP.
- the drain of the active mirror clamping transistor QM is also connected to the electrode pattern 10U through the solder layer 12.
- the lead frame LFG is arranged so as to overlap the lead frame LFS.
- the configuration is not limited to this, and for example, the lead frame LFG may be arranged on the same plane.
- a lead terminal LT connected to the drain of the active mirror clamping transistor QM is connected to the electrode pattern 10U.
- the lead terminal LT connected to the drain of the active mirror clamping transistor QM is connected to the gate of a target power transistor (not shown).
- an active mirror clamp transistor QM is incorporated in the power module and an active mirror clamp is provided in order to suppress malfunction during switching of the target power transistor.
- the signal pattern is formed such that the length of the lead frame LFS of the transistor QM is equal to or less than the length of the lead frame LFG, and the active mirror clamping transistor QM is disposed.
- the active mirror clamping transistor QM is built in the power module and arranged at an appropriate position without increasing the size of the power module.
- the gate inductance of the power transistor can be reduced without increasing the inductance of the power circuit, and malfunction can be suppressed.
- the inductance of the power circuit and the gate inductance of the power transistor will be described later with reference to FIGS. 20 (a) and 20 (b).
- FIG. 3A A schematic planar pattern configuration of the power module according to the first embodiment is expressed as shown in FIG. 3A.
- the power module corresponding to FIG. 3A in the vicinity of the active mirror clamping transistor QM4.
- a schematic cross-sectional structure is expressed as shown in FIG.
- the operation explanatory diagram of the power module according to the first embodiment is represented as shown in FIG. 4, and the circuit configuration of the power module according to the first embodiment is represented as shown in FIG.
- the circuit configuration surrounded by the broken line in FIG. 5 indicates the power circuit 1 of the power module 2 according to the first embodiment.
- a schematic planar pattern configuration before forming the resin layer 120 is expressed as shown in FIG.
- a schematic bird's-eye view configuration after forming 120 is expressed as shown in FIG.
- the power module 2 according to the first embodiment has a configuration of a half-bridge built-in module, and two sets of power transistors Q1 and Q4 (for example, SiC MOSFETs) are built in one module.
- FIG. 3 shows an example in which the power transistors Q1 and Q4 are arranged in parallel on each of three chips.
- the power module 2 includes a positive power terminal P and a negative power terminal N arranged on the first side of the ceramic substrate 8 as shown in FIG. 3 and FIG.
- the gate terminal GT1, the source sense terminal SST1, and the mirror clamp gate terminal MGT1 disposed on the second side adjacent to the first side, and the output terminal O disposed on the third side opposite to the first side.
- the power transistors Q1 and Q4 are arranged face up on the drain patterns D1 and D4 arranged on the ceramic substrate 8, and the active mirror clamping transistors QM1 and QM4 are mirrors arranged on the ceramic substrate 8. It is arranged face-up on the clamping drain patterns MDP1 and MDP4.
- the gate terminal GT1 and the source sense terminal SST1 are connected to the gate signal wiring pattern GL1 (MDP1) and the source signal wiring pattern SSP1 (MSP1) of the power transistor Q1, and the gate terminal GT4 and the source sense terminal SST4 are
- the power transistor Q4 is connected to the gate signal wiring pattern GL4 (MDP4) and the source signal wiring pattern SSP4 (MSP4).
- source wires SW1 and SW4 are connected from the power transistors Q1 and Q4 to the drain pattern D4 (S1) and the source pattern S4 arranged on the ceramic substrate 8, and the gate signal wiring pattern Gate wires GW1 and GW4 are connected to GL1 and GL4, and source sense wires SSW1 and SSW4 are connected to source signal wiring patterns SSP1 and SSP4.
- mirror clamp source wires MSW1 and MSW4 are connected from the active mirror clamp transistors QM1 and QM4 to the source sense signal wiring patterns SSP1 and SSP4 arranged on the ceramic substrate 8.
- the mirror clamp gate wires MGW1 and MGW4 are connected to the gate signal wiring patterns MGP1 and MGP4.
- gate terminals GT1 and GT4 for external extraction are connected to the gate signal wiring patterns GL1 and GL4 by soldering or the like
- source sense terminals SST1 for external extraction are connected to the source sense signal wiring patterns SSP1 and SSP4.
- -SST4 is connected by soldering or the like.
- the power module 2 may include mirror clamp gate resistances MR1 and MR4 as shown in FIGS.
- Mirror clamp gate terminals MGT1 and MGT4 are connected to the gate signal wiring patterns MGP1 and MGP4 via mirror clamp gate resistors MR1 and MR4.
- the mirror clamp gate resistors MR1 and MR4 are resistors used for the purpose of suppressing a gate voltage surge due to a sharp change in the gate current during the mirror clamp operation. There is also a function of controlling the output current of the gate drive IC so as not to exceed the rating.
- discharge resistors DR1 and DR4 are connected between the gate signal wiring patterns GL1 and GL4 and the source signal wiring patterns SSP1 and SSP4.
- the power module 2 may include discharge resistors DR1 and DR4 as shown in FIGS.
- the discharge resistors DR1 and DR4 are connected between the gate signal wiring patterns GL1 and GL4 and the source signal wiring patterns SSP1 and SSP4.
- a push-pull circuit composed of a pnp transistor Q p / npn transistor Q n is used in the previous stage (see FIGS. 19 and 23).
- a voltage corresponding to the diffusion potential (about 0.6 V in the case of Si) due to the pn junction remains between the gate and the source even after the pnp transistor Q p is turned off.
- the discharging resistors DR1 and DR4 are resistors that are used to discharge the voltage and make the voltage 0V. This is not always necessary when the active mirror clamping transistors QM1 and QM4 are used, but is necessary when the active mirror clamping transistors QM1 and QM4 are not used.
- the positive power terminal P, the negative power terminal N, the gate terminals GT1 and GT4 for external extraction, and the SST1 and SST4 can be formed of Cu, for example.
- the ceramic substrate 8 may be made of, for example, Al 2 O 3 , AlN, SiN, AlSiC, graphite, or at least a surface of insulating SiC.
- the main wiring conductor (electrode pattern) can be formed of Cu, Al, or the like, for example.
- the source wires SW1 and SW4, the gate wires GW1 and GW4, and the source sense wires SSW1 and SSW4 can be formed of, for example, Al or AlCu.
- the first connection conductors MSW1 and MSW4 and the second connection conductors MGW1 and MGW4, which will be described later, are also formed of bonding wires, they can be formed of Al, AlCu, or the like, for example.
- SiC power devices such as SiC DIMISFET and SiC TMISFET, or GaN power devices such as GaN high electron mobility transistors (HEMT: High Electron Mobility Transistor) can be applied.
- HEMT High Electron Mobility Transistor
- power devices such as Si-based MOSFETs and IGBTs are also applicable.
- a transfer mold resin, a thermosetting resin, or the like applicable to a SiC semiconductor device can be used as the resin layer 120.
- a silicone-based resin such as silicon gel may be applied partially or entirely using a case type power module.
- the component of L (dI / dt) can be a large value when a large current is switched at high speed using, for example, a large capacity SiC MOSFEET.
- the active mirror clamp transistor is installed to short-circuit the gate-source path and reduce inductance.
- the active mirror clamping transistor described in Document 2 is installed outside the module, so that a sufficient effect may not be obtained.
- a power transistor such as a SiC MOSFET at a higher speed
- One of the methods is incorporation in the module.
- the parasitic inductance of the signal wiring of the active mirror clamping transistor corresponds to the inductance of the signal wire.
- the source signal wire is preferably shortened.
- the inductance of the source signal wire is large, the inductance of the gate-source path eventually becomes large and malfunctions cannot be suppressed.
- the gate wiring is inevitably arranged outside the source wiring (or at an equidistant position). The term “dispose below the length of the gate wiring bonding material” is used.
- the gate wiring bonding material is equal to the length of the gate wiring bonding material.
- the power module 2 includes at least one half bridge 1, and power transistors Q ⁇ b> 1 and Q ⁇ b> 4 arranged together on the upper and lower arms of the half bridge 1.
- Active mirror clamping transistors QM1 and QM4 having drains connected to the gates G1 and G4 of the power transistors Q1 and Q4 and sources connected to the sources S1 and S4 of the power transistors Q1 and Q4, respectively, and the power transistor Q1 Source signal wiring patterns SSP1 and SSP4 connected to the sources S1 and S4 of Q4, and connection conductors MSW1 and MSW4 that connect the source signal wiring patterns SSP1 and SSP4 to the sources of the active mirror clamping transistors QM1 and QM4, Active mirror clamp transistor The gate signal wiring patterns MGP1 and MGP4 connected to the mirror clamp gates MG1 and MG4 of M1 and QM4, the gate signal wiring patterns MGP1 and MGP4, and the mirror clamp gates MG1 and MG4 of the active mirror clamping transistors Q
- a path indicated by an arrow ( ⁇ ) in FIG. 4 indicates a gate short-circuit path of the power transistor Q4 by the active mirror clamp transistor QM4.
- the gate short-circuit path of the power transistor Q1 by the active mirror clamp transistor QM1 can also be represented in the same manner although not shown.
- the active mirror clamping transistors QM1 and QM4 are used to shorten the gate short circuit path of the power transistors Q1 and Q4 of the power circuit and reduce the gate inductance.
- the active mirror clamping transistors QM1 and QM4 are built in the power module, the short circuit path is further shortened compared to the case where the active mirror clamping transistors QM1 and QM4 are installed outside the power module, and the malfunction suppressing effect is further enhanced.
- the signal patterns required for the active mirror clamping transistor built-in power module include at least three types of power transistor gate pattern, source sense pattern and active mirror clamping transistor mirror clamp gate pattern.
- the gate pattern, source sense pattern, and mirror clamp gate pattern are connected to the drain, source, and gate of the active mirror clamp transistor, respectively.
- the mirror clamp gate pattern and the source sense pattern It is difficult to create a layout in which both are arranged in the vicinity of the active mirror clamping transistor.
- the parasitic inductance of the mirror clamp source wiring should be reduced because it is added directly to the gate inductance of the power transistor.
- the parasitic inductance of the mirror clamp gate wiring does not affect the gate inductance of the power transistor and is allowed even if it is large. That is, by creating a layout so that the mirror clamp source wiring is shorter than the mirror clamp gate wiring, it is possible to provide a module with a greater malfunction suppression effect.
- connection conductors MSW1 and MSW4 and the connection conductors MGW1 and MGW4 use bonding wires, but other than the bonding wires, a lead frame may be provided.
- bonding wires are generally used for the mirror clamp gate wiring and the mirror clamp source wiring, the present invention is not limited to this.
- You may apply the lead frame, the conductor formed by thin film formation processes, such as plating, a sputter
- the conductor formed by the thin film forming process is, for example, a metal foil pattern formed by such a manufacturing technique.
- a three-dimensional wiring structure may be formed by a thin film process.
- a seed layer is formed by CVD or sputtering, and then plating is formed.
- Cu, Ag, W, or Mo may be applied as a plating material.
- an active mirror clamp transistor is built in the power module and the active mirror clamp transistor connection conductor MSW1.
- a signal pattern is formed so that the length of MSW4 is equal to or less than the length of connection conductors MGW1 and MGW4, and active mirror clamping transistor QM is arranged.
- the gate inductance of the power transistor can be reduced without increasing the power module size and without increasing the inductance of the power circuit. It is possible to suppress malfunction.
- the cross-sectional area of the connection conductor MSW is preferably equal to or larger than the cross-sectional area of the connection conductor MGW.
- the parasitic inductance of the electrode pattern 10U and the electrode pattern 10U (SSP) is included in the parasitic inductance of the gate-source short circuit path of the power transistor, the electrode pattern 10U and the electrode pattern are more effective than the electrode pattern 10U (MGP). It is more preferable that the parasitic inductance of 10U (SSP) is designed to be preferentially low from the viewpoint of malfunction prevention.
- electrode pattern 10D may be connected to either of the power terminals (P, N).
- the electrode pattern 10D may be an insulated heat dissipation pattern. As described above, the effect of stress relaxation of the insulating substrate can be obtained by forming the electrode pattern on the back surface.
- FIG. 6 A schematic planar pattern configuration of the power module 2 according to the second embodiment is expressed as shown in FIG. 6, and a circuit configuration of the power module corresponding to FIG. 6 is expressed as shown in FIG.
- the circuit configuration surrounded by the broken line in FIG. 7 indicates the power circuit 1 of the power module 2 according to the second embodiment.
- the power module 2 according to the second embodiment in the half-bridge built-in module, a schematic planar pattern configuration before forming the resin layer 120 is expressed as shown in FIG.
- the schematic bird's-eye view configuration is expressed as shown in FIG.
- the circuit configuration surrounded by the broken line in FIG. 7 indicates the power circuit 1 of the power module 2 according to the second embodiment.
- the power module 2 according to the second embodiment has a configuration of a half-bridge built-in module, and two sets of power transistors Q1 and Q4 (for example, SiC MOSFETs) are built in one module.
- FIG. 6 shows an example in which the power transistors Q1 and Q4 are each arranged in parallel in three chips.
- the power module 2 includes a positive power terminal P and a negative power terminal N arranged on the first side of the ceramic substrate 8 as shown in FIGS. 6 and 26B.
- the gate terminal GT1, the source sense terminal SST1, the mirror clamp gate terminal MGT1, and the mirror clamp source terminal MST1 disposed on the second side adjacent to the first side, and the third side opposite to the first side
- MST4 The arranged output terminals O (D4) and O (S1), the gate terminal GT4 and the source sense terminal SST4, and the mirror clamp gate terminal MGT4 and the mirror clamp source terminal arranged on the fourth side opposite to the second side.
- MST4 The arranged output terminals O (D4) and O (S1), the gate terminal GT4 and the source sense terminal SST4, and the mirror clamp gate terminal MGT4 and
- the power transistors Q1 and Q4 are arranged face up on the drain patterns D1 and D4 arranged on the ceramic substrate 8, and the active mirror clamping transistors QM1 and QM4 are mirrors arranged on the ceramic substrate 8. It is arranged face-up on the clamping drain patterns MDP1 and MDP4.
- the gate terminal GT1 and the source sense terminal SST1 are connected to the gate signal wiring pattern GL1 (MDP1) and the source signal wiring pattern SSP1 of the power transistor Q1, and the gate terminal GT4 and the source sense terminal SST4 are used for power.
- the transistor Q4 is connected to the gate signal wiring pattern GL4 (MDP4) and the source signal wiring pattern SSP4.
- source wires SW1 and SW4 are connected from the power transistors Q1 and Q4 to the drain pattern D4 (S1) and the source pattern S4 arranged on the ceramic substrate 8, and the gate signal wiring pattern Gate wires GW1 and GW4 are connected to GL1 and GL4, and source sense wires SSW1 and SSW4 are connected to source signal wiring patterns SSP1 and SSP4.
- mirror clamp source wires MSW1 and MSW4 are connected from the active mirror clamp transistors QM1 and QM4 to the mirror clamp source patterns MSP1 and MSP4 arranged on the ceramic substrate 8, and gates
- the mirror clamp gate wires MGW1 and MGW4 are connected to the signal wiring patterns MGP1 and MGP4.
- the source signal wiring patterns SSP1 and SSP4 are connected to the mirror clamp source patterns MSP1 and MSP4 via negative bias applying capacitors CG1 and CG4.
- gate terminals GT1 and GT4 for external extraction are connected to the gate signal wiring patterns GL1 and GL4 by soldering or the like, and source signal terminals SST1 and SSP4 for external extraction are connected to the source signal wiring patterns SSP1 and SSP4.
- SST4 is connected by soldering or the like, and mirror clamp source terminals MST1 and MST4 for external extraction are connected to the mirror clamp source patterns MSP1 and MSP4 by soldering or the like.
- Mirror clamp gate terminals MGT1 and MGT4 are connected to the gate signal wiring patterns MGP1 and MGP4 via mirror clamp gate resistors MR1 and MR4.
- discharge resistors DR1 and DR4 are connected between the gate signal wiring patterns GL1 and GL4 and the source signal wiring patterns SSP1 and SSP4.
- capacitors CG1 and CG4 are arranged between the mirror clamp sources MS1 and MS4 of the active mirror clamp transistors QM1 and QM4 and the source senses SS1 and SS4 is as follows.
- a negative voltage may be applied between the gate and the source when the power transistors Q1 and Q4 are turned off.
- the negative voltage is generated between the mirror clamp sources MS1 and MS4 of the active mirror clamp transistors QM1 and QM4 and the source senses SS1 and SS4 of the power transistors Q1 and Q4 using an external power supply. Applied between.
- the negative bias applying capacitors CG1 and CG4 are not built in the vicinity of the power transistors Q1 and Q4, the signal path between the gate and the source of the power transistors Q1 and Q4 becomes very long, and the active mirror clamping transistor. The built-in effect is lost.
- the intended characteristics can be realized.
- the power module 2 includes mirror clamp source patterns MSP1 and MSP4 connected to the mirror clamp sources MS1 and MS4 of the active mirror clamp transistors QM1 and QM4. And negative bias applying capacitors CG1 and CG4 disposed between the source signal wiring patterns SSP1 and SSP4 and the mirror clamp source patterns MSP1 and MSP4, and the gates G1 and G4 of the power transistors Q1 and Q4.
- one ends of the connection conductors MSW1 and MSW4 are connected to the source signal wiring patterns SSP1 and SSP4 via the negative bias applying capacitors CG1 and CG4.
- the lengths of the connection conductors MSW1 and MSW4 are equal to or shorter than the lengths of the connection conductors MGW1 and MGW4. Other configurations are the same as those of the first embodiment.
- an active mirror clamp transistor is built in the power module and the active mirror clamp transistor connection conductor MSW1.
- a signal pattern is formed so that the length of MSW4 is equal to or less than the length of the connection conductors MGW1 and MGW4, and an active mirror clamping transistor is disposed.
- the gate inductance of the power transistor can be reduced without increasing the power module size and without increasing the inductance of the power circuit. It is possible to suppress malfunction.
- a negative voltage can be applied between the gate and the source via the negative bias applying capacitors CG1 and CG4. Malfunction of the transistor can be suppressed.
- a negative bias is applied between the source senses SS1 and SS4 of the power transistors Q1 and Q4 and the mirror clamp sources MS1 and MS4 of the active mirror clamp transistors QM1 and QM4.
- Capacitors CG1 and CG4 are inserted to apply a negative voltage across the negative bias applying capacitors CG1 and CG4.
- the signal terminals are achieved by using at least four of the gate terminals GT1 and GT4 and the source sense terminals SST1 and SST4 of the power transistors Q1 and Q4, the mirror clamp gate terminals MGT1 and MGT4, and the mirror clamp source terminals MST1 and MST4.
- the active mirror clamping transistors QM1 and QM4 are used to shorten the gate-source short circuit path of the power transistors Q1 and Q4 and reduce the gate inductance.
- the short-circuit path is further shortened compared to the case where it is installed outside the power module, and the malfunction suppression effect is further enhanced.
- connection conductors MSW1 and MSW4 and the connection conductors MGW1 and MGW4 use bonding wires, but other than the bonding wires, a lead frame may be provided.
- FIG. 8 A schematic planar pattern configuration of the power module 2 according to the third embodiment is expressed as shown in FIG. 8, and its circuit configuration is expressed as shown in FIG.
- the circuit configuration surrounded by the broken line in FIG. 9 indicates the power circuit 1 of the power module 2 according to the third embodiment.
- the power module 2 includes a DC link capacitor C PN that is electrically connected between the positive power terminal P and the negative power terminal N.
- a ceramic capacitor or the like can be applied as the DC link capacitor CPN .
- the power module 2 includes a positive power terminal P and a negative power terminal N, a drain pattern D1 connected to the positive power terminal P, A source pattern S4 connected to the negative power terminal N and a DC link capacitor CPN disposed between the drain pattern D1 and the source pattern S4 are provided.
- the arrow ( ⁇ ) schematically represents the direction of the main current that conducts the drain pattern D1 connected to the positive power terminal P and the source pattern S4 connected to the negative power terminal N. .
- the drain voltage surge can be suppressed by reducing the parasitic inductance of the short-circuit current path.
- Other configurations are the same as those of the first embodiment.
- the active mirror clamp transistor is incorporated in the power module, and the active mirror clamp transistor connection conductor MSW1.
- a signal pattern is formed so that the length of MSW4 is equal to or less than the length of the connection conductors MGW1 and MGW4, and an active mirror clamping transistor is disposed.
- the gate inductance of the power transistor can be reduced without increasing the power module size and without increasing the inductance of the power circuit. It is possible to suppress malfunction.
- connection conductors MSW1 and MSW4 and the connection conductors MGW1 and MGW4 use bonding wires, but other than the bonding wires, a lead frame may be provided.
- FIG. 10 A schematic planar pattern configuration of the power module 2 according to the fourth embodiment is expressed as shown in FIG. 10, and its circuit configuration is expressed as shown in FIG. Further, the description of the operation of the power module 2 according to the fourth embodiment is expressed as shown in FIG.
- the circuit configuration surrounded by the broken line in FIG. 11 indicates the power circuit 1 of the power module 2 according to the fourth embodiment.
- the power module 2 includes a DC link capacitor C PN that is electrically connected between the positive power terminal P and the negative power terminal N.
- a ceramic capacitor or the like can be applied as the DC link capacitor CPN .
- the power module 2 includes a positive power terminal P and a negative power terminal N, a drain pattern D1 connected to the positive power terminal P, A source pattern S4 connected to the negative power terminal N and a DC link capacitor CPN disposed between the drain pattern D1 and the source pattern S4 are provided.
- the region where the current of the power circuit concentrates is typically a P-side current concentration region CPP / O-side current concentration region CPO / N-side current concentration region CPN.
- P-side current concentration region CPP is the shortest path connecting the drain of the power transistor Q1 and one end of the DC link capacitor, the main current tends to concentrate.
- O-side current concentration region CPO is the shortest path connecting the source of the power transistor Q1 and the drain of the power transistor Q4, the main current tends to concentrate.
- the N-side current concentration region CPN is the shortest path connecting the source of the power transistor Q4 and one end of the DC link capacitor, the main current tends to concentrate.
- the active mirror clamp transistor in order to suppress a malfunction at the time of switching of the power transistor, is incorporated in the power module, and the active mirror clamp transistor connection conductor MSW1.
- a signal pattern is formed so that the length of MSW4 is equal to or less than the length of the connection conductors MGW1 and MGW4, and an active mirror clamping transistor is disposed.
- the gate inductance of the power transistor can be reduced without increasing the power module size and without increasing the inductance of the power circuit. It is possible to suppress malfunction.
- a negative voltage can be applied between the gate and the source via the negative bias applying capacitors CG1 and CG4. Malfunction can be suppressed.
- a negative bias is applied between the source senses SS1 and SS4 of the power transistors Q1 and Q4 and the mirror clamp sources MS1 and MS4 of the active mirror clamp transistors QM1 and QM4.
- Capacitors CG1 and CG4 are inserted to apply a negative voltage across the negative bias applying capacitors CG1 and CG4.
- the signal terminals are achieved by using at least four of the gate terminals GT1 and GT4 and the source sense terminals SST1 and SST4 of the power transistors Q1 and Q4, the mirror clamp gate terminals MGT1 and MGT4, and the mirror clamp source terminals MST1 and MST4.
- the active mirror clamping transistors QM1 and QM4 are used to shorten the gate short circuit path of the power transistors Q1 and Q4 and reduce the gate inductance.
- the short circuit path is further shortened compared to the case where the active mirror clamping transistors QM1 and QM4 are installed outside the power module, and the malfunction suppressing effect is further enhanced.
- connection conductors MSW1 and MSW4 and the connection conductors MGW1 and MGW4 use bonding wires.
- a lead frame may be provided.
- FIG. 13 A schematic planar pattern configuration of the power module 2 according to the fifth embodiment is expressed as shown in FIG. 13, and an explanation of the arrangement on the circuit configuration is expressed as shown in FIG.
- the power module 2 includes a DC link capacitor C PN electrically connected between the positive power terminal P and the negative power terminal N.
- a ceramic capacitor or the like can be applied as the DC link capacitor CPN .
- the power module 2 includes a positive power terminal P and a negative power terminal N, a drain pattern D1 connected to the positive power terminal P, A source pattern S4 connected to the negative power terminal N, and a DC link capacitor CPN disposed between the drain pattern D1 and the source pattern S4, and a second transistor from a connection portion of the DC link capacitor CPN. than the distance DM1 ⁇ DM4 up QM1 ⁇ QM4, are arranged so it is closer distance DQ1 ⁇ DQ4 from DC capacitor C PN connecting portion to the first transistor Q1 ⁇ Q4.
- the drain voltage surge can be suppressed by reducing the parasitic inductance of the short-circuit current path.
- Other configurations are the same as those of the third embodiment.
- the DC clamp When a DC clamp capacitor C PN is connected between the positive electrode terminal P and the negative electrode terminal N, the DC clamp is more than the distance from the connection terminal of the DC clamp capacitor C PN to the power circuit transistors Q1 and Q4.
- the distance from the connection terminal of the capacitor C PN to the mirror clamps QM1 and QM4 By disposing the distance from the connection terminal of the capacitor C PN to the mirror clamps QM1 and QM4, the increase in inductance of the power circuit can be suppressed.
- the reason why the increase in the inductance of the power circuit can be suppressed is as follows.
- the DC clamp capacitor CPN is arranged to suppress the drain-source voltage surge of the power transistors Q1 and Q4 of the power circuit. It is possible to further reduce the parasitic inductance of the power path by incorporating the power module 2 rather than arranging it outside the power module 2.
- the DC clamp capacitor C PN installation space limits the conductor width of the power circuit.
- the conductor width of the path through which a large current flows becomes narrow, the inductance of the power circuit increases, leading to an increase in voltage surge.
- a current concentration region CPP / CPO / CPN where the current of the power circuit concentrates on the conductor pattern is expressed as shown in FIG. If the DC clamp capacitor CPN is connected, the current of the power circuit is concentrated on the shortest path of the conductor connecting the connection ends of the DC clamp capacitor CPN . If the active mirror clamps QM1 and QM4 are arranged outside the path, the current distribution does not change much even if the conductor width of the path is narrowed, and an increase in inductance can be suppressed.
- the active mirror clamp transistor is incorporated in the power module, and the active mirror clamp transistor connection conductor MSW1.
- a signal pattern is formed so that the length of MSW4 is equal to or less than the length of the connection conductors MGW1 and MGW4, and an active mirror clamping transistor is disposed.
- the active mirror clamp transistor is built into the power module and placed in an appropriate position to reduce the gate inductance of the power transistor without increasing the size of the power module and without increasing the inductance of the power circuit. And malfunction can be suppressed.
- connection conductors MSW1 and MSW4 and the connection conductors MGW1 and MGW4 use bonding wires.
- a lead frame may be provided.
- FIG. 15 A schematic planar pattern configuration of the power module 2 according to the sixth embodiment is expressed as shown in FIG. 15, and the description of the arrangement on the circuit configuration is expressed as shown in FIG.
- the power module 2 includes a DC link capacitor C PN electrically connected between the positive power terminal P and the negative power terminal N.
- a ceramic capacitor or the like can be applied as the DC link capacitor CPN .
- the power module 2 includes a positive power terminal P and a negative power terminal N, a drain pattern D1 connected to the positive power terminal P, A source pattern S4 connected to the negative power terminal N, and a DC link capacitor CPN disposed between the drain pattern D1 and the source pattern S4, and a second transistor from a connection portion of the DC link capacitor CPN. than the distance DM1 ⁇ DM4 up QM1 ⁇ QM4, are arranged so it is closer distance DQ1 ⁇ DQ4 from DC capacitor C PN connecting portion to the first transistor Q1 ⁇ Q4.
- the connection terminal of the DC clamp capacitor C PN is used. than the distance to the power circuit transistor Q1 ⁇ Q4, by arranging so it is farther distance from the connecting terminal of the DC clamp capacitor C PN to the mirror clamp QM1 ⁇ QM4, suppressing an increase in the inductance of the power circuit can do.
- the drain voltage surge can be reduced by suppressing the parasitic inductance of the short-circuit current path.
- the power module 2 includes the gate terminals GT1 and GT4 and the source sense terminals SST1 and SST4 adjacent to each other, and the mirror clamp gate terminals MGT1 and MGT4.
- the terminal electrodes are arranged so that the mirror clamp source terminals MST1 and MST4 are adjacent to each other.
- the terminal electrodes By arranging the terminal electrodes such that the gate terminals GT1 and GT4 and the source sense terminals SST1 and SST4 are adjacent to each other, and the mirror clamp gate terminals MGT1 and MGT4 and the mirror clamp source terminals MST1 and MST4 are adjacent to each other, currents are supplied to these terminals.
- the inductance when passing through the terminals can be kept low. If an active mirror clamping transistor is built in, this inductance does not affect the malfunction of the power transistor, but is one of the factors that determine the switching speed at turn-on.
- the effect of making the mirror clamp gate terminals MGT1 and MGT4 and the mirror clamp source terminals MST1 and MST4 adjacent to each other can also reduce the parasitic inductance of both terminals. Gate voltage surge can be suppressed.
- the active mirror clamp transistor is incorporated in the power module, and the active mirror clamp transistor connection conductor MSW1.
- a signal pattern is formed so that the length of MSW4 is equal to or less than the length of connection conductors MGW1 and MGW4, and active mirror clamping transistor QM is arranged.
- the active mirror clamp transistor is built into the power module and placed in an appropriate position to reduce the gate inductance of the power transistor without increasing the size of the power module and without increasing the inductance of the power circuit. And malfunction can be suppressed.
- connection conductors MSW1 and MSW4 and the connection conductors MGW1 and MGW4 use bonding wires, but other than the bonding wires, a lead frame may be provided.
- a schematic planar pattern configuration of the power module 2 according to the seventh embodiment is expressed as shown in FIG.
- the circuit configuration of the power module corresponding to FIG. 17 is expressed similarly to FIG.
- the power module 2 according to the seventh embodiment represents an example of a module layout example in various terminal arrangement orders.
- the arrangement of signal terminals is GT1-SST1, MST1-MGT1, GT4-SST4, An example of MST4-MGT4 is shown. There is no particular restriction on the order of arrangement of the signal terminals.
- a schematic planar pattern configuration before forming the resin layer 120 is expressed as shown in FIG.
- the schematic bird's-eye view configuration is expressed as shown in FIG.
- the power module 2 according to the seventh embodiment has a configuration of a half-bridge built-in module, and two sets of power transistors Q1 and Q4 (for example, SiC MOSFETs) are built in one module.
- FIG. 17 shows an example in which the power transistors Q1 and Q4 are each arranged in parallel in three chips.
- the power module 2 includes a positive power terminal P and a negative power terminal N arranged on the first side of the ceramic substrate 8, as shown in FIGS.
- the gate terminal GT1, the source sense terminal SST1, the mirror clamp source terminal MST1, and the mirror clamp gate terminal MGT1 arranged on the second side adjacent to the first side, and the third side opposite to the first side
- the output terminals O (D4) and O (S1) arranged, the gate terminal GT4 and the source sense terminal SST4, and the mirror clamp source terminal MST4 and the mirror clamp gate terminal arranged on the fourth side opposite to the second side.
- MGT4 negative power terminal
- the power transistors Q1 and Q4 are disposed face up on the drain patterns D1 and D4 disposed on the ceramic substrate 8, and the mirror clamp transistors QM1 and QM4 are mirror clamps disposed on the ceramic substrate 8. Are arranged face up on the drain patterns MDP1 and MDP4.
- the gate terminal GT1 and the source sense terminal SST1 are connected to the gate signal wiring pattern GL1 (MDP1) and the source signal wiring pattern SSP1 of the power transistor Q1, and the gate terminal GT4 and the source sense terminal SST4 are used for power.
- the transistor Q4 is connected to the gate signal wiring pattern GL4 (MDP4) and the source signal wiring pattern SSP4.
- source wires SW1 and SW4 are connected from the power transistors Q1 and Q4 to the drain pattern D4 (S1) and the source pattern S4 arranged on the ceramic substrate 8, and the gate signal wiring pattern Gate wires GW1 and GW4 are connected to GL1 and GL4, and source sense wires SSW1 and SSW4 are connected to source signal wiring patterns SSP1 and SSP4.
- mirror clamp source wires MSW 1 and MSW 4 are connected from the mirror clamp transistors QM 1 and QM 4 to the mirror clamp source patterns MSP 1 and MSP 4, and the mirror clamp gate gate signal wiring pattern MGP 1.
- Mirror clamp gate wires MGW1 and MGW4 are connected to MGP4.
- the source signal wiring patterns SSP1 and SSP4 are connected to the mirror clamp source patterns MSP1 and MSP4 via negative bias applying capacitors CG1 and CG4.
- gate terminals GT1 and GT4 for external extraction are connected to the gate signal wiring patterns GL1 and GL4 by soldering or the like
- source sense terminals SST1 for external extraction are connected to the source sense signal wiring patterns SSP1 and SSP4.
- SST4 is connected by soldering or the like
- mirror clamp source terminals MST1 and MST4 for external extraction are connected to the mirror clamp source patterns MSP1 and MSP4 by soldering or the like.
- mirror clamp gate terminals MGT1 and MGT4 are connected to the mirror clamp gate signal wiring patterns MGP1 and MGP4 via mirror clamp gate resistors MR1 and MR4.
- discharge resistors DR1 and DR4 are connected between the gate signal wiring patterns GL1 and GL4 and the source signal wiring patterns SSP1 and SSP4.
- the power module 2 includes a positive power terminal P and a negative power terminal N, a drain pattern D1 connected to the positive power terminal P, and a negative power.
- a source pattern S4 connected to the terminal N and a DC link capacitor CPN disposed between the drain pattern D1 and the source pattern S4 are provided.
- a ceramic capacitor or the like can be applied as the DC link capacitor CPN .
- the power module 2 includes mirror clamp source patterns MSP1 and MSP4 connected to mirror clamp sources MS1 and MS4 of active mirror clamp transistors QM1 and QM4, and sources Negative bias applying capacitors CG1 and CG4 arranged between the signal wiring patterns SSP1 and SSP4 and the mirror clamp source patterns MSP1 and MSP4, and gate signals connected to the gates G1 and G4 of the power transistors Q1 and Q4 Wiring patterns GL1 and GL4, gate terminals GT1 and GT4 connected to gate signal wiring patterns GL1 and GL4, source sense terminals SST1 and SST4 connected to source signal wiring patterns SSP1 and SSP4, and mirror clamp gates signal Comprising a mirror clamp gate terminal MGT1 ⁇ MGT4 connected to the wiring pattern MGP1 ⁇ MGP4, a mirror clamp source terminal MST1 ⁇ MST4 connected for the source signal line pattern MSP1 ⁇ MSP4 least.
- connection conductors MSW1 and MSW4 are connected to the source signal wiring patterns SSP1 and SSP4 via the negative bias applying capacitors CG1 and CG4.
- the lengths of the connection conductors MSW1 and MSW4 are equal to or shorter than the lengths of the connection conductors MGW1 and MGW4.
- Other configurations are the same as those of the fourth embodiment shown in FIG.
- an active mirror clamp transistor is incorporated in the power module and the active mirror clamp transistor connection conductor MSW1.
- a signal pattern is formed so that the length of MSW4 is equal to or less than the length of the connection conductors MGW1 and MGW4, and an active mirror clamping transistor is disposed.
- the gate inductance of the power transistor can be reduced without increasing the power module size and without increasing the inductance of the power circuit. It is possible to suppress malfunction.
- connection conductors MSW1 and MSW4 and the connection conductors MGW1 and MGW4 use bonding wires.
- a lead frame may be provided.
- FIG. 1 A schematic planar pattern configuration of the power module 2 according to the eighth embodiment is expressed as shown in FIG.
- the power module 2 according to the eighth embodiment represents an example of a module layout example in various terminal arrangement orders.
- the arrangement of signal terminals includes GT1-SST1, MGT1-MST1, GT4-SST4, An example of MGT4-MST4 is shown. There is no particular restriction on the order of arrangement of the signal terminals.
- FIG. 1 In the power module 2 according to the eighth embodiment, in the half-bridge built-in module, a schematic planar pattern configuration before forming the resin layer 120 is expressed as shown in FIG.
- This schematic bird's-eye view configuration includes a configuration in which the arrangement of MGT1-MST1 and MGT4-MST4 is exchanged in FIG.
- the power module 2 includes a positive power terminal P and a negative power terminal N arranged on the first side of the ceramic substrate 8 and a second side adjacent to the first side.
- the power transistors Q1 and Q4 are disposed face up on the drain patterns D1 and D4 disposed on the ceramic substrate 8, and the mirror clamp transistors QM1 and QM4 are mirror clamps disposed on the ceramic substrate 8. It is arranged face up on the drain patterns MDP1 and MDP4.
- the power module 2 includes a drain pattern D1 connected to the positive power terminal P and a source pattern S4 connected to the negative power terminal N.
- the DC link capacitor CPN is disposed.
- a ceramic capacitor or the like can be applied as the DC link capacitor CPN .
- the gate terminal GT1 and the source sense terminal SST1 are connected to the gate signal wiring pattern GL1 (MDP1) and the source signal wiring pattern SSP1 of the power transistor Q1, and the gate terminal GT4 and the source sense terminal SST4. Are connected to the gate signal wiring pattern GL4 (MDP4) and the source signal wiring pattern SSP4 of the power transistor Q4.
- source wires SW1 and SW4 are connected from the power transistors Q1 and Q4 toward the drain pattern D4 (S1) and the source pattern S4, and the gate wires toward the gate signal wiring patterns GL1 and GL4.
- GW1 and GW4 are connected, and source sense wires SSW1 and SSW4 are connected toward the source signal wiring patterns SSP1 and SSP4.
- mirror clamp source wires MSW1 and MSW4 are connected from the mirror clamp transistors QM1 and QM4 to the mirror clamp source patterns MSP1 and MSP4, and the mirror clamp gate gate signal wiring pattern MGP1 Mirror clamp gate wires MGW1 and MGW4 are connected to MGP4.
- the source signal wiring patterns SSP1 and SSP4 are connected to the mirror clamp source patterns MSP1 and MSP4 via negative bias applying capacitors CG1 and CG4.
- gate terminals GT1 and GT4 for external extraction are connected to the gate signal wiring patterns GL1 and GL4 by soldering or the like, and source signal terminals SST1 and SSP4 for external extraction are connected to the source signal wiring patterns SSP1 and SSP4.
- SST4 is connected by soldering or the like, and mirror clamp source terminals MST1 and MST4 for external extraction are connected to the mirror clamp source patterns MSP1 and MSP4 by soldering or the like.
- discharge resistors DR1 and DR4 are connected between the gate signal wiring patterns GL1 and GL4 and the source signal wiring patterns SSP1 and SSP4.
- Mirror clamp resistors MR1 and MR4 may be externally connected to the mirror clamp gate terminals MGT1 and MGT4.
- Other configurations are the same as those of the seventh embodiment.
- an active mirror clamp transistor is built in the power module and the active mirror clamp transistor connection conductor MSW1.
- a signal pattern is formed so that the length of MSW4 is equal to or less than the length of the connection conductors MGW1 and MGW4, and an active mirror clamping transistor is disposed.
- the active mirror clamp transistor is built into the power module and placed in an appropriate position to reduce the gate inductance of the power transistor without increasing the size of the power module and without increasing the inductance of the power circuit. And malfunction can be suppressed.
- connection conductors MSW1 and MSW4 and the connection conductors MGW1 and MGW4 use bonding wires, but other than the bonding wires, a lead frame may be provided.
- FIG. 19 A configuration example of the gate drive circuit 3 applicable to the power module 2 according to the embodiment is expressed as shown in FIG. As shown in FIG. 19, the gate drive circuit 3 uses a push-pull circuit composed of a pnp transistor Q p / npn transistor Q n for amplifying the gate input signal.
- the gate drive circuit 3 includes an npn transistor Q n connected between the turn-on voltage generating power supply E ON and the gate terminal G, and a pnp transistor Q p connected between the gate terminal G and the mirror clamp source terminal MS.
- a positive voltage pulse from the turn-on voltage generating power source E ON is an npn transistor Q n and the gate resistor R GN To the gate terminal G to drive the power transistor Q1 on.
- C1 indicates a charging capacitor for the turn-off voltage generation power source E OFF
- C2 indicates a charging capacitor for the turn-on voltage generation power source E ON .
- FIG. 20A shows an example in which the power circuit has a full bridge configuration.
- the power circuit inductance L PC includes half-bridge power transistors Q1 and Q4 connected between voltages E and DC links connected in parallel to the power transistors Q1 and Q4. It represents the inductance of the loop path composed of the capacitor CPN .
- LR represents a smoothing reactor
- CS represents an output capacitor
- RS represents a resistive load.
- FIG. 20B An explanatory diagram of the gate inductance L GC of the power transistor Q1 is expressed as shown in FIG.
- the gate inductance L GC of the power transistor Q1 represents the inductance of the loop path formed between the gate G1 and the source sense SS1 of the power transistor Q1. That is, the gate inductance L GC of the power transistor Q1 is, as shown in FIG. 20B, the gate G1 of the power transistor Q1, the gate resistance R GP , the transistor Q p , the capacitor C1, and the source sense of the power transistor Q1. It represents the inductance of the loop path made of SS1.
- the inductance L PC of the power circuit and the gate inductance L GC of the semiconductor element correspond to the inductances of the paths shown in FIGS.
- the active mirror clamping transistor QM is built in the power module and arranged at an appropriate position, so that the size of the power module is not increased and the inductance L of the power circuit is increased.
- the gate inductance L GC of the power transistor can be reduced without increasing the PC , and malfunction can be suppressed.
- FIG. 21A An explanatory diagram of the malfunction during the MOS bridge operation is expressed as shown in FIG. 21A.
- FIG. 21B An explanatory diagram of the malfunction prevention by the active mirror clamp is shown in FIG. 21B. It is expressed as follows.
- MOS bridge turning on the power transistor Q4, the drain-source voltage V ds of the power transistor Q4 with decreases, the drain-source voltage V ds of the power transistor Q1 is increased.
- the impedance of the closed loop path LOB between the gate and the source of the transistor Q1 including the gate drive circuit is in a high impedance state, the value of the gate-source voltage V gs of the power transistor Q1 increases, and the power transistor The malfunction of the MOS bridge is caused by erroneous turn-on of Q1.
- the decrease is the drain-source voltage V ds of the power transistor Q4 to turn on the power transistor Q4, the drain-source voltage V ds of the power transistor Q1 is increased .
- the active mirror clamp QM1 is disposed close to the gate and source of the power transistor Q1, the impedance of the closed loop path LOA between the gate and source of the power transistor Q1 including the gate drive circuit is in a low impedance state. Therefore , the value of the gate-source voltage V gs of the power transistor Q1 is difficult to increase. For this reason, it is possible to prevent the power transistor Q1 from being erroneously turned on and to prevent the MOS bridge from malfunctioning.
- the description of the inductance component in the circuit configuration of the power transistor (SiC MOSFET) Q1 and the active mirror clamping transistor QM1 is schematically represented as shown in FIG.
- the inductance components in the circuit configuration of the power transistor Q1 and the active mirror clamp transistor QM1 can be represented by the gate inductance LG1, the source inductance LS1, and the gate inductance LMG1 of the active mirror clamp QM1. .
- the half-bridge built-in mirror clamp module 4 includes power transistors Q1 and Q4, and active mirror clamp transistors QM1 and QM4 disposed between the gate and source of the power transistors Q1 and Q4. Is provided.
- Other circuit configurations are the same as those of FIG.
- the gate drive circuit 3 for driving the power transistors Q1 and Q4 has the same circuit configuration and the same circuit configuration as FIG.
- FIG. 23 an explanatory diagram of signal paths when the negative bias applying capacitors CG1 and CG4 are incorporated and not incorporated is shown as shown in FIG.
- LOA represents a signal path when a negative bias applying capacitor is incorporated
- LOB represents a signal path when a negative bias applying capacitor is not incorporated.
- the negative bias applying capacitors CG1 and CG4 are arranged between the mirror clamp sources MS1 and MS4 of the active mirror clamp transistors QM1 and QM4 and the source senses SS1 and SS4 is as follows.
- a negative bias may be applied between the gate and the source when the power transistors Q1 and Q4 are turned off.
- the negative voltage is applied between the mirror clamp sources MS1 and MS4 of the active mirror clamp transistors QM1 and QM4 and the source senses SS1 and SS4 of the power transistors Q1 and Q4 using an external power source. Is done.
- Negative bias application capacitors CG1 and CG4 are built in, and wiring signal patterns that enable voltage application from an external power supply are connected to both ends thereof, so that the signal path between the gate and source is very similar to the signal path LOA. The effect is shorter and the built-in active mirror clamp can be realized.
- FIG. 25 corresponds to the simulation result of the dependence of the gate-source parasitic inductance LG on the gate-source peak voltage Vgsp (V).
- the parasitic inductance LG is a composite value of the inductance of the electrode pattern arranged on the ceramic substrate + the bonding wire, but here, the inductance component of the bonding wire is more than the inductance component of the electrode pattern. It is assumed that it is large.
- FIG. 26A A schematic bird's-eye view configuration after forming the resin layer of the power module according to the first embodiment is expressed as shown in FIG. 26A, and the resin layer of the power module according to the second embodiment is formed.
- the later schematic bird's-eye view configuration is expressed as shown in FIG. 26 (b), and the schematic bird's-eye view configuration after forming the resin layer of the power module according to the seventh embodiment is shown in FIG. 26 (c). It is expressed as follows. Both correspond to the external configuration of the two-in-one module. Module layout examples in various terminal arrangement orders are possible, and there is no particular limitation on the arrangement order of signal terminals.
- a transfer mold resin, a thermosetting resin, or the like applicable to a SiC semiconductor device can be used as the resin layer 120.
- a silicone-based resin such as silicon gel may be applied partially or entirely using a case type power module.
- a four-in-one (4) in 1) module a six-in-one (6 in 1) module, a seven-in-one (7 in 1) module equipped with a snubber capacitor etc., and an eight-in-one (8 in ⁇ ⁇ 1) module
- FIG. 27A is a schematic circuit representation of the SiC MOSFET of the 1 in 1 module 50, which is a power module according to the embodiment, and is a schematic circuit representation of the IGBT of the 1 in 1 module 50.
- Is expressed as shown in FIG. FIG. 27A shows a diode DI connected in reverse parallel to the MOSFET.
- the main electrode of the MOSFET is represented by a drain terminal DT and a source terminal ST.
- FIG. 27B shows a diode DI connected in reverse parallel to the IGBT.
- the main electrode of the IGBT is represented by a collector terminal CT and an emitter terminal ET.
- one MOSFET is built in one module.
- 5 chips MOSFET ⁇ 5
- up to 5 MOSFETs can be connected in parallel.
- a part of the five chips can be mounted for the diode DI.
- a sense MOSFET Qs is connected in parallel to the MOSFET Q.
- the sense MOSFET Qs is formed as a fine transistor in the same chip as the MOSFET Q.
- SS is a source sense terminal
- CS is a current sense terminal
- G is a gate signal terminal.
- the MOSFET Qs for sensing may be formed as a fine transistor in the same chip.
- circuit configuration In the power module according to the embodiment, a schematic circuit expression of the SiC MOSFET of the 2 in 1 module 100 is expressed as shown in FIG. 29A, and a schematic circuit expression of the IGBT of the 2 in 1 module 100 is shown. Is expressed as shown in FIG.
- a power module according to the embodiment which is a 2 in 1 type module in which two semiconductor devices Q1 and Q4 are sealed in one mold resin, will be described.
- the 2 in 1 module 100 using SiC MOSFETs as the semiconductor devices Q1 and Q4 is a half bridge with two built-in power transistors Q1 and Q4 (for example, SiC MOSFETs). It has a configuration.
- the module can be regarded as one large transistor, but the built-in transistor may be one chip or a plurality of chips. That is, the modules include 1 in 1, 2 in 1, 4 in 1, 6 in 1, etc. For example, a module that includes two transistors (chips) in one module is 2 in 1,2. A module containing two sets of in 1 is called a 6 in 1 module having three sets of 4 in 1,2 in 1.
- the 2-in-1 module 100 includes two power transistors Q1 and Q4 and diodes DI1 and DI4 connected in reverse parallel to the power transistors Q1 and Q4.
- G1 is a lead terminal for the gate signal of the MOSFET Q1
- S1 is a lead terminal for the source signal of the MOSFET Q1.
- G4 is a lead terminal for the gate signal of the MOSFET Q4, and S4 is a lead terminal for the source signal of the MOSFET Q4.
- P is a positive power terminal
- N is a negative power terminal
- O is an output terminal electrode.
- the 2-in-1 module 100 to which the IGBT is applied includes two IGBTs Q1 and Q4 and a diode DI1 connected in reverse parallel to the IGBTs Q1 and Q4 as shown in FIG. -DI4 is built in.
- G1 is a lead terminal for the gate signal of IGBTQ1
- E1 is a lead terminal for the emitter signal of IGBTQ1.
- G4 is a lead terminal for the gate signal of IGBTQ4
- E4 is a lead terminal for the emitter signal of IGBTQ4.
- (Device structure) 30 is an example of semiconductor devices Q1 and Q4 applicable to the power module according to the embodiment, and a schematic cross-sectional structure of SiC MOSFET 130A including source pad electrode SPD and gate pad electrode GPD is expressed as shown in FIG.
- SiC MOSFET 130A includes a semiconductor layer 31 made of an n ⁇ high resistance layer, a p body region 32 formed on the surface side of semiconductor layer 31, and a source formed on the surface of p body region 32. Connected to region 33, gate insulating film 34 disposed on the surface of semiconductor layer 31 between p body regions 32, gate electrode 35 disposed on gate insulating film 34, source region 33, and p body region 32 Source electrode 36, n + drain region 37 disposed on the back surface opposite to the surface of semiconductor layer 31, and drain electrode 38 connected to n + drain region 37.
- the gate pad electrode GPD is connected to the gate electrode 35 disposed on the gate insulating film 34, and the source pad electrode SPD is connected to the source electrode 36 connected to the source region 33 and the p body region 32. Further, as shown in FIG. 30, the gate pad electrode GPD and the source pad electrode SPD are disposed on a passivation interlayer insulating film 39 covering the surface of the SiC MOSFET 130A.
- a fine transistor structure may be formed in the semiconductor layer 31 below the gate pad electrode GPD and the source pad electrode SPD.
- the source pad electrode SPD may be extended and disposed on the passivation interlayer insulating film 39 also in the central transistor structure.
- the SiC MOSFET 130A is composed of a planar gate type n-channel vertical SiC MOSFET, but is composed of a trench gate type n-channel vertical SiC TMOSFET 130D as shown in FIG. 33 to be described later. Also good.
- a GaN-based FET or the like may be employed instead of the SiC MOSFET 130A.
- a semiconductor called a wide band gap type having a band gap energy of 1.1 eV to 8 eV, for example, can be used.
- the schematic cross-sectional structure of the IGBT 130B including the emitter pad electrode EPD and the gate pad electrode GPD is as shown in FIG. expressed.
- the IGBT 130B includes a semiconductor layer 31 made of an n ⁇ high resistance layer, a p body region 32 formed on the surface side of the semiconductor layer 31, and an emitter region formed on the surface of the p body region 32.
- 33E a gate insulating film 34 disposed on the surface of the semiconductor layer 31 between the p body regions 32, a gate electrode 35 disposed on the gate insulating film 34, and the emitter region 33E and the p body region 32.
- the gate pad electrode GPD is connected to the gate electrode 35 disposed on the gate insulating film 34, and the emitter pad electrode EPD is connected to the emitter region 33E and the emitter electrode 36E connected to the p body region 32.
- the gate pad electrode GPD and the emitter pad electrode EPD are disposed on a passivation interlayer insulating film 39 covering the surface of the IGBT 130B.
- a fine-structure IGBT structure may be formed in the semiconductor layer 31 below the gate pad electrode GPD and the emitter pad electrode EPD.
- the emitter pad electrode EPD may be arranged to extend on the interlayer insulating film 39 for passivation.
- the IGBT 130B is composed of a planar gate type n-channel vertical IGBT, but may be composed of a trench gate type n-channel vertical IGBT.
- SiC power devices such as SiC DIMOSFET and SiC TMOSFET or GaN power devices such as GaN HEMT can be applied.
- power devices such as Si-based MOSFETs and SiC-based IGBTs are also applicable.
- ⁇ SiC DIMOSFET ⁇ 32 is an example of a semiconductor device applicable to the power module according to the embodiment, and a schematic cross-sectional structure of SiC DIMOSFET 130C is expressed as shown in FIG.
- n + drain region 37 includes a semiconductor layer 31 made of an n ⁇ high resistance layer, a p body region 32 formed on the surface side of the semiconductor layer 31, and an n + source region formed on the surface of the p body region 32. 33, a gate insulating film 34 disposed on the surface of the semiconductor layer 31 between the p body regions 32, a gate electrode 35 disposed on the gate insulating film 34, and the source region 33 and the p body region 32.
- p body region 32 and n + source region 33 formed on the surface of p body region 32 are formed by double ion implantation (DII), and source pad electrode SPD is formed in source region 33. And to the source electrode 36 connected to the p body region 32.
- DII double ion implantation
- the gate pad electrode GPD (not shown) is connected to the gate electrode 35 disposed on the gate insulating film 34. Further, as shown in FIG. 32, the source pad electrode SPD and the gate pad electrode GPD are arranged on the passivation interlayer insulating film 39 so as to cover the surface of the SiC DIMOSFET 130C.
- a depletion layer as shown by a broken line is formed in the semiconductor layer 31 composed of an n ⁇ high resistance layer sandwiched between the p body regions 32.
- a channel resistance R JFET due to the JFET) effect is formed.
- a body diode BD is formed between the p body region 32 and the semiconductor layer 31 as shown in FIG.
- SiC TMOSFET 130D It is an example of the semiconductor device applicable to the power module which concerns on embodiment, Comprising: The typical cross-section of SiC TMOSFET130D is represented as shown in FIG.
- An SiC TMOSFET 130D shown in FIG. 33 includes an n-layer semiconductor layer 31N, a p body region 32 formed on the surface side of the semiconductor layer 31N, an n + source region 33 formed on the surface of the p body region 32, A trench gate electrode 35TG formed through a gate insulating film 34 and interlayer insulating films 39U and 39B in a trench penetrating the p body region 32 up to the semiconductor layer 31N, a source region 33, and a p body region 32 A source electrode 36 connected, an n + drain region 37 disposed on the back surface opposite to the surface of the semiconductor layer 31N, and a drain electrode 38 connected to the n + drain region 37 are provided.
- a SiC TMOSFET 130D has a trench gate electrode 35TG formed through a gate insulating film 34 and interlayer insulating films 39U and 39B in a trench penetrating the p body region 32 and reaching the semiconductor layer 31N, and a source pad. Electrode SPD is connected to source electrode 36 connected to source region 33 and p body region 32.
- the gate pad electrode GPD (not shown) is connected to a trench gate electrode 35TG disposed on the gate insulating film 34. Further, as shown in FIG. 33, the source pad electrode SPD and the gate pad electrode GPD are disposed on the passivation interlayer insulating film 39U so as to cover the surface of the SiC TMOSFET 130D.
- the channel resistance R JFET associated with the JFET effect as in the SiC DIMOSFET 130C is not formed.
- a body diode BD is formed between the p body region 32 and the semiconductor layer 31N, as in FIG.
- the value of the surge voltage Ldi / dt varies depending on the value of the inductance L, but the surge voltage Ldi / dt is superimposed on the power source E.
- the surge voltage Ldi / dt can be absorbed by the snubber capacitor C connected between the power supply terminal PL and the ground terminal NL.
- the three-phase AC inverter 42A includes a power module unit 200 connected to a gate driver (GD) 180, a three-phase AC motor unit 51, a power source or storage battery (E) 53, a converter 55, Is provided.
- the power module unit 200 is connected to U-phase, V-phase, and W-phase inverters corresponding to the U-phase, V-phase, and W-phase of the three-phase AC motor unit 51.
- the GD 180 is connected to the SiC MOSFETs Q1 and Q4, the SiC MOSFETs Q2 and Q5, and the SiC MOSFETs Q3 and Q6.
- the power module unit 200 is connected between a plus terminal (+) P and a minus terminal ( ⁇ ) N of a converter 55 to which a power source or a storage battery (E) 53 is connected, and is composed of inverter-structured SiC MOSFETs Q1, Q4, Q2, Q5 and Q3 and Q6 are provided. Free wheel diodes DI1 to DI6 are connected in antiparallel between the sources and drains of the SiC MOSFETs Q1 to Q6, respectively.
- the three-phase AC inverter 42B includes a power module unit 200, a GD 180, a three-phase AC motor unit 51, a power source or storage battery (E) 53, and a converter 55.
- the power module unit 200 is connected to U-phase, V-phase, and W-phase inverters corresponding to the U-phase, V-phase, and W-phase of the three-phase AC motor unit 51.
- the GD 180 is connected to the IGBTs Q1 and Q4, the IGBTs Q2 and Q5, and the IGBTs Q3 and Q6.
- the power module unit 200 is connected between the plus terminal (+) P and the minus terminal ( ⁇ ) N of the converter 55 to which the storage battery (E) 53 is connected, and the IGBTs Q1 and Q4, Q2 and Q5 having an inverter configuration, And Q3 and Q6. Free wheel diodes DI1 to DI6 are connected in antiparallel between the emitters and collectors of the IGBTs Q1 to Q6, respectively.
- the present embodiment includes various embodiments that are not described here.
- the power module according to the present embodiment can be used for all power devices such as an SiC power module intelligent power module, and in particular, converters for HEV / EV and in-wheel motors, inverters (PFC circuits and motors for boosting from a battery) It can be applied to a wide range of application fields such as three-phase drive inverters), step-up converters for power conditioners of solar cell systems, converters for industrial equipment, and inverters.
- power devices such as an SiC power module intelligent power module, and in particular, converters for HEV / EV and in-wheel motors, inverters (PFC circuits and motors for boosting from a battery) It can be applied to a wide range of application fields such as three-phase drive inverters), step-up converters for power conditioners of solar cell systems, converters for industrial equipment, and inverters.
Landscapes
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Computer Hardware Design (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Inverter Devices (AREA)
- Power Conversion In General (AREA)
- Dc-Dc Converters (AREA)
- Semiconductor Integrated Circuits (AREA)
Abstract
パワーモジュール(2)は、少なくとも1つのハーフブリッジ(1)を有し、その上下アームに配置された第1のトランジスタQ1・Q4と、第1のトランジスタのゲートG1・G4側にドレイン、ソースS1・S4側にソースが接続された第2のトランジスタQM1・QM4と、第1のトランジスタのソースに接続されたソース信号用配線パターンSSP1・SSP4と、ソース信号用配線パターンと第2のトランジスタのソースとを接続する第1の接続導体MSW1・MSW4と、第2のトランジスタのゲートMG1・MG4に接続された第2のゲート信号用配線パターンMGP1・MGP4と、第2のゲート信号用配線パターンと第2のトランジスタのゲートとを接続する第2の接続導体MGW1・MGW4とを備え、第1の接続導体の長さが、第2の接続導体の長さ以下である。誤動作を抑制し、高速スイッチング性能のパワーモジュールを提供する。
Description
本実施の形態は、パワーモジュールに関する。
現在多くの研究機関において、シリコンカーバイド(SiC:Silicon Carbide)デバイスの研究開発が行われている。SiCパワーデバイスの特徴として、従来のSiパワーデバイスよりも優れた低オン抵抗、高速スイッチングおよび高温動作などを挙げることができる。
スイッチング電源やモータ駆動用インバータなどには、ブリッジ回路を含む回路が広く使われている。トランジスタで構成されるブリッジ回路において、片側アームのトランジスタが高速にオンするとき、もう片側のトランジスタのドレイン-ソース間電圧変化に起因してゲート・ソース間電圧も変化し、誤動作(誤オン)を起こす現象がある(例えば、特許文献1参照。)。誤オンによる短絡電流はトランジスタを破壊し得るだけでなく、電力損失の増加やノイズの原因にもなる。特にSiC MOSFET(Metal-Oxide Semiconductor Field Effect Transistor)では、ゲート・ソース間寄生容量Cgsとゲート・ドレイン間寄生容量Cgdの比が小さいため、ゲート・ソース間電圧の変化が大きく、また、オン抵抗も低いため、誤オンによる短絡電流も大きくなり破壊が起こりやすい。
誤オンを抑制する手段として、アクティブミラークランプ回路をSiC MOSFETのゲート・ソース間に配置し、トランジスタオフ時におけるゲート・ソース間短絡経路のインダクタンスを低減する手法を筆者らが提案している (例えば、特許文献2参照。)。
また、チップ内部にアクティブミラークランプ領域を形成する手法もある(例えば、特許文献3参照。)。
しかし、アクティブミラークランプ回路によってSiC MOSFETのゲート・ソース間に新たな短絡経路が形成されても、その経路の配線パターンやワイヤなどによる寄生インダクタンスが大きければゲート・ソース間電圧の変化抑制効果は弱まるため、実際に所望の効果を得ようとした場合にはパターンレイアウトまで含めた設計が必要になる。また、SiC MOSFETはチャネル抵抗が比較的高く、チップ内部にアクティブミラークランプ回路用の低耐圧MOSFETを作り込んでも、オン抵抗が高いため短絡経路として適さない。
以上に鑑み、本実施の形態は、誤動作抑制の効果が高く、高速スイッチングが実現できるパワーモジュールを提供する。
本実施の形態の一態様によれば、少なくとも1つのハーフブリッジを有し、前記ハーフブリッジの上下アームに共に配置された第1のトランジスタと、前記第1のトランジスタのゲート側にドレイン、前記第1のトランジスタのソース側にソースがそれぞれ接続された第2のトランジスタと、前記第1のトランジスタのソースに接続された第1のソース信号用配線パターンと、前記第1のソース信号用配線パターンと前記第2のトランジスタのソースとを接続する第1の接続導体と、前記第2のトランジスタのゲートに接続された第2のゲート信号用配線パターンと、前記第2のゲート信号用配線パターンと前記第2のトランジスタのゲートとを接続する第2の接続導体とを備え、前記第1の接続導体の長さが、前記第2の接続導体の長さ以下であるパワーモジュールが提供される。
本実施の形態の他の態様によれば、絶縁基板上に配置された第1配線パターン、第2配線パターン、第3配線パターンおよび第4配線パターンと、前記第1配線パターン上に配置されてスイッチング動作を行う第1のトランジスタと、前記第3配線パターン上に配置された第2のトランジスタと、前記第1のトランジスタの第1電極と前記第2配線パターンとを接続する第1の接続導体と、前記第2のトランジスタの第1電極と前記第2配線パターンとを接続する第2の接続導体と、前記第2のトランジスタの第2電極と前記第4配線パターンとを接続する第3の接続導体と、前記第1のトランジスタの第2電極と前記第3配線パターンとを接続する第4の接続導体とを備え、前記第2の接続導体の長さが、前記第3の接続導体の長さ以下であるパワーモジュールが提供される。
本実施の形態の他の態様によれば、主基板と、前記主基板上に配置され、正側電力端子に接続された第1電極パターンと、前記主基板上に配置され、負側電力端子に接続された第2電極パターンと、前記第1電極パターン上にドレインが配置された第1のトランジスタと、前記第1のトランジスタのゲートに接続された第1のゲート信号用配線パターンと、前記第1のゲート信号用配線パターン上にドレインが配置された第2のトランジスタと、前記第1のトランジスタのソースに接続された第1のソース信号用配線パターンと、前記第1のソース信号用配線パターンと前記第2のトランジスタのソースとを接続する第1の接続導体と、前記第2のトランジスタのゲートに接続された第2のゲート信号用配線パターンと、前記第2のゲート信号用配線パターンと前記第2のトランジスタのゲートとを接続する第2の接続導体とを備え、前記第1の接続導体の長さが、前記第2の接続導体の長さ以下であるパワーモジュールが提供される。
アクティブミラークランプ回路をパワーモジュールに内包する場合、各素子を接続する導体は必ず寄生抵抗や寄生インダクタンスを有するが、本実施の形態によれば、トランジスタの誤動作に最も影響する部分の寄生成分を優先的に低減するレイアウト構成にすることで、誤動作を抑制し、高速スイッチング可能なパワーモジュールを提供することができる。
次に、図面を参照して、実施の形態を説明する。以下の図面の記載において、同一又は類似の部分には同一又は類似の符号を付している。但し、図面は模式的なものであり、厚みと平面寸法との関係、各層の厚みの比率等は現実のものとは異なることに留意すべきである。したがって、具体的な厚みや寸法は以下の説明を参酌して判断すべきものである。又、図面相互間においても互いの寸法の関係や比率が異なる部分が含まれていることはもちろんである。
又、以下に示す実施の形態は、この発明の技術的思想を具体化するための装置や方法を例示するものであって、この発明の実施の形態は、構成部品の材質、形状、構造、配置等を下記のものに特定するものでない。この発明の実施の形態は、特許請求の範囲において、種々の変更を加えることができる。
[第1の実施の形態]
(基本構造)
第1の実施の形態に係るパワーモジュールの基本構造の模式的平面パターン構成は、図1(a)に示すように表され、図1(a)のI-I線に沿う模式的断面構造は、図1(b)に示すように表される。第1の実施の形態に係るパワーモジュールの基本構造は、例えば、1 in 1モジュールに適用可能である。
(基本構造)
第1の実施の形態に係るパワーモジュールの基本構造の模式的平面パターン構成は、図1(a)に示すように表され、図1(a)のI-I線に沿う模式的断面構造は、図1(b)に示すように表される。第1の実施の形態に係るパワーモジュールの基本構造は、例えば、1 in 1モジュールに適用可能である。
第1の実施の形態の基本構造に係るパワーモジュールは、図1(a)および図1(b)に示すように、セラミック基板8と、セラミック基板8上に配置された電極パターン10U、SSP(10U)、MGP(10U)と、電極パターン10U上に配置され、対象とする電力用トランジスタ(図示省略)のゲート・ソース間を短絡するアクティブミラークランプ用のトランジスタQMと、セラミック基板8の裏面に配置された電極パターン10Dとを備える。
第1の実施の形態に係るパワーモジュールは、図1(a)および図1(b)に示すように、対象とする電力用トランジスタ(図示省略)のゲート側にドレイン、ソース側にソースが接続されたアクティブミラークランプ用トランジスタQMと、対象とする電力用トランジスタ(図示省略)のソースに接続されたソース信号用配線パターンSSPと、ソース信号用配線パターンSSPとアクティブミラークランプ用トランジスタQMのミラークランプソースMSとを接続する接続導体MSWと、アクティブミラークランプ用トランジスタQMのミラークランプゲートMGに接続されたゲート信号用配線パターンMGPと、ゲート信号用配線パターンMGPとアクティブミラークランプ用トランジスタQMのミラークランプゲートMGとを接続する接続導体MGWを備える。ここで、接続導体MSWの長さが、接続導体MGWの長さ以下である。ここで、接続導体MSW、および接続導体MGWはワイヤであっても良い。
本実施の形態においては、アクティブミラークランプ用トランジスタQMの信号配線の寄生インダクタンスまで考慮した配置を実行している。
第1の実施の形態に係るパワーモジュールにおいては、対象とする電力用トランジスタのスイッチング時の誤動作を抑制するために、アクティブミラークランプ用トランジスタQMをパワーモジュールに内蔵し、かつアクティブミラークランプ用トランジスタQMのソース配線接合材の長さがゲート配線接合材の長さ以下になるように信号パターンを形成し、アクティブミラークランプ用トランジスタQMを配置する。本構成の意図および効果は、後述の第1の実施の形態に係るパワーモジュール2において、包括して説明がなされている。
また、第1の実施の形態の変形例に係るパワーモジュールの基本構造の模式的平面パターン構成は、図2(a)に示すように表され、図2(a)のII-II線に沿う模式的断面構造は、図2(b)に示すように表される。第1の実施の形態の変形例に係るパワーモジュールの基本構造も、例えば、1 in 1モジュールに適用可能である。
第1の実施の形態の変形例に係るパワーモジュールの基本構造は、図2(a)および図2(b)に示すように、セラミック基板8と、セラミック基板8上に配置された電極パターン10U、SSP(10U)、MGP(10U)と、電極パターン10U上に配置され、対象とする電力用トランジスタ(図示省略)のゲート・ソース間を短絡するアクティブミラークランプ用トランジスタQMと、セラミック基板8の裏面に配置された電極パターン10Dとを備える。
第1の実施の形態の変形例に係るパワーモジュールは、図2(a)および図2(b)に示すように、対象とする電力用トランジスタ(図示省略)のゲート側にドレイン、ソース側にソースが接続されたアクティブミラークランプ用トランジスタQMと、対象とする電力用トランジスタ(図示省略)のソースに接続されたソース信号用配線パターンSSPと、ソース信号用配線パターンSSPとアクティブミラークランプ用トランジスタQMのミラークランプソースMSとを接続するリードフレームLFSと、アクティブミラークランプ用トランジスタQMのミラークランプゲートMGに接続されたゲート信号用配線パターンMGPと、ゲート信号用配線パターンMGPとアクティブミラークランプ用トランジスタQMのミラークランプゲートMGとを接続するリードフレームLFGとを備える。ここで、リードフレームLFSの長さが、リードフレームLFGの長さ以下である。
リードフレームLFS・LFGは、半田層13を介してアクティブミラークランプ用トランジスタQMのミラークランプソースMS・ミラークランプゲートMGと接続され、半田層12を介してソース信号用配線パターンSSP・ゲート信号用配線パターンMGPと接続されている。また、半田層12を介してアクティブミラークランプ用トランジスタQMのドレインも電極パターン10Uと接続されている。
尚、図2においては、リードフレームLFGは、リードフレームLFSと重なるように配置される例が示されているが、このような構成に限らず、例えば、同一面上で配置されていても良い。また、電極パターン10Uには、アクティブミラークランプ用トランジスタQMのドレインに接続されるリード端子LTが接続されている。1 in 1構成の場合には、アクティブミラークランプ用トランジスタQMのドレインに接続されるリード端子LTは、対象とする電力用トランジスタ(図示省略)のゲートに接続される。
第1の実施の形態の変形例に係るパワーモジュールにおいては、対象とする電力用トランジスタのスイッチング時の誤動作を抑制するために、アクティブミラークランプ用トランジスタQMをパワーモジュールに内蔵し、かつアクティブミラークランプ用トランジスタQMのリードフレームLFSの長さがリードフレームLFGの長さ以下になるように信号パターンを形成し、アクティブミラークランプ用トランジスタQMを配置する。
第1の実施の形態およびその変形例に係るパワーモジュールにおいては、アクティブミラークランプ用トランジスタQMをパワーモジュールに内蔵し、適当な位置に配置をすることで、パワーモジュールサイズを大きくすることなく、かつ電力回路のインダクタンスを増大させることなく電力用トランジスタのゲートインダクタンスを低減でき、誤動作の抑制が可能となる。ここで、電力回路のインダクタンスおよび電力用トランジスタのゲートインダクタンスについては、図20(a)および図20(b)を参照して後述する。
(2 in 1構成)
第1の実施の形態に係るパワーモジュールの模式的平面パターン構成は、図3(a)に示すように表され、図3(a)に対応するパワーモジュールにおいて、アクティブミラークランプ用トランジスタQM4近傍における模式的断面構造は、図3(b)に示すように表される。また、第1の実施の形態に係るパワーモジュールの動作説明図は、図4に示すように表され、第1の実施の形態に係るパワーモジュールの回路構成は、図5に示すように表される。ここで、図5の破線で囲まれた回路構成が、第1の実施の形態に係るパワーモジュール2のパワー回路1を示す。
第1の実施の形態に係るパワーモジュールの模式的平面パターン構成は、図3(a)に示すように表され、図3(a)に対応するパワーモジュールにおいて、アクティブミラークランプ用トランジスタQM4近傍における模式的断面構造は、図3(b)に示すように表される。また、第1の実施の形態に係るパワーモジュールの動作説明図は、図4に示すように表され、第1の実施の形態に係るパワーモジュールの回路構成は、図5に示すように表される。ここで、図5の破線で囲まれた回路構成が、第1の実施の形態に係るパワーモジュール2のパワー回路1を示す。
第1の実施の形態に係るパワーモジュール2であって、2 in 1のハーフブリッジ内蔵モジュールにおいて、樹脂層120を形成前の模式的平面パターン構成は、図3に示すように表され、樹脂層120を形成後の模式的鳥瞰構成は、図26(a)に示すように表される。第1の実施の形態に係るパワーモジュール2は、ハーフブリッジ内蔵モジュールの構成を備え、2組の電力用トランジスタQ1・Q4(例えば、SiC MOSFET)が1つのモジュールに内蔵されている。図3においては、電力用トランジスタQ1・Q4は、それぞれ3チップ並列に配置されている例が示されている。
第1の実施の形態に係るパワーモジュール2は、図3および図26(a)に示すように、セラミック基板8の第1の辺に配置された正側電力端子Pおよび負側電力端子Nと、第1の辺に隣接する第2の辺に配置されたゲート端子GT1・ソースセンス端子SST1、ミラークランプゲート端子MGT1と、第1の辺に対向する第3の辺に配置された出力端子O(D4)・O(S1)と、第2の辺に対向する第4の辺に配置されたゲート端子GT4・ソースセンス端子SST4、ミラークランプゲート端子MGT4とを備える。
また、電力用トランジスタQ1・Q4は、セラミックス基板8上に配置されたドレインパターンD1・D4上にフェースアップに配置され、アクティブミラークランプ用トランジスタQM1・QM4は、セラミックス基板8上に配置されたミラークランプ用ドレインパターンMDP1・MDP4上にフェースアップに配置される。
ここで、ゲート端子GT1・ソースセンス端子SST1は、電力用トランジスタQ1のゲート信号用配線パターンGL1(MDP1)・ソース信号用配線パターンSSP1(MSP1)に接続され、ゲート端子GT4・ソースセンス端子SST4は、電力用トランジスタQ4のゲート信号用配線パターンGL4(MDP4)・ソース信号用配線パターンSSP4(MSP4)に接続される。
図3に示すように、電力用トランジスタQ1・Q4から、セラミックス基板8上に配置されたドレインパターンD4(S1)・ソースパターンS4に向けてソースワイヤSW1・SW4が接続され、ゲート信号用配線パターンGL1・GL4に向けてゲートワイヤGW1・GW4が接続され、ソース信号用配線パターンSSP1・SSP4に向けてソースセンスワイヤSSW1・SSW4が接続される。
同様に、図3に示すように、アクティブミラークランプ用トランジスタQM1・QM4から、セラミックス基板8上に配置されたソースセンス信号用配線パターンSSP1・SSP4に向けてミラークランプソースワイヤMSW1・MSW4が接続され、ゲート信号用配線パターンMGP1・MGP4に向けてミラークランプゲートワイヤMGW1・MGW4が接続される。
また、ゲート信号用配線パターンGL1・GL4には、外部取り出し用のゲート端子GT1・GT4が半田付けなどによって接続され、ソースセンス信号用配線パターンSSP1・SSP4には、外部取り出し用のソースセンス端子SST1・SST4が半田付けなどによって接続される。
また、第1の実施の形態に係るパワーモジュール2は、図3(a)・図5に示すように、ミラークランプゲート抵抗MR1・MR4を備えていても良い。ゲート信号用配線パターンMGP1・MGP4には、ミラークランプゲート抵抗MR1・MR4を介して、ミラークランプゲート端子MGT1・MGT4が接続される。ミラークランプゲート抵抗MR1・MR4は、ミラークランプ動作時にゲート電流の急峻な変化によるゲート電圧サージを抑制する目的で使用される抵抗である。ゲートドライブICの出力電流を制御し、定格を超えないようにする働きもある。
また、ゲート信号用配線パターンGL1・GL4とソース信号用配線パターンSSP1・SSP4間には、放電用抵抗DR1・DR4が接続される。
第1の実施の形態に係るパワーモジュール2は、図3(a)・図5に示すように、放電用抵抗DR1・DR4を備えていても良い。放電用抵抗DR1・DR4は、ゲート信号用配線パターンGL1・GL4とソース信号用配線パターンSSP1・SSP4との間に接続される。ゲート入力信号増幅のため、前段にpnpトランジスタQp/npnトランジスタQnで構成されたプッシュプル回路を使用している(図19および図23参照)。pn接合による拡散電位(Siの場合約0.6V)分の電圧がpnpトランジスタQpのターンオフ後もゲート・ソース間に残る。放電用抵抗DR1・DR4は、それを放出し、電圧を0Vにするために使用される抵抗である。アクティブミラークランプ用トランジスタQM1・QM4を使用している場合は必ずしも必要ではないが、アクティブミラークランプ用トランジスタQM1・QM4を使用していない場合は必要である。
正側電力端子P・負側電力端子N、外部取り出し用のゲート端子GT1・GT4およびSST1・SST4は、例えば、Cuで形成可能である。
セラミック基板8は、例えば、Al2O3、AlN、SiN、AlSiC、若しくはグラファイトや少なくとも表面が絶縁性のSiCなどで形成されていても良い。
主配線導体(電極パターン)は、例えば、Cu、Alなどで形成可能である。
ソースワイヤSW1・SW4、ゲートワイヤGW1・GW4およびソースセンスワイヤSSW1・SSW4は、例えば、Al、AlCuなどで形成可能である。また、後述する第1の接続導体MSW1・MSW4、第2の接続導体MGW1・MGW4もボンディングワイヤで形成する場合には、例えば、Al、AlCuなどで形成可能である。
電力用トランジスタQ1・Q4としては、SiC DIMISFET、SiC TMISFETなどのSiC系パワーデバイス、あるいはGaN系高電子移動度トランジスタ(HEMT: High Electron Mobility Transistor)などのGaN系パワーデバイスを適用可能である。また、場合によっては、Si系MOSFETやIGBTなどのパワーデバイスも適用可能である。
また、樹脂層120としては、SiC系半導体デバイスに適用可能なトランスファモールド樹脂、熱硬化樹脂などを使用可能である。また、 シリコンゲルなどのシリコーン系樹脂を部分的に若しくはケース型パワーモジュールを採用して全体に適用しても良い。
トランジスタの誤動作の原因となるゲート・ソース間電圧サージ(ΔV)は、ゲート・ソース間経路の抵抗(R)、インダクタンス(L)と電流変化(dI/dt)によって発生し、ΔV=RI+L(dI/dt)で表される。この中で、L(dI/dt)の成分は、例えば大容量SiC MOSFEETを用いて大電流を高速スイッチングする場合に、大きな値となり得る。
このゲート・ソース間経路を短絡し、インダクタンスを低減するために設置されるのがアクティブミラークランプ用トランジスタである。しかしながら、文献2のアクティブミラークランプ用トランジスタは、モジュールの外部に設置されており、十分な効果を得られないことがあった。SiC MOSFETなどの電力用トランジスタをより高速にスイッチングさせるには、アクティブミラークランプ用トランジスタをより電力用トランジスタの近くに設置する必要がある。その方法の1つが、モジュールへの内蔵である。
実際にアクティブミラークランプ用トランジスタを内蔵できるモジュールのレイアウト上、その効果を最大限に得るために、特に留意すべき事項は、“ソース配線のインダクタンスをできるだけ小さくする”ことである。
アクティブミラークランプ用トランジスタの信号配線の寄生インダクタンスは、信号ワイヤのインダクタンスに相当する。誤動作を抑制するためにはソース信号ワイヤを短くすると良い。
このソース信号ワイヤのインダクタンスが大きいと、結局ゲート・ソース間経路のインダクタンスが大きくなり、誤動作を抑制できない。ソース配線をできるだけ短くした場合、ゲート配線は、必然的にソース配線の外側(或いは等距離の位置)に配置することになるため、“アクティブミラークランプ用トランジスタで、ソース配線接合材の長さが、ゲート配線接合材の長さ以下に配置する”という表現を用いている。
また、レイアウトによっては、ソース配線を短くしつつゲート配線も同様の長さにすることも可能であるため、ソース配線接合材の長さが、ゲート配線接合材の長さに等しい場合も含まれる。
第1の実施の形態に係るパワーモジュール2は、図3(a)に示すように、少なくとも1つのハーフブリッジ1を有し、ハーフブリッジ1の上下アームに共に配置された電力用トランジスタQ1・Q4と、電力用トランジスタQ1・Q4のゲートG1・G4側にドレイン、電力用トランジスタQ1・Q4のソースS1・S4側にソースがそれぞれ接続されたアクティブミラークランプ用トランジスタQM1・QM4と、電力用トランジスタQ1・Q4のソースS1・S4に接続されたソース信号用配線パターンSSP1・SSP4と、ソース信号用配線パターンSSP1・SSP4とアクティブミラークランプ用トランジスタQM1・QM4のソースとを接続する接続導体MSW1・MSW4と、アクティブミラークランプ用トランジスタQM1・QM4のミラークランプゲートMG1・MG4に接続されたゲート信号用配線パターンMGP1・MGP4と、ゲート信号用配線パターンMGP1・MGP4とアクティブミラークランプ用トランジスタQM1・QM4のミラークランプゲートMG1・MG4とを接続する接続導体MGW1・MGW4とを備える。ここで、接続導体MSW1・MSW4の長さが、接続導体MGW1・MGW4の長さ以下である。
ここで、図4中の矢印(⇒)で示される経路が、アクティブミラークランプ用トランジスタQM4による電力用トランジスタQ4のゲート短絡経路を示す。アクティブミラークランプ用トランジスタQM1による電力用トランジスタQ1のゲート短絡経路についても図示は省略するが同様に表すことができる。
アクティブミラークランプ用トランジスタQM1・QM4は電力回路の電力用トランジスタQ1・Q4のゲート短絡経路を短縮し、ゲートインダクタンスを低減するために使用されるものである。アクティブミラークランプ用トランジスタQM1・QM4をパワーモジュールに内蔵する場合、パワーモジュール外に設置する場合と比較して短絡経路がさらに短くなり、誤動作の抑制効果がより高くなる。
一方でアクティブミラークランプ用トランジスタをパワーモジュールに内蔵する場合はそのスペースを確保するため、レイアウト上の制約を受けることになる。パワーモジュールサイズを大きくすることなく、かつ電力回路のインダクタンスも増大させずにアクティブミラークランプ用トランジスタを内蔵するには、信号パターンのスペースを最小限にとどめることが望ましい。
アクティブミラークランプ用トランジスタ内蔵パワーモジュールに必要な信号パターンは、電力用トランジスタのゲートパターン、ソースセンスパターンおよびアクティブミラークランプ用トランジスタのミラークランプゲートパターンの少なくとも3種類が挙げられる。ゲートパターン、ソースセンスパターン、ミラークランプゲートパターンはそれぞれアクティブミラークランプ用トランジスタのドレイン、ソース、ゲートと接続されることになるが、信号パターンのスペースが限られるため、ミラークランプゲートパターンとソースセンスパターンの両方をアクティブミラークランプ用トランジスタの近傍に配置するレイアウトを作成することは困難である。
その場合、ミラークランプゲート配線もしくはミラークランプソース配線のいずれか一方を長くする必要があるが、ミラークランプソース配線の寄生インダクタンスは電力用トランジスタのゲートインダクタンスにそのまま加算されるため小さくすべきである。一方、ミラークランプゲート配線の寄生インダクタンスは電力用トランジスタのゲートインダクタンスには影響しないため大きくても許容される。すなわち、ミラークランプゲート配線よりミラークランプソース配線を短くするようレイアウトを作成することで、誤動作抑制効果のより大きいモジュールを提供することができる。
図3に示された例では、接続導体MSW1・MSW4および接続導体MGW1・MGW4が、ボンディングワイヤを用いる例が示されているが、ボンディングワイヤ以外では、リードフレームを備えていても良い。
すなわち、ミラークランプゲート配線およびミラークランプソース配線にはボンディングワイヤを用いるのが一般的であるが、これに限らない。リードフレームや、メッキ、スパッタ、CVDなどの薄膜形成プロセスによって形成された導体や信号配線を適用しても良い。薄膜形成プロセスによって形成された導体とは、このような製造技術で形成された例えば、金属箔パターンのことである。薄膜プロセスにより、立体配線構造を形成しても良い。メッキ工程の場合は、シード層をCVDやスパッタで形成し、その後メッキを形成する。メッキの材料としては、例えば、Cu,Ag、WやMoを適用しても良い。
第1の実施の形態に係るパワーモジュールにおいては、電力用トランジスタのスイッチング時の誤動作を抑制するために、アクティブミラークランプ用トランジスタをパワーモジュールに内蔵し、かつアクティブミラークランプ用トランジスタの接続導体MSW1・MSW4の長さが、接続導体MGW1・MGW4の長さ以下になるように信号パターンを形成し、アクティブミラークランプ用トランジスタQMを配置する。
アクティブミラークランプ用トランジスタをパワーモジュールに内蔵し、適当な位置に配置をすることで、パワーモジュールサイズを大きくすることなく、かつ電力回路のインダクタンスを増大させることなく電力用トランジスタのゲートインダクタンスを低減でき、誤動作の抑制が可能となる。
なお、本構成の意図がアクティブミラークランプ用トランジスタQMのドレイン・ソース間短絡経路のインピーダンス低減にあるため、接続導体MSWの断面積は、接続導体MGWの断面積以上であることが好ましい。また、電力用トランジスタのゲート・ソース間短絡経路の寄生インダクタンスには電極パターン10Uおよび電極パターン10U(SSP)の寄生インダクタンスも含まれるため、電極パターン10U(MGP)よりも、電極パターン10Uおよび電極パターン10U(SSP)の寄生インダクタンスが優先的に低く設計されている方が、誤動作抑制の観点から見てより好ましい。
尚、図1(b)、図2(b)および図3(b)において、電極パターン10Dは、電力端子(P、N)のいずれかに接続されていても良い。また、電極パターン10Dは、絶縁された放熱用パターンであっても良い。このように、裏面にも電極パターンを形成することで絶縁基板の応力緩和の効果等を得ることができる。
[第2の実施の形態]
(2 in 1構成)
第2の実施の形態に係るパワーモジュール2の模式的平面パターン構成は、図6に示すように表され、図6に対応するパワーモジュールの回路構成は、図7に示すように表される。ここで、図7の破線で囲まれた回路構成が、第2の実施の形態に係るパワーモジュール2のパワー回路1を示す。
(2 in 1構成)
第2の実施の形態に係るパワーモジュール2の模式的平面パターン構成は、図6に示すように表され、図6に対応するパワーモジュールの回路構成は、図7に示すように表される。ここで、図7の破線で囲まれた回路構成が、第2の実施の形態に係るパワーモジュール2のパワー回路1を示す。
第2の実施の形態に係るパワーモジュール2であって、ハーフブリッジ内蔵モジュールにおいて、樹脂層120を形成前の模式的平面パターン構成は、図6に示すように表され、樹脂層120を形成後の模式的鳥瞰構成は、図26(b)に示すように表される。ここで、図7の破線で囲まれた回路構成が、第2の実施の形態に係るパワーモジュール2のパワー回路1を示す。以下同様である。第2の実施の形態に係るパワーモジュール2は、ハーフブリッジ内蔵モジュールの構成を備え、2組の電力用トランジスタQ1・Q4(例えば、SiC MOSFET)が1つのモジュールに内蔵されている。図6においては、電力用トランジスタQ1・Q4は、それぞれ3チップ並列に配置されている例が示されている。
第2の実施の形態に係るパワーモジュール2は、図6および図26(b)に示すように、セラミック基板8の第1の辺に配置された正側電力端子Pおよび負側電力端子Nと、第1の辺に隣接する第2の辺に配置されたゲート端子GT1・ソースセンス端子SST1およびミラークランプゲート端子MGT1・ミラークランプソース端子MST1と、第1の辺に対向する第3の辺に配置された出力端子O(D4)・O(S1)と、第2の辺に対向する第4の辺に配置されたゲート端子GT4・ソースセンス端子SST4およびミラークランプゲート端子MGT4・ミラークランプソース端子MST4とを備える。
また、電力用トランジスタQ1・Q4は、セラミックス基板8上に配置されたドレインパターンD1・D4上にフェースアップに配置され、アクティブミラークランプ用トランジスタQM1・QM4は、セラミックス基板8上に配置されたミラークランプ用ドレインパターンMDP1・MDP4上にフェースアップに配置される。
ここで、ゲート端子GT1・ソースセンス端子SST1は、電力用トランジスタQ1のゲート信号用配線パターンGL1(MDP1)・ソース信号用配線パターンSSP1に接続され、ゲート端子GT4・ソースセンス端子SST4は、電力用トランジスタQ4のゲート信号用配線パターンGL4(MDP4)・ソース信号用配線パターンSSP4に接続される。
図6に示すように、電力用トランジスタQ1・Q4から、セラミックス基板8上に配置されたドレインパターンD4(S1)・ソースパターンS4に向けてソースワイヤSW1・SW4が接続され、ゲート信号用配線パターンGL1・GL4に向けてゲートワイヤGW1・GW4が接続され、ソース信号用配線パターンSSP1・SSP4に向けてソースセンスワイヤSSW1・SSW4が接続される。
同様に、図6に示すように、アクティブミラークランプ用トランジスタQM1・QM4から、セラミックス基板8上に配置されたミラークランプソースパターンMSP1・MSP4に向けてミラークランプソースワイヤMSW1・MSW4が接続され、ゲート信号用配線パターンMGP1・MGP4に向けてミラークランプゲートワイヤMGW1・MGW4が接続される。
また、ソース信号用配線パターンSSP1・SSP4は、負バイアス印加用コンデンサCG1・CG4を介して、ミラークランプソースパターンMSP1・MSP4に接続される。
また、ゲート信号用配線パターンGL1・GL4には、外部取り出し用のゲート端子GT1・GT4が半田付けなどによって接続され、ソース信号用配線パターンSSP1・SSP4には、外部取り出し用のソースセンス端子SST1・SST4が半田付けなどによって接続され、ミラークランプソースパターンMSP1・MSP4には、外部取り出し用のミラークランプソース端子MST1・MST4が半田付けなどによって接続される。
また、ゲート信号用配線パターンMGP1・MGP4には、ミラークランプゲート抵抗MR1・MR4を介して、ミラークランプゲート端子MGT1・MGT4が接続される。
また、ゲート信号用配線パターンGL1・GL4とソース信号用配線パターンSSP1・SSP4間には、放電用抵抗DR1・DR4が接続される。
アクティブミラークランプ用トランジスタQM1・QM4のミラークランプソースMS1・MS4とソースセンスSS1・SS4との間にコンデンサCG1・CG4を配置する理由は、以下の通りである。電力用トランジスタQ1・Q4の誤オンを抑制するために、電力用トランジスタQ1・Q4オフ時にゲート・ソース間に負電圧を印加することがある。その負電圧は、図24に示す回路図のように、外部電源を用いてアクティブミラークランプ用トランジスタQM1・QM4のミラークランプソースMS1・MS4と電力用トランジスタQ1・Q4のソースセンスSS1・SS4との間に印加される。
もし、負バイアス印加用コンデンサCG1・CG4を電力用トランジスタQ1・Q4の近傍に内蔵しなければ、電力用トランジスタQ1・Q4のゲート・ソース間の信号経路が非常に長くなり、アクティブミラークランプ用トランジスタ内蔵の効果が失われる。負バイアス印加用コンデンサCG1・CG4を内蔵し、その両端に外部電源からの電圧印加を可能とする配線信号パターンを接続することで、狙い通りの特性を実現可能である。
第2の実施の形態に係るパワーモジュール2は、図6および図7に示すように、アクティブミラークランプ用トランジスタQM1・QM4のミラークランプソースMS1・MS4に接続されたミラークランプ用ソースパターンMSP1・MSP4と、ソース信号用配線パターンSSP1・SSP4とミラークランプ用ソースパターンMSP1・MSP4との間に配置された負バイアス印加用コンデンサCG1・CG4と、電力用トランジスタQ1・Q4のゲートG1・G4と接続されたゲート信号用配線パターンGL1・GL4と、ゲート信号用配線パターンGL1・GL4に接続された第1の信号端子GT1・GT4と、ソース信号用配線パターンSSP1・SSP4に接続された第2の信号端子SST1・SST4と、ゲート信号用配線パターンMGP1・MGP4に接続された第3の信号端子MGT1・MGT4と、ミラークランプ用ソースパターンMSP1・MSP4に接続された第4の信号端子MST1・MST4とを少なくとも備える。ここで、接続導体MSW1・MSW4の一端が負バイアス印加用コンデンサCG1・CG4を介してソース信号用配線パターンSSP1・SSP4に接続される。接続導体MSW1・MSW4の長さが、接続導体MGW1・MGW4の長さ以下である。その他の構成は、第1の実施の形態と同様である。
第2の実施の形態に係るパワーモジュールにおいては、電力用トランジスタのスイッチング時の誤動作を抑制するために、アクティブミラークランプ用トランジスタをパワーモジュールに内蔵し、かつアクティブミラークランプ用トランジスタの接続導体MSW1・MSW4の長さが、接続導体MGW1・MGW4の長さ以下になるように信号パターンを形成し、アクティブミラークランプ用トランジスタを配置する。
アクティブミラークランプ用トランジスタをパワーモジュールに内蔵し、適当な位置に配置をすることで、パワーモジュールサイズを大きくすることなく、かつ電力回路のインダクタンスを増大させることなく電力用トランジスタのゲートインダクタンスを低減でき、誤動作の抑制が可能となる。
また、第2の実施の形態に係るパワーモジュール2においては、電力用トランジスタオフ時に、負バイアス印加用コンデンサCG1・CG4を介してゲート・ソース間に負電圧を印加することが可能であり、電力用トランジスタの誤動作を抑制することができる。負バイアス印加経路も含めたゲートインダクタンスを低減するため、電力用トランジスタQ1・Q4のソースセンスSS1・SS4とアクティブミラークランプ用トランジスタQM1・QM4のミラークランプソースMS1・MS4との間に負バイアス印加用コンデンサCG1・CG4が挿入され、負バイアス印加用コンデンサCG1・CG4の両端に負電圧を印加する。信号端子は電力用トランジスタQ1・Q4のゲート端子GT1・GT4とソースセンス端子SST1・SST4、ミラークランプゲート端子MGT1・MGT4とミラークランプソース端子MST1・MST4の少なくとも4本を用いることで達成される。
アクティブミラークランプ用トランジスタQM1・QM4は電力用トランジスタQ1・Q4のゲート・ソース間短絡経路を短縮し、ゲートインダクタンスを低減するために使用される。ミラークランプ用トランジスタをパワーモジュールに内蔵する場合、パワーモジュール外に設置する場合と比較して短絡経路がさらに短くなり、誤動作の抑制効果がより高くなる。
図6に示された例では、接続導体MSW1・MSW4および接続導体MGW1・MGW4が、ボンディングワイヤを用いる例が示されているが、ボンディングワイヤ以外では、リードフレームを備えていても良い。
[第3の実施の形態]
第3の実施の形態に係るパワーモジュール2の模式的平面パターン構成は、図8に示すように表され、その回路構成は、図9に示すように表される。ここで、図9の破線で囲まれた回路構成が、第3の実施の形態に係るパワーモジュール2のパワー回路1を示す。
第3の実施の形態に係るパワーモジュール2の模式的平面パターン構成は、図8に示すように表され、その回路構成は、図9に示すように表される。ここで、図9の破線で囲まれた回路構成が、第3の実施の形態に係るパワーモジュール2のパワー回路1を示す。
図8に示すように、第3の実施の形態に係るパワーモジュール2は、正側電力端子P・負側電力端子N間に電気的に接続されるDCリンクコンデンサCPNを備える。DCリンクコンデンサCPNとしては、セラミックキャパシタなどを適用可能である。
第3の実施の形態に係るパワーモジュール2は、図8および図9に示すように、正側電力端子Pおよび負側電力端子Nと、正側電力端子Pに接続されたドレインパターンD1と、負側電力端子Nに接続されたソースパターンS4と、ドレインパターンD1とソースパターンS4との間に配置されたDCリンクコンデンサCPNとを備える。図8において、矢印(⇒)は、正側電力端子Pに接続されたドレインパターンD1と負側電力端子Nに接続されたソースパターンS4とを導通する主電流の向きを模式的に表している。
第3の実施の形態に係るパワーモジュール2においては、短絡電流経路の寄生インダクタンスを低減することによって、ドレイン電圧サージを抑制することができる。その他の構成は、第1の実施の形態と同様である。
第3の実施の形態に係るパワーモジュールにおいても、電力用トランジスタのスイッチング時の誤動作を抑制するために、アクティブミラークランプ用トランジスタをパワーモジュールに内蔵し、かつアクティブミラークランプ用トランジスタの接続導体MSW1・MSW4の長さが、接続導体MGW1・MGW4の長さ以下になるように信号パターンを形成し、アクティブミラークランプ用トランジスタを配置する。
アクティブミラークランプ用トランジスタをパワーモジュールに内蔵し、適当な位置に配置をすることで、パワーモジュールサイズを大きくすることなく、かつ電力回路のインダクタンスを増大させることなく電力用トランジスタのゲートインダクタンスを低減でき、誤動作の抑制が可能となる。
図8に示された例では、接続導体MSW1・MSW4および接続導体MGW1・MGW4が、ボンディングワイヤを用いる例が示されているが、ボンディングワイヤ以外では、リードフレームを備えていても良い。
[第4の実施の形態]
第4の実施の形態に係るパワーモジュール2の模式的平面パターン構成は、図10に示すように表され、その回路構成は、図11に示すように表される。また、第4の実施の形態に係るパワーモジュール2の動作説明は、図12に示すように表される。ここで、図11の破線で囲まれた回路構成が、第4の実施の形態に係るパワーモジュール2のパワー回路1を示す。
第4の実施の形態に係るパワーモジュール2の模式的平面パターン構成は、図10に示すように表され、その回路構成は、図11に示すように表される。また、第4の実施の形態に係るパワーモジュール2の動作説明は、図12に示すように表される。ここで、図11の破線で囲まれた回路構成が、第4の実施の形態に係るパワーモジュール2のパワー回路1を示す。
図10に示すように、第4の実施の形態に係るパワーモジュール2は、正側電力端子P・負側電力端子N間に電気的に接続されるDCリンクコンデンサCPNを備える。DCリンクコンデンサCPNとしては、セラミックキャパシタなどを適用可能である。
第4の実施の形態に係るパワーモジュール2は、図10および図11に示すように、正側電力端子Pおよび負側電力端子Nと、正側電力端子Pに接続されたドレインパターンD1と、負側電力端子Nに接続されたソースパターンS4と、ドレインパターンD1とソースパターンS4との間に配置されたDCリンクコンデンサCPNとを備える。
図12において、ドレインパターンD1・D4・ソースパターンS4上において、電力回路の電流が集中する領域は、P側電流集中領域CPP・O側電流集中領域CPO・N側電流集中領域CPNで模式的に表すことができる。P側電流集中領域CPPは、電力用トランジスタQ1のドレインとDCリンクコンデンサの一端とを結ぶ最短経路であるため、主電流が集中しやすい。O側電流集中領域CPOは、電力用トランジスタQ1のソースと電力用トランジスタQ4のドレインとを結ぶ最短経路であるため、主電流が集中しやすい。N側電流集中領域CPNには、電力用トランジスタQ4のソースとDCリンクコンデンサの一端とを結ぶ最短経路であるため、主電流が集中しやすい。
第4の実施の形態に係るパワーモジュール2においては、P側電流集中領域CPP・N側電流集中領域CPN近傍にDCリンクコンデンサCPNを配置することで、短絡電流経路の寄生インダクタンスを低減し、ドレイン電圧サージを抑制することができる。その他の構成は、第2の実施の形態と同様である。
第4の実施の形態に係るパワーモジュールにおいても、電力用トランジスタのスイッチング時の誤動作を抑制するために、アクティブミラークランプ用トランジスタをパワーモジュールに内蔵し、かつアクティブミラークランプ用トランジスタの接続導体MSW1・MSW4の長さが、接続導体MGW1・MGW4の長さ以下になるように信号パターンを形成し、アクティブミラークランプ用トランジスタを配置する。
アクティブミラークランプ用トランジスタをパワーモジュールに内蔵し、適当な位置に配置をすることで、パワーモジュールサイズを大きくすることなく、かつ電力回路のインダクタンスを増大させることなく電力用トランジスタのゲートインダクタンスを低減でき、誤動作の抑制が可能となる。
第4の実施の形態に係るパワーモジュール2においては、電力用トランジスタオフ時に、負バイアス印加用コンデンサCG1・CG4を介してゲート・ソース間に負電圧を印加することが可能であり、電力用トランジスタの誤動作を抑制することができる。負バイアス印加経路も含めたゲートインダクタンスを低減するため、電力用トランジスタQ1・Q4のソースセンスSS1・SS4とアクティブミラークランプ用トランジスタQM1・QM4のミラークランプソースMS1・MS4との間に負バイアス印加用コンデンサCG1・CG4が挿入され、負バイアス印加用コンデンサCG1・CG4の両端に負電圧を印加する。信号端子は電力用トランジスタQ1・Q4のゲート端子GT1・GT4とソースセンス端子SST1・SST4、ミラークランプゲート端子MGT1・MGT4とミラークランプソース端子MST1・MST4の少なくとも4本を用いることで達成される。
アクティブミラークランプ用トランジスタQM1・QM4は電力用トランジスタQ1・Q4のゲート短絡経路を短縮し、ゲートインダクタンスを低減するために使用される。アクティブミラークランプ用トランジスタQM1・QM4をパワーモジュールに内蔵する場合、パワーモジュール外に設置する場合と比較して短絡経路がさらに短くなり、誤動作の抑制効果がより高くなる。
図10に示された例では、接続導体MSW1・MSW4および接続導体MGW1・MGW4が、ボンディングワイヤを用いる例が示されているが、ボンディングワイヤ以外では、リードフレームを備えていても良い。
[第5の実施の形態]
第5の実施の形態に係るパワーモジュール2の模式的平面パターン構成は、図13に示すように表され、その回路構成上の配置説明は、図14に示すように表される。
第5の実施の形態に係るパワーモジュール2の模式的平面パターン構成は、図13に示すように表され、その回路構成上の配置説明は、図14に示すように表される。
図13に示すように、第5の実施の形態に係るパワーモジュール2は、正側電力端子P・負側電力端子N間に電気的に接続されるDCリンクコンデンサCPNを備える。DCリンクコンデンサCPNとしては、セラミックキャパシタなどを適用可能である。
第5の実施の形態に係るパワーモジュール2は、図13および図14に示すように、正側電力端子Pおよび負側電力端子Nと、正側電力端子Pに接続されたドレインパターンD1と、負側電力端子Nに接続されたソースパターンS4と、ドレインパターンD1とソースパターンS4との間に配置されたDCリンクコンデンサCPNとを備え、DCリンクコンデンサCPNの接続部から第2のトランジスタQM1・QM4までの距離DM1・DM4よりも、DCコンデンサCPNの接続部から第1のトランジスタQ1・Q4までの距離DQ1・DQ4の方が近くなるように配置される。
第5の実施の形態に係るパワーモジュール2においては、短絡電流経路の寄生インダクタンスを低減することによって、ドレイン電圧サージを抑制することができる。その他の構成は、第3の実施の形態と同様である。
正側電極端子Pと負側電極端子Nとの間にDCクランプ用コンデンサCPNを接続する場合、DCクランプ用コンデンサCPNの接続端子から電力回路トランジスタQ1・Q4までの距離よりも、DCクランプ用コンデンサCPNの接続端子からミラークランプQM1・QM4までの距離の方が遠くなるように配置することで、電力回路のインダクタンスの増大を抑制することができる。
電力回路のインダクタンスの増大を抑制することができる理由は、以下の通りである。DCクランプ用コンデンサCPNは、電力回路の電力用トランジスタQ1・Q4のドレイン・ソース間電圧サージを抑制するために配置される。パワーモジュール2の外側に配置するよりもパワーモジュール2に内蔵することで電力経路の寄生インダクタンスをより低減することが可能である。
アクティブミラークランプ用トランジスタQM1・QM4をパワーモジュール2に内蔵することに対する懸念点の1つは、DCクランプ用コンデンサCPNの設置スペースが電力回路の導体幅を制限することである。特に、大電流が流れる経路の導体幅が狭くなった場合、電力回路のインダクタンスが増大し、電圧サージの増大を招く。
導体パターン上において電力回路の電流が集中する電流集中領域CPP・CPO・CPNは、図12に示すように表される。DCクランプ用コンデンサCPNを接続すれば、電力回路の電流は、DCクランプ用コンデンサCPNの接続端同士を結ぶ導体の最短経路に集中する。アクティブミラークランプQM1・QM4をその経路より外側に配置すれば、経路の導体幅が狭くなっても電流分布はあまり変化せず、インダクタンスの上昇を抑制することができる。そこで、DCクランプ用コンデンサCPNの接続部からアクティブミラークランプ用トランジスタQM1・QM4までの距離DM1・DM4よりも電力用トランジスタQ1・Q4までの距離DQ1・DQ4を近いとする限定を設けている。
第5の実施の形態に係るパワーモジュールにおいても、電力用トランジスタのスイッチング時の誤動作を抑制するために、アクティブミラークランプ用トランジスタをパワーモジュールに内蔵し、かつアクティブミラークランプ用トランジスタの接続導体MSW1・MSW4の長さが、接続導体MGW1・MGW4の長さ以下になるように信号パターンを形成し、アクティブミラークランプ用トランジスタを配置する。
アクティブミラークランプ用トランジスタをパワーモジュールに内蔵し、適当な位置に配置をすることで、パワーモジュールのサイズを大きくすることなく、かつ電力回路のインダクタンスを増大させることなく電力用トランジスタのゲートインダクタンスを低減でき、誤動作の抑制が可能となる。
図13に示された例では、接続導体MSW1・MSW4および接続導体MGW1・MGW4が、ボンディングワイヤを用いる例が示されているが、ボンディングワイヤ以外では、リードフレームを備えていても良い。
[第6の実施の形態]
第6の実施の形態に係るパワーモジュール2の模式的平面パターン構成は、図15に示すように表され、その回路構成上の配置説明は、図16に示すように表される。
第6の実施の形態に係るパワーモジュール2の模式的平面パターン構成は、図15に示すように表され、その回路構成上の配置説明は、図16に示すように表される。
図15に示すように、第6の実施の形態に係るパワーモジュール2は、正側電力端子P・負側電力端子N間に電気的に接続されるDCリンクコンデンサCPNを備える。DCリンクコンデンサCPNとしては、セラミックキャパシタなどを適用可能である。
第6の実施の形態に係るパワーモジュール2は、図15および図16に示すように、正側電力端子Pおよび負側電力端子Nと、正側電力端子Pに接続されたドレインパターンD1と、負側電力端子Nに接続されたソースパターンS4と、ドレインパターンD1とソースパターンS4との間に配置されたDCリンクコンデンサCPNとを備え、DCリンクコンデンサCPNの接続部から第2のトランジスタQM1・QM4までの距離DM1・DM4よりも、DCコンデンサCPNの接続部から第1のトランジスタQ1・Q4までの距離DQ1・DQ4の方が近くなるように配置される。
第6の実施の形態に係るパワーモジュール2においては、正側電極端子Pと負側電極端子Nとの間にDCクランプ用コンデンサCPNを接続する場合、DCクランプ用コンデンサCPNの接続端子から電力回路トランジスタQ1・Q4までの距離よりも、DCクランプ用コンデンサCPNの接続端子からミラークランプQM1・QM4までの距離の方が遠くなるように配置することで、電力回路のインダクタンスの増大を抑制することができる。
第6の実施の形態に係るパワーモジュール2においては、短絡電流経路の寄生インダクタンスを抑制することによって、ドレイン電圧サージを低減することができる。
さらに、第6の実施の形態に係るパワーモジュール2は、図15および図16に示すように、ゲート端子GT1・GT4とソースセンス端子SST1・SST4が互いに隣接し、ミラークランプゲート端子MGT1・MGT4とミラークランプソース端子MST1・MST4が互いに隣接するように各端子電極を配置している。
ゲート端子GT1・GT4とソースセンス端子SST1・SST4が互いに隣接し、ミラークランプゲート端子MGT1・MGT4とミラークランプソース端子MST1・MST4が互いに隣接するように各端子電極を配置することで、双方の端子の寄生インダクタンスが低減し、電力用トランジスタQ1・Q4のゲートインダクタンスをより低く抑えことができる。尚、信号端子の配置順については特に制限はない。
ゲート端子GT1・GT4とソースセンス端子SST1・SST4が互いに隣接し、ミラークランプゲート端子MGT1・MGT4とミラークランプソース端子MST1・MST4が互いに隣接するように各端子電極を配置することで、双方の端子の寄生インダクタンスが低減し、電力用トランジスタQ1・Q4のゲートインダクタンスをより低く抑えことができる。尚、信号端子の配置順については特に制限はない。
ゲート端子GT1・GT4とソースセンス端子SST1・SST4が互いに隣接し、ミラークランプゲート端子MGT1・MGT4とミラークランプソース端子MST1・MST4が互いに隣接するように各端子電極を配置することで、電流がこれらの端子を通過する際のインダクタンスを低く抑えることができる。アクティブミラークランプ用トランジスタを内蔵していれば、このインダクタンスは電力用トランジスタの誤動作に影響しないが、ターンオン時のスイッチングスピードを決める要因の1つになる。
ミラークランプゲート端子MGT1・MGT4とミラークランプソース端子MST1・MST4を互いに隣接させることの効果も上記と同様に、双方の端子の寄生インダクタンスを低減させることができ、結果として、アクティブミラークランプ用トランジスタのゲート電圧サージを抑制可能である。
ゲート端子GT1・GT4とソースセンス端子SST1・SST4を隣接させることにより、双方の端子の寄生インダクタンスが低減する理由は、互いに離して置くより隣接させた方が、双方の端子を通る電流により形成されるループの面積が小さくなるためである。その他の構成は、第4の実施の形態と同様である。
第6の実施の形態に係るパワーモジュールにおいても、電力用トランジスタのスイッチング時の誤動作を抑制するために、アクティブミラークランプ用トランジスタをパワーモジュールに内蔵し、かつアクティブミラークランプ用トランジスタの接続導体MSW1・MSW4の長さが、接続導体MGW1・MGW4の長さ以下になるように信号パターンを形成し、アクティブミラークランプ用トランジスタQMを配置する。
アクティブミラークランプ用トランジスタをパワーモジュールに内蔵し、適当な位置に配置をすることで、パワーモジュールのサイズを大きくすることなく、かつ電力回路のインダクタンスを増大させることなく電力用トランジスタのゲートインダクタンスを低減でき、誤動作の抑制が可能となる。
図15に示された例では、接続導体MSW1・MSW4および接続導体MGW1・MGW4が、ボンディングワイヤを用いる例が示されているが、ボンディングワイヤ以外では、リードフレームを備えていても良い。
[第7の実施の形態]
第7の実施の形態に係るパワーモジュール2の模式的平面パターン構成は、図17に示すように表される。図17に対応するパワーモジュールの回路構成は、図9と同様に表される。第7の実施の形態に係るパワーモジュール2は、様々な端子配置順でのモジュールレイアウト例の一例を表しており、例えば、信号端子の並びが、GT1-SST1、MST1-MGT1、GT4-SST4、MST4-MGT4となる例を表す。尚、信号端子の配置順については特に制限はない。
第7の実施の形態に係るパワーモジュール2の模式的平面パターン構成は、図17に示すように表される。図17に対応するパワーモジュールの回路構成は、図9と同様に表される。第7の実施の形態に係るパワーモジュール2は、様々な端子配置順でのモジュールレイアウト例の一例を表しており、例えば、信号端子の並びが、GT1-SST1、MST1-MGT1、GT4-SST4、MST4-MGT4となる例を表す。尚、信号端子の配置順については特に制限はない。
第7の実施の形態に係るパワーモジュール2であって、ハーフブリッジ内蔵モジュールにおいて、樹脂層120を形成前の模式的平面パターン構成は、図17に示すように表され、樹脂層120を形成後の模式的鳥瞰構成は、図26(c)に示すように表される。
第7の実施の形態に係るパワーモジュール2は、ハーフブリッジ内蔵モジュールの構成を備え、2組の電力用トランジスタQ1・Q4(例えば、SiC MOSFET)が1つのモジュールに内蔵されている。図17においては、電力用トランジスタQ1・Q4は、それぞれ3チップ並列に配置されている例が示されている。
第7の実施の形態に係るパワーモジュール2は、図17および図26(c)に示すように、セラミック基板8の第1の辺に配置された正側電力端子Pおよび負側電力端子Nと、第1の辺に隣接する第2の辺に配置されたゲート端子GT1・ソースセンス端子SST1およびミラークランプソース端子MST1・ミラークランプゲート端子MGT1と、第1の辺に対向する第3の辺に配置された出力端子O(D4)・O(S1)と、第2の辺に対向する第4の辺に配置されたゲート端子GT4・ソースセンス端子SST4およびミラークランプソース端子MST4・ミラークランプゲート端子MGT4とを備える。
また、電力用トランジスタQ1・Q4は、セラミックス基板8上に配置されたドレインパターンD1・D4上にフェースアップに配置され、ミラークランプ用トランジスタQM1・QM4は、セラミックス基板8上に配置されたミラークランプ用のドレインパターンMDP1・MDP4上にフェースアップに配置される。
ここで、ゲート端子GT1・ソースセンス端子SST1は、電力用トランジスタQ1のゲート信号用配線パターンGL1(MDP1)・ソース信号用配線パターンSSP1に接続され、ゲート端子GT4・ソースセンス端子SST4は、電力用トランジスタQ4のゲート信号用配線パターンGL4(MDP4)・ソース信号用配線パターンSSP4に接続される。
図17に示すように、電力用トランジスタQ1・Q4から、セラミックス基板8上に配置されたドレインパターンD4(S1)・ソースパターンS4に向けてソースワイヤSW1・SW4が接続され、ゲート信号用配線パターンGL1・GL4に向けてゲートワイヤGW1・GW4が接続され、ソース信号用配線パターンSSP1・SSP4に向けてソースセンスワイヤSSW1・SSW4が接続される。
同様に、図17に示すように、ミラークランプ用トランジスタQM1・QM4から、ミラークランプソースパターンMSP1・MSP4に向けてミラークランプソースワイヤMSW1・MSW4が接続され、ミラークランプゲートゲート信号用配線パターンMGP1・MGP4に向けてミラークランプゲートワイヤMGW1・MGW4が接続される。
また、ソース信号用配線パターンSSP1・SSP4は、負バイアス印加用コンデンサCG1・CG4を介して、ミラークランプ用ソースパターンMSP1・MSP4に接続される。
また、ゲート信号用配線パターンGL1・GL4には、外部取り出し用のゲート端子GT1・GT4が半田付けなどによって接続され、ソースセンス信号用配線パターンSSP1・SSP4には、外部取り出し用のソースセンス端子SST1・SST4が半田付けなどによって接続され、ミラークランプソースパターンMSP1・MSP4には、外部取り出し用のミラークランプソース端子MST1・MST4が半田付けなどによって接続される。
また、ミラークランプゲート信号用配線パターンMGP1・MGP4には、ミラークランプゲート抵抗MR1・MR4を介して、ミラークランプゲート端子MGT1・MGT4が接続される。
また、ゲート信号用配線パターンGL1・GL4とソース信号用配線パターンSSP1・SSP4間には、放電用抵抗DR1・DR4が接続される。
第7の実施の形態に係るパワーモジュール2は、図17に示すように、正側電力端子Pおよび負側電力端子Nと、正側電力端子Pに接続されたドレインパターンD1と、負側電力端子Nに接続されたソースパターンS4と、ドレインパターンD1とソースパターンS4との間に配置されたDCリンクコンデンサCPNとを備える。DCリンクコンデンサCPNとしては、セラミックキャパシタなどを適用可能である。
第7の実施の形態に係るパワーモジュール2は、図17に示すように、アクティブミラークランプ用トランジスタQM1・QM4のミラークランプソースMS1・MS4に接続されたミラークランプ用ソースパターンMSP1・MSP4と、ソース信号用配線パターンSSP1・SSP4とミラークランプ用ソースパターンMSP1・MSP4との間に配置された負バイアス印加用コンデンサCG1・CG4と、電力用トランジスタQ1・Q4のゲートG1・G4と接続されたゲート信号用配線パターンGL1・GL4と、ゲート信号用配線パターンGL1・GL4に接続されたゲート端子GT1・GT4と、ソース信号用配線パターンSSP1・SSP4に接続されたソースセンス端子SST1・SST4と、ミラークランプゲート信号用配線パターンMGP1・MGP4に接続されたミラークランプゲート端子MGT1・MGT4と、ソース信号用配線パターンMSP1・MSP4に接続されたミラークランプソース端子MST1・MST4とを少なくとも備える。ここで、接続導体MSW1・MSW4の一端が負バイアス印加用コンデンサCG1・CG4を介してソース信号用配線パターンSSP1・SSP4に接続される。接続導体MSW1・MSW4の長さが、接続導体MGW1・MGW4の長さ以下である。その他の構成は、図10に示す第4の実施の形態と同様である。
第7の実施の形態に係るパワーモジュールにおいては、電力用トランジスタのスイッチング時の誤動作を抑制するために、アクティブミラークランプ用トランジスタをパワーモジュールに内蔵し、かつアクティブミラークランプ用トランジスタの接続導体MSW1・MSW4の長さが、接続導体MGW1・MGW4の長さ以下になるように信号パターンを形成し、アクティブミラークランプ用トランジスタを配置する。
アクティブミラークランプ用トランジスタをパワーモジュールに内蔵し、適当な位置に配置をすることで、パワーモジュールサイズを大きくすることなく、かつ電力回路のインダクタンスを増大させることなく電力用トランジスタのゲートインダクタンスを低減でき、誤動作の抑制が可能となる。
図17に示された例では、接続導体MSW1・MSW4および接続導体MGW1・MGW4が、ボンディングワイヤを用いる例が示されているが、ボンディングワイヤ以外では、リードフレームを備えていても良い。
[第8の実施の形態]
第8の実施の形態に係るパワーモジュール2の模式的平面パターン構成は、図18に示すように表される。第8の実施の形態に係るパワーモジュール2は、様々な端子配置順でのモジュールレイアウト例の一例を表しており、例えば、信号端子の並びが、GT1-SST1、MGT1-MST1、GT4-SST4、MGT4-MST4となる例を表す。尚、信号端子の配置順については特に制限はない。
第8の実施の形態に係るパワーモジュール2の模式的平面パターン構成は、図18に示すように表される。第8の実施の形態に係るパワーモジュール2は、様々な端子配置順でのモジュールレイアウト例の一例を表しており、例えば、信号端子の並びが、GT1-SST1、MGT1-MST1、GT4-SST4、MGT4-MST4となる例を表す。尚、信号端子の配置順については特に制限はない。
第8の実施の形態に係るパワーモジュール2であって、ハーフブリッジ内蔵モジュールにおいて、樹脂層120を形成前の模式的平面パターン構成は、図18に示すように表され、樹脂層120を形成後の模式的鳥瞰構成は、図26(c)において、MGT1-MST1、MGT4-MST4の配置を交換した構成を備える。
第8の実施の形態に係るパワーモジュール2は、セラミック基板8の第1の辺に配置された正側電力端子Pおよび負側電力端子Nと、第1の辺に隣接する第2の辺に配置されたゲート端子GT1・ソースセンス端子SST1およびミラークランプゲート端子MGT1・ミラークランプソース端子MST1と、第1の辺に対向する第3の辺に配置された出力端子O(D4)・O(S1)と、第2の辺に対向する第4の辺に配置されたゲート端子GT4・ソースセンス端子SST4およびミラークランプゲート端子MGT4・ミラークランプソース端子MST4とを備える。
また、電力用トランジスタQ1・Q4は、セラミックス基板8上に配置されたドレインパターンD1・D4上にフェースアップに配置され、ミラークランプ用トランジスタQM1・QM4は、セラミックス基板8上に配置されたミラークランプ用ドレインパターンMDP1・MDP4上にフェースアップに配置される。
また、第8の実施の形態に係るパワーモジュール2は、図18に示すように、正側電力端子Pに接続されたドレインパターンD1と負側電力端子Nに接続されたソースパターンS4との間に配置されたDCリンクコンデンサCPNを備える。DCリンクコンデンサCPNとしては、セラミックキャパシタなどを適用可能である。
図18に示すように、ゲート端子GT1・ソースセンス端子SST1は、電力用トランジスタQ1のゲート信号用配線パターンGL1(MDP1)・ソース信号用配線パターンSSP1に接続され、ゲート端子GT4・ソースセンス端子SST4は、電力用トランジスタQ4のゲート信号用配線パターンGL4(MDP4)・ソース信号用配線パターンSSP4に接続される。
図18に示すように、電力用トランジスタQ1・Q4から、ドレインパターンD4(S1)・ソースパターンS4に向けてソースワイヤSW1・SW4が接続され、ゲート信号用配線パターンGL1・GL4に向けてゲートワイヤGW1・GW4が接続され、ソース信号用配線パターンSSP1・SSP4に向けてソースセンスワイヤSSW1・SSW4が接続される。
同様に、図18に示すように、ミラークランプ用トランジスタQM1・QM4から、ミラークランプソースパターンMSP1・MSP4に向けてミラークランプソースワイヤMSW1・MSW4が接続され、ミラークランプゲートゲート信号用配線パターンMGP1・MGP4に向けてミラークランプゲートワイヤMGW1・MGW4が接続される。
また、ソース信号用配線パターンSSP1・SSP4は、負バイアス印加用コンデンサCG1・CG4を介して、ミラークランプ用ソースパターンMSP1・MSP4に接続される。
また、ゲート信号用配線パターンGL1・GL4には、外部取り出し用のゲート端子GT1・GT4が半田付けなどによって接続され、ソース信号用配線パターンSSP1・SSP4には、外部取り出し用のソースセンス端子SST1・SST4が半田付けなどによって接続され、ミラークランプ用ソースパターンMSP1・MSP4には、外部取り出し用のミラークランプソース端子MST1・MST4が半田付けなどによって接続される。
また、ゲート信号用配線パターンGL1・GL4とソース信号用配線パターンSSP1・SSP4間には、放電用抵抗DR1・DR4が接続される。
また、ミラークランプ抵抗MR1・MR4(図示省略)は、ミラークランプゲート端子MGT1・MGT4に外部接続されていても良い。その他の構成は、第7の実施の形態と同様である。
第8の実施の形態に係るパワーモジュールにおいては、電力用トランジスタのスイッチング時の誤動作を抑制するために、アクティブミラークランプ用トランジスタをパワーモジュールに内蔵し、かつアクティブミラークランプ用トランジスタの接続導体MSW1・MSW4の長さが、接続導体MGW1・MGW4の長さ以下になるように信号パターンを形成し、アクティブミラークランプ用トランジスタを配置する。
アクティブミラークランプ用トランジスタをパワーモジュールに内蔵し、適当な位置に配置をすることで、パワーモジュールのサイズを大きくすることなく、かつ電力回路のインダクタンスを増大させることなく電力用トランジスタのゲートインダクタンスを低減でき、誤動作の抑制が可能となる。
図18に示された例では、接続導体MSW1・MSW4および接続導体MGW1・MGW4が、ボンディングワイヤを用いる例が示されているが、ボンディングワイヤ以外では、リードフレームを備えていても良い。
(ゲートドライブ回路)
実施の形態に係るパワーモジュール2に適用可能なゲートドライブ回路3の構成例は、図19に示すように表される。ゲートドライブ回路3は、ゲート入力信号増幅のため、図19に示すように、pnpトランジスタQp/npnトランジスタQnで構成されたプッシュプル回路を使用している。ゲートドライブ回路3は、ターンオン電圧生成用電源EONとゲート端子G間に接続されたnpnトランジスタQnと、ゲート端子Gとミラークランプソース端子MS間に接続されたpnpトランジスタQpとを備える。
実施の形態に係るパワーモジュール2に適用可能なゲートドライブ回路3の構成例は、図19に示すように表される。ゲートドライブ回路3は、ゲート入力信号増幅のため、図19に示すように、pnpトランジスタQp/npnトランジスタQnで構成されたプッシュプル回路を使用している。ゲートドライブ回路3は、ターンオン電圧生成用電源EONとゲート端子G間に接続されたnpnトランジスタQnと、ゲート端子Gとミラークランプソース端子MS間に接続されたpnpトランジスタQpとを備える。
ゲート入力信号パルス電圧P1をベース抵抗RBを介してnpnトランジスタQn・pnpトランジスタQpに印加すると、ターンオン電圧生成用電源EONから正の電圧パルスがnpnトランジスタQnとゲート抵抗RGNを介してゲート端子Gに供給され、電力用トランジスタQ1をオンに駆動する。
ゲート入力信号パルス電圧P1が0になると、pnpトランジスタQpがオンしてターンオフ電圧生成用電源EOFFから負の電圧パルスがpnpトランジスタQpとゲート抵抗RGPを介してゲート端子Gに供給され、電力用トランジスタQ1をオフに駆動する。電力用トランジスタQ1のゲート-ソース間電圧がある設定値以下になった時点でミラークランプ用ゲート入力信号パルス電圧PMをミラークランプゲートMG・ミラークランプソースMS間に印加すると、電力用トランジスタQ1ターンオフ時のゲート-ソース間短絡経路インダクタンスを低減することができる。
図19において、C1は、ターンオフ電圧生成用電源EOFFの充電用コンデンサ、C2は、ターンオン電圧生成用電源EONの充電用コンデンサを示す。
(電力回路のインダクタンスおよび電力用トランジスタのゲートインダクタンス)
実施の形態に係るパワーモジュール2において、電力回路のインダクタンスLPCの説明図は、図20(a)に示すように表される。図20(a)は、電力回路がフルブリッジ構成の例である。電力回路のインダクタンスLPCは、図20(a)に示すように、電圧E間に接続されたハーフブリッジ構成の電力用トランジスタQ1・Q4と、電力用トランジスタQ1・Q4と並列接続されたDCリンクコンデンサCPNからなるループ経路のインダクタンスを表している。図20(a)において、LRは平滑リアクトル、CSは出力コンデンサ、RSは抵抗負荷を表している。
実施の形態に係るパワーモジュール2において、電力回路のインダクタンスLPCの説明図は、図20(a)に示すように表される。図20(a)は、電力回路がフルブリッジ構成の例である。電力回路のインダクタンスLPCは、図20(a)に示すように、電圧E間に接続されたハーフブリッジ構成の電力用トランジスタQ1・Q4と、電力用トランジスタQ1・Q4と並列接続されたDCリンクコンデンサCPNからなるループ経路のインダクタンスを表している。図20(a)において、LRは平滑リアクトル、CSは出力コンデンサ、RSは抵抗負荷を表している。
電力用トランジスタQ1のゲートインダクタンスLGCの説明図は、図20(b)に示すように表される。電力用トランジスタQ1のゲートインダクタンスLGCは、図20(b)に示すように、電力用トランジスタQ1のゲートG1・ソースセンスSS1間に形成されるループ経路のインダクタンスを表している。すなわち、電力用トランジスタQ1のゲートインダクタンスLGCは、図20(b)に示すように、電力用トランジスタQ1のゲートG1・ゲート抵抗RGP・トランジスタQp・コンデンサC1・電力用トランジスタQ1のソースセンスSS1からなるループ経路のインダクタンスを表している。
実施の形態に係るパワーモジュール2において、電力回路のインダクタンスLPCと半導体素子のゲートインダクタンスLGCは、図20(a)、(b)に示す経路のインダクタンスに相当する。
実施の形態に係るパワーモジュール2においては、アクティブミラークランプ用トランジスタQMをパワーモジュールに内蔵し、適当な位置に配置をすることで、パワーモジュールのサイズを大きくすることなく、かつ電力回路のインダクタンスLPCを増大させることなく電力用トランジスタのゲートインダクタンスLGCを低減でき、誤動作の抑制が可能となる。
(アクティブミラークランプによる誤動作防止)
MOSブリッジ動作時の誤動作の説明図は、図21(a)に示すように表され、実施の形態に係るパワーモジュールにおいて、アクティブミラークランプによる誤動作防止の説明図は、図21(b)に示すように表される。
MOSブリッジ動作時の誤動作の説明図は、図21(a)に示すように表され、実施の形態に係るパワーモジュールにおいて、アクティブミラークランプによる誤動作防止の説明図は、図21(b)に示すように表される。
MOSブリッジにおいて、電力用トランジスタQ4をオンにすると、電力用トランジスタQ4のドレイン・ソース間電圧Vdsは減少するとともに、電力用トランジスタQ1のドレイン・ソース間電圧Vdsは増加する。一方、ゲートドライブ回路を含めたトランジスタQ1のゲート・ソース間の閉ループ経路LOBのインピーダンスは高インピーダンス状態にあるため、電力用トランジスタQ1のゲート・ソース間電圧Vgsの値は増加し、電力用トランジスタQ1の誤オンのより、MOSブリッジの誤動作を引き起こす。
実施の形態に係るパワーモジュールにおいては、電力用トランジスタQ4をオンにして電力用トランジスタQ4のドレイン・ソース間電圧Vdsは減少すると共に、電力用トランジスタQ1のドレイン・ソース間電圧Vdsは増加する。一方、アクティブミラークランプQM1を電力用トランジスタQ1のゲート・ソース間に近接して配置するため、ゲートドライブ回路を含めた電力用トランジスタQ1のゲート・ソース間の閉ループ経路LOAのインピーダンスは低インピーダンス状態にあるため、電力用トランジスタQ1のゲート・ソース間電圧Vgsの値は増加しにくい。このため、電力用トランジスタQ1の誤オンを防止し、MOSブリッジの誤動作を防止することができる。
また、実施の形態に係るパワーモジュール2において、電力用トランジスタ(SiC MOSFET)Q1およびアクティブミラークランプ用トランジスタQM1の回路構成におけるインダクタンス成分の説明は、図22に示すように模式的に表される。実施の形態に係るパワーモジュール2において、電力用トランジスタQ1およびアクティブミラークランプ用トランジスタQM1の回路構成におけるインダクタンス成分は、ゲートインダクタンスLG1、ソースインダクタンスLS1およびアクティブミラークランプQM1のゲートインダクタンスLMG1で表すことができる。
実施の形態に係るパワーモジュール2においては、アクティブミラークランプ用トランジスタQM1をパワーモジュールに内蔵し、電力用トランジスタQ1と近接配置をすることで、電力回路のインダクタンスLPCを増大させることなくゲートインダクタンスLG1・ソースインダクタンスLS1を低減できる。また、ゲートインダクタンスLMG1は、ゲートループのインダクタンスには影響しない。
(ミラークランプ内蔵モジュールとゲートドライブ回路)
実施の形態に係るパワーモジュールにおいて、ハーフブリッジ構成のミラークランプ内蔵モジュール4とゲートドライブ回路3の回路構成は、図23に示すように表される。
実施の形態に係るパワーモジュールにおいて、ハーフブリッジ構成のミラークランプ内蔵モジュール4とゲートドライブ回路3の回路構成は、図23に示すように表される。
ハーフブリッジ構成のミラークランプ内蔵モジュール4は、図23に示すように、電力用トランジスタQ1・Q4と、電力用トランジスタQ1・Q4のゲート・ソース間に配置されたアクティブミラークランプ用トランジスタQM1・QM4とを備える。その他の回路構成は、図11の回路構成と同様である。電力用トランジスタQ1・Q4を駆動するゲートドライブ回路3は同一の回路構成を備え、かつ図19と同様の回路構成を備える。
(負バイアス印加用コンデンサを内蔵する場合と内蔵しない場合の信号経路)
図23において、負バイアス印加用コンデンサCG1・CG4を内蔵する場合と内蔵しない場合の信号経路の説明図は、図24に示すように表される。図24において、LOAは、負バイアス印加用コンデンサを内蔵する場合の信号経路を表し、LOBは、負バイアス印加用コンデンサを内蔵しない場合の信号経路を表す。
図23において、負バイアス印加用コンデンサCG1・CG4を内蔵する場合と内蔵しない場合の信号経路の説明図は、図24に示すように表される。図24において、LOAは、負バイアス印加用コンデンサを内蔵する場合の信号経路を表し、LOBは、負バイアス印加用コンデンサを内蔵しない場合の信号経路を表す。
アクティブミラークランプ用トランジスタQM1・QM4のミラークランプソースMS1・MS4とソースセンスSS1・SS4との間に負バイアス印加用コンデンサCG1・CG4を配置する理由は、以下の通りである。電力用トランジスタQ1・Q4の誤オンを抑制するために、電力用トランジスタQ1・Q4オフ時にゲート・ソース間に負バイアスを印加することがある。その負電圧は、図24に示すように、外部電源を用いてアクティブミラークランプ用トランジスタQM1・QM4のミラークランプソースMS1・MS4と電力用トランジスタQ1・Q4のソースセンスSS1・SS4との間に印加される。
負バイアス印加用コンデンサCG1・CG4を電力用トランジスタQ1・Q4の近傍に内蔵しなければ、ゲート・ソース間の信号経路が信号経路LOBのように非常に長くなり、アクティブミラークランプ内蔵の効果が失われる。負バイアス印加用コンデンサCG1・CG4を内蔵し、その両端に外部電源からの電圧印加を可能とする配線信号パターンを接続することで、ゲート・ソース間の信号経路が信号経路LOAのように非常に短くなり、アクティブミラークランプ内蔵の効果が実現可能である。
負バイアス印加用コンデンサCG1・CG4を内蔵する場合の実施の形態に係るパワーモジュールにおいて、寄生インダクタンスの低減効果のシミュレーション結果であって、ゲート・ソース間ピーク電圧Vgsp(V)とゲート・ソース間寄生インダクタンスLG(nH)の関係は、図25に示すように表される。負バイアス印加用コンデンサCG1・CG4を内蔵する場合の実施の形態としては、第2、4、6、7、8の各実施の形態を対象とする。
図25は、ゲート・ソース間のピーク電圧Vgsp(V)のゲート・ソース間の寄生インダクタンスLG依存性のシミュレーション結果に対応している。
寄生インダクタンスLGのシミュレーション計算上、アクティブミラークランプトランジスタQM1・QM4はオン状態にあるものとしている。寄生インダクタンスLGに関しては、詳細にはセラミックス基板上に配置される電極パターンのインダクタンス+ボンディングワイヤの合成値となるが、ここでは、電極パターンのインダクタンス成分に比べて、ボンディングワイヤのインダクタンス成分の方が大きいものと仮定している。
(樹脂層を形成後の模式的鳥瞰構成)
第1の実施の形態に係るパワーモジュールの樹脂層を形成後の模式的鳥瞰構成は、図26(a)に示すように表され、第2の実施の形態に係るパワーモジュールの樹脂層を形成後の模式的鳥瞰構成は、図26(b)に示すように表され、第7の実施の形態に係るパワーモジュールの樹脂層を形成後の模式的鳥瞰構成は、図26(c)に示すように表される。いずれもツーインワンモジュールの外観構成に対応している。様々な端子配置順でのモジュールレイアウト例が可能であり、信号端子の配置順については特に制限はない。
第1の実施の形態に係るパワーモジュールの樹脂層を形成後の模式的鳥瞰構成は、図26(a)に示すように表され、第2の実施の形態に係るパワーモジュールの樹脂層を形成後の模式的鳥瞰構成は、図26(b)に示すように表され、第7の実施の形態に係るパワーモジュールの樹脂層を形成後の模式的鳥瞰構成は、図26(c)に示すように表される。いずれもツーインワンモジュールの外観構成に対応している。様々な端子配置順でのモジュールレイアウト例が可能であり、信号端子の配置順については特に制限はない。
また、樹脂層120としては、SiC系半導体デバイスに適用可能なトランスファモールド樹脂、熱硬化樹脂などを使用可能である。また、 シリコンゲルなどのシリコーン系樹脂を部分的に若しくはケース型パワーモジュールを採用して全体に適用しても良い。
なお、本実施の形態に係るパワーモジュール2においては、主として1 in 1モジュール(基本構成)、2 in 1モジュール(第1の実施の形態~第8の実施の形態)について説明したが、これに限らず、例えばフォーインワン(4 in 1)モジュール、シックスインワン(6 in 1)モジュール、6 in 1モジュールュールにスナバコンデンサなどを備えたセブンインワン(7 in 1)モジュール、エイトインワン(8 in 1)モジュール、トゥエルブインワン(12 in 1)モジュール、フォーティーンイン(14 in 1)ワンモジュールなどにも適用できる。
(半導体デバイスの具体例)
実施の形態に係るパワーモジュールであって、1 in 1モジュール50のSiC MOSFETの模式的回路表現は、図27(a)に示すように表され、1 in 1モジュール50のIGBTの模式的回路表現は、図27(b)に示すように表される。図27(a)には、MOSFETに逆並列接続されるダイオードDIが示されている。MOSFETの主電極は、ドレイン端子DTおよびソース端子STで表される。同様に、図27(b)には、IGBTに逆並列接続されるダイオードDIが示されている。IGBTの主電極は、コレクタ端子CTおよびエミッタ端子ETで表される。
実施の形態に係るパワーモジュールであって、1 in 1モジュール50のSiC MOSFETの模式的回路表現は、図27(a)に示すように表され、1 in 1モジュール50のIGBTの模式的回路表現は、図27(b)に示すように表される。図27(a)には、MOSFETに逆並列接続されるダイオードDIが示されている。MOSFETの主電極は、ドレイン端子DTおよびソース端子STで表される。同様に、図27(b)には、IGBTに逆並列接続されるダイオードDIが示されている。IGBTの主電極は、コレクタ端子CTおよびエミッタ端子ETで表される。
また、実施の形態に係るパワーモジュールにであって、1 in 1モジュール50のSiC MOSFETの詳細回路表現は、図28に示すように表される。
1 in 1モジュール50は、例えば、1個のMOSFETが1つのモジュールに内蔵されている。一例として、5チップ(MOSFET×5)搭載可能であり、それぞれのMOSFETは、5個まで並列接続可能である。なお、5チップの内、一部をダイオードDI用として搭載することも可能である。
さらに詳細には、図28に示すように、MOSFETQに並列にセンス用MOSFETQsが接続される。センス用MOSFETQsは、MOSFETQと同一チップ内に、微細トランジスタとして形成されている。図28において、SSはソースセンス端子、CSは電流センス端子であり、Gはゲート信号端子である。実施の形態に係るパワーモジュールにおいても、MOSFETQには、センス用MOSFETQsが同一チップ内に、微細トランジスタとして形成されていても良い。
(回路構成)
実施の形態に係るパワーモジュールであって、2 in 1モジュール100のSiC MOSFETの模式的回路表現は、図29(a)に示すように表され、2 in 1モジュール100のIGBTの模式的回路表現は、図29(b)に示すように表される。
実施の形態に係るパワーモジュールであって、2 in 1モジュール100のSiC MOSFETの模式的回路表現は、図29(a)に示すように表され、2 in 1モジュール100のIGBTの模式的回路表現は、図29(b)に示すように表される。
実施の形態に係るパワーモジュールであって、2個の半導体デバイスQ1・Q4が1つのモールド樹脂に封止された2 in 1タイプのモジュールについて説明する。
半導体デバイスQ1・Q4として、SiC MOSFETを適用した2 in 1モジュール100は、図29(a)に示すように、2個の電力用トランジスタQ1・Q4(例えば、SiC MOSFET)が内蔵されたハーフブリッジ構成を備える。
ここで、モジュールは、1つの大きなトランジスタとみなすことができるが、内蔵トランジスタが1チップまたは複数チップの場合がある。すなわち、モジュールには、1 in 1、2 in 1、4 in 1、6 in 1などがあり、例えば、1つのモジュールにおいて、2個分のトランジスタ(チップ)を内蔵したモジュールは2 in 1、2 in 1を2組み内蔵したモジュールは4 in 1、2 in 1を3組み内蔵したモジュールは6 in 1と呼ばれる。
図29(a)に示すように、2 in 1モジュール100には、2個の電力用トランジスタQ1・Q4と、電力用トランジスタQ1・Q4に逆並列接続されるダイオードDI1・DI4が内蔵される。図29(a)において、G1はMOSFETQ1のゲート信号用のリード端子であり、S1はMOSFETQ1のソース信号用のリード端子である。同様に、G4はMOSFETQ4のゲート信号用のリード端子であり、S4はMOSFETQ4のソース信号用のリード端子である。Pは正側電力端子であり、Nは負側電力端子であり、Oは出力端子電極である。
また、半導体デバイスQ1・Q4として、IGBTを適用した2 in 1モジュール100には、図29(b)に示すように、2個のIGBTQ1・Q4と、IGBTQ1・Q4に逆並列接続されるダイオードDI1・DI4が内蔵される。図29(b)において、G1はIGBTQ1のゲート信号用のリード端子であり、E1はIGBTQ1のエミッタ信号用のリード端子である。同様に、G4はIGBTQ4のゲート信号用のリード端子であり、E4はIGBTQ4のエミッタ信号用のリード端子である。
実施の形態に係るパワーモジュールに適用可能な半導体デバイスQ2・Q5、および半導体デバイスQ3・Q6についても同様である。
(デバイス構造)
実施の形態に係るパワーモジュールに適用可能な半導体デバイスQ1・Q4の例であって、ソースパッド電極SPD、ゲートパッド電極GPDを含むSiC MOSFET130Aの模式的断面構造は、図30に示すように表される。
実施の形態に係るパワーモジュールに適用可能な半導体デバイスQ1・Q4の例であって、ソースパッド電極SPD、ゲートパッド電極GPDを含むSiC MOSFET130Aの模式的断面構造は、図30に示すように表される。
図30に示すように、SiC MOSFET130Aは、n-高抵抗層からなる半導体層31と、半導体層31の表面側に形成されたpボディ領域32と、pボディ領域32の表面に形成されたソース領域33と、pボディ領域32間の半導体層31の表面上に配置されたゲート絶縁膜34と、ゲート絶縁膜34上に配置されたゲート電極35と、ソース領域33およびpボディ領域32に接続されたソース電極36と、半導体層31の表面と反対側の裏面に配置されたn+ドレイン領域37と、n+ドレイン領域37に接続されたドレイン電極38とを備える。
ゲートパッド電極GPDは、ゲート絶縁膜34上に配置されたゲート電極35に接続され、ソースパッド電極SPDは、ソース領域33およびpボディ領域32に接続されたソース電極36に接続される。また、ゲートパッド電極GPDおよびソースパッド電極SPDは、図30に示すように、SiC MOSFET130Aの表面を覆うパッシベーション用の層間絶縁膜39上に配置される。
なお、ゲートパッド電極GPDおよびソースパッド電極SPDの下方の半導体層31内には、図示していないが、微細構造のトランジスタ構造が形成されていても良い。
さらに、図30に示すように、中央部のトランジスタ構造においても、パッシベーション用の層間絶縁膜39上にソースパッド電極SPDが延在して配置されていても良い。
図30において、SiC MOSFET130Aは、プレーナゲート型のnチャネル縦型SiC MOSFETで構成されているが、後述する図33に示すように、トレンチゲート型のnチャネル縦型SiC TMOSFET130Dなどで構成されていても良い。
または、実施の形態に係るパワーモジュールに適用可能な半導体デバイスQ1・Q4としては、SiC MOSFET130Aの代わりに、GaN系FETなどを採用することもできる。
実施の形態に係るパワーモジュールに適用可能な半導体デバイスQ2・Q5、および半導体デバイスQ3・Q6についても同様である。
さらには、実施の形態に係るパワーモジュールに適用可能な半導体デバイスQ1~Q6には、バンドギャップエネルギーが、例えば、1.1eV~8eVのワイドバンドギャップ型と称される半導体を用いることができる。
同様に、実施の形態に係るパワーモジュールに適用可能な半導体デバイスQ1・Q4の例であって、エミッタパッド電極EPD、ゲートパッド電極GPDを含むIGBT130Bの模式的断面構造は、図31に示すように表される。
図31に示すように、IGBT130Bは、n-高抵抗層からなる半導体層31と、半導体層31の表面側に形成されたpボディ領域32と、pボディ領域32の表面に形成されたエミッタ領域33Eと、pボディ領域32間の半導体層31の表面上に配置されたゲート絶縁膜34と、ゲート絶縁膜34上に配置されたゲート電極35と、エミッタ領域33Eおよびpボディ領域32に接続されたエミッタ電極36Eと、半導体層31の表面と反対側の裏面に配置されたp+コレクタ領域37Pと、p+コレクタ領域37Pに接続されたコレクタ電極38Cとを備える。
ゲートパッド電極GPDは、ゲート絶縁膜34上に配置されたゲート電極35に接続され、エミッタパッド電極EPDは、エミッタ領域33Eおよびpボディ領域32に接続されたエミッタ電極36Eに接続される。また、ゲートパッド電極GPDおよびエミッタパッド電極EPDは、図31に示すように、IGBT130Bの表面を覆うパッシベーション用の層間絶縁膜39上に配置される。
なお、ゲートパッド電極GPDおよびエミッタパッド電極EPDの下方の半導体層31内には、図示していないが、微細構造のIGBT構造が形成されていても良い。
さらに、図31に示すように、中央部のIGBT構造においても、パッシベーション用の層間絶縁膜39上にエミッタパッド電極EPDが延在して配置されていても良い。
図31において、IGBT130Bは、プレーナゲート型のnチャネル縦型IGBTで構成されているが、トレンチゲート型のnチャネル縦型IGBTなどで構成されていても良い。
実施の形態に係るパワーモジュールに適用可能な半導体デバイスQ2・Q5、および半導体デバイスQ3・Q6についても同様である。
半導体デバイスQ1~Q6としては、SiC DIMOSFET、SiC TMOSFETなどのSiC系パワーデバイス、或いはGaN系HEMTなどのGaN系パワーデバイスを適用可能である。また、場合によっては、Si系MOSFETやSiC系IGBTなどのパワーデバイスも適用可能である。
―SiC DIMOSFET―
実施の形態に係るパワーモジュールに適用可能な半導体デバイスの例であって、SiC DIMOSFET130Cの模式的断面構造は、図32に示すように表される。
実施の形態に係るパワーモジュールに適用可能な半導体デバイスの例であって、SiC DIMOSFET130Cの模式的断面構造は、図32に示すように表される。
図32に示すSiC DIMOSFET130Cは、n-高抵抗層からなる半導体層31と、半導体層31の表面側に形成されたpボディ領域32と、pボディ領域32の表面に形成されたn+ソース領域33と、pボディ領域32間の半導体層31の表面上に配置されたゲート絶縁膜34と、ゲート絶縁膜34上に配置されたゲート電極35と、ソース領域33およびpボディ領域32に接続されたソース電極36と、半導体層31の表面と反対側の裏面に配置されたn+ドレイン領域37と、n+ドレイン領域37に接続されたドレイン電極38とを備える。
図32において、SiC DIMOSFET130Cは、pボディ領域32と、pボディ領域32の表面に形成されたn+ソース領域33が、ダブルイオン注入(DII)で形成され、ソースパッド電極SPDは、ソース領域33およびpボディ領域32に接続されたソース電極36に接続される。
図示を省略するゲートパッド電極GPDは、ゲート絶縁膜34上に配置されたゲート電極35に接続される。また、ソースパッド電極SPDおよびゲートパッド電極GPDは、図32に示すように、SiC DIMOSFET130Cの表面を覆うように、パッシベーション用の層間絶縁膜39上に配置される。
SiC DIMOSFET130Cは、図32に示すように、pボディ領域32に挟まれたn-高抵抗層からなる半導体層31内に、破線で示されるような空乏層が形成されるため、接合型FET(JFET)効果に伴うチャネル抵抗R JFETが形成される。また、pボディ領域32/半導体層31間には、図32に示すように、ボディダイオードBDが形成される。
―SiC TMOSFET―
実施の形態に係るパワーモジュールに適用可能な半導体デバイスの例であって、SiC TMOSFET130Dの模式的断面構造は、図33に示すように表される。
実施の形態に係るパワーモジュールに適用可能な半導体デバイスの例であって、SiC TMOSFET130Dの模式的断面構造は、図33に示すように表される。
図33に示すSiC TMOSFET130Dは、n層からなる半導体層31Nと、半導体層31Nの表面側に形成されたpボディ領域32と、pボディ領域32の表面に形成されたn+ソース領域33と、pボディ領域32を貫通し、半導体層31Nまで形成されたトレンチ内にゲート絶縁膜34および層間絶縁膜39U・39Bを介して形成されたトレンチゲート電極35TGと、ソース領域33およびpボディ領域32に接続されたソース電極36と、半導体層31Nの表面と反対側の裏面に配置されたn+ドレイン領域37と、n+ドレイン領域37に接続されたドレイン電極38とを備える。
図33において、SiC TMOSFET130Dは、pボディ領域32を貫通し、半導体層31Nまで形成されたトレンチ内にゲート絶縁膜34および層間絶縁膜39U・39Bを介してトレンチゲート電極35TGが形成され、ソースパッド電極SPDは、ソース領域33およびpボディ領域32に接続されたソース電極36に接続される。
図示を省略するゲートパッド電極GPDは、ゲート絶縁膜34上に配置されたトレンチゲート電極35TGに接続される。また、ソースパッド電極SPDおよびゲートパッド電極GPDは、図33に示すように、SiC TMOSFET130Dの表面を覆うように、パッシベーション用の層間絶縁膜39U上に配置される。
SiC TMOSFET130Dでは、SiC DIMOSFET130CのようなJFET効果に伴うチャネル抵抗R JFETは形成されない。pボディ領域32/半導体層31N間には、図32と同様に、ボディダイオードBDが形成される。
(応用例)
実施の形態に係るパワーモジュールを用いて構成した3相交流インバータ40Aの回路構成において、半導体デバイスとしてSiC MOSFETを適用し、電源端子PL・接地端子NL間にスナバコンデンサCを接続した回路構成例は、図34(a)に示すように表される。同様に、半導体デバイスとしてIGBTを適用し、電源端子PL・接地端子NL間にスナバコンデンサCを接続した3相交流インバータ40Bの回路構成例は、図34(b)に示すように表される。
実施の形態に係るパワーモジュールを用いて構成した3相交流インバータ40Aの回路構成において、半導体デバイスとしてSiC MOSFETを適用し、電源端子PL・接地端子NL間にスナバコンデンサCを接続した回路構成例は、図34(a)に示すように表される。同様に、半導体デバイスとしてIGBTを適用し、電源端子PL・接地端子NL間にスナバコンデンサCを接続した3相交流インバータ40Bの回路構成例は、図34(b)に示すように表される。
パワーモジュールを電源Eと接続し、スイッチング動作を行うと、接続ラインの有するインダクタンスLによって、SiC MOSFETやIGBTのスイッチング速度が速いため、大きなサージ電圧Ldi/dtを生ずる。例えば、電流変化di=300Aとし、スイッチングに伴う時間変化dt=100nsecとすると、di/dt=3×109(A/s)となる。
インダクタンスLの値により、サージ電圧Ldi/dtの値は変化するが、電源Eに、このサージ電圧Ldi/dtが重畳される。電源端子PL・接地端子NL間に接続されるスナバコンデンサCによって、このサージ電圧Ldi/dtを吸収することができる。
(具体例)
次に、図35を参照して、半導体デバイスとしてSiC MOSFETを適用した3相交流インバータ42Aについて説明する。
次に、図35を参照して、半導体デバイスとしてSiC MOSFETを適用した3相交流インバータ42Aについて説明する。
図35に示すように、3相交流インバータ42Aは、ゲートドライバ(GD)180に接続されたパワーモジュール部200と、3相交流モータ部51と、電源もしくは蓄電池(E)53と、コンバータ55とを備える。パワーモジュール部200は、3相交流モータ部51のU相、V相、W相に対応して、U相、V相、W相のインバータが接続されている。
ここで、GD180は、SiC MOSFET Q1・Q4、SiC MOSFET Q2・Q5、およびSiC MOSFET Q3・Q6に接続されている。
パワーモジュール部200は、電源もしくは蓄電池(E)53が接続されたコンバータ55のプラス端子(+)Pとマイナス端子(-)Nとの間に接続され、インバータ構成のSiC MOSFETQ1・Q4、Q2・Q5、およびQ3・Q6を備える。また、SiC MOSFETQ1~Q6のソース・ドレイン間には、フリーホイールダイオードDI1~DI6がそれぞれ逆並列に接続されている。
次に、図36を参照して、半導体デバイスとしてIGBTを適用し、実施の形態に係るパワーモジュールを用いて構成した3相交流インバータ42Bについて説明する。
図36に示すように、3相交流インバータ42Bは、パワーモジュール部200と、GD180と、3相交流モータ部51と、電源もしくは蓄電池(E)53と、コンバータ55とを備える。パワーモジュール部200は、3相交流モータ部51のU相、V相、W相に対応して、U相、V相、W相のインバータが接続されている。
ここで、GD180は、IGBTQ1・Q4、IGBTQ2・Q5、およびIGBTQ3・Q6に接続されている。
パワーモジュール部200は、蓄電池(E)53が接続されたコンバータ55のプラス端子(+)Pとマイナス端子(-)Nとの間に接続され、インバータ構成のIGBT Q1・Q4、Q2・Q5、およびQ3・Q6を備える。また、IGBT Q1~Q6のエミッタ・コレクタ間には、フリーホイールダイオードDI1~DI6がそれぞれ逆並列に接続されている。
[その他の実施の形態]
上記のように、第1~第8の実施の形態によって記載したが、この開示の一部をなす論述および図面は例示的なものであり、この発明を限定するものであると理解すべきではない。この開示から当業者には様々な代替実施の形態、実施例および運用技術が明らかとなろう。また、主基板を使わずにパターンのみを金属板や金属フレームで用意し、樹脂封止や絶縁シートなどで主基板の役割であるパターン同士の配置関係保持、絶縁保持を実現したパワーモジュールについても同様の対策によって同様の効果が得られる。
上記のように、第1~第8の実施の形態によって記載したが、この開示の一部をなす論述および図面は例示的なものであり、この発明を限定するものであると理解すべきではない。この開示から当業者には様々な代替実施の形態、実施例および運用技術が明らかとなろう。また、主基板を使わずにパターンのみを金属板や金属フレームで用意し、樹脂封止や絶縁シートなどで主基板の役割であるパターン同士の配置関係保持、絶縁保持を実現したパワーモジュールについても同様の対策によって同様の効果が得られる。
このように、本実施の形態はここでは記載していない様々な実施の形態などを含む。
本実施の形態のパワーモジュールは、SiCパワーモジュールインテリジェントパワーモジュールなどパワーデバイス全般に利用可能であり、特に、HEV/EV、インホイールモータ向けのコンバータ、インバータ(バッテリーから昇圧するためのPFC回路やモータ駆動用3相インバータ)、太陽電池システムのパワーコンディショナー向け昇圧コンバータ、産業機器向けのコンバータ、インバータなど幅広い応用分野に適用可能である。
1…パワー回路(ハーフブリッジ)
2…パワーモジュール
3…ゲートドライブ回路
4…ミラークランプ内蔵パワーモジュール
8…セラミック基板(主基板、絶縁基板)
10、10U、10D…電極パターン
12、13…半田層
40A、40B、42A、42B…3相交流インバータ
50…ワンインワンモジュール
100…ツーインワンモジュール
120…樹脂層
Q、Q1、Q4…電力用トランジスタ(SiC MOSFET)
QM、QM1、QM4…アクティブミラークランプ用トランジスタ
MSW、MSW1、MSW4…第1接続導体(ミラークランプソースワイヤ)
MGW、MGW1、MGW4……第2接続導体(ミラークランプゲートワイヤ)
LFS、LFG…リードフレーム
P…正側電力端子
N…負側電力端子
O、U、V、W…出力端子
S1、S4…ソースパターン
D1、D4…ドレインパターン
GT1、GT4…ゲート端子
SST1、SST4…ソースセンス端子
MGT1、MGT4…ミラークランプゲート端子
MST1、MST4…ミラークランプソース端子
MDP1、MDP4…ミラークランプ用ドレインパターン
MSP1、MSP4…ミラークランプ用ソースパターン
GW1、GW4…ゲートワイヤ
SW1、SW4…ソースワイヤ
SSW1、SSW4…ソースセンスワイヤ
GL1、GL4…ゲート信号用配線パターン
SSP、SSP1、SSP4…ソース信号用配線パターン
MGP、MGP1、MGP4…ゲート信号用配線パターン
CG1、CG4…負バイアス印加用コンデンサ
DQ1、DQ4、DM1、DM4…距離
CPN…DCリンクコンデンサ(DCクランプ用コンデンサ)
Vgsp…ピーク電圧
LG…寄生インダクタンス
2…パワーモジュール
3…ゲートドライブ回路
4…ミラークランプ内蔵パワーモジュール
8…セラミック基板(主基板、絶縁基板)
10、10U、10D…電極パターン
12、13…半田層
40A、40B、42A、42B…3相交流インバータ
50…ワンインワンモジュール
100…ツーインワンモジュール
120…樹脂層
Q、Q1、Q4…電力用トランジスタ(SiC MOSFET)
QM、QM1、QM4…アクティブミラークランプ用トランジスタ
MSW、MSW1、MSW4…第1接続導体(ミラークランプソースワイヤ)
MGW、MGW1、MGW4……第2接続導体(ミラークランプゲートワイヤ)
LFS、LFG…リードフレーム
P…正側電力端子
N…負側電力端子
O、U、V、W…出力端子
S1、S4…ソースパターン
D1、D4…ドレインパターン
GT1、GT4…ゲート端子
SST1、SST4…ソースセンス端子
MGT1、MGT4…ミラークランプゲート端子
MST1、MST4…ミラークランプソース端子
MDP1、MDP4…ミラークランプ用ドレインパターン
MSP1、MSP4…ミラークランプ用ソースパターン
GW1、GW4…ゲートワイヤ
SW1、SW4…ソースワイヤ
SSW1、SSW4…ソースセンスワイヤ
GL1、GL4…ゲート信号用配線パターン
SSP、SSP1、SSP4…ソース信号用配線パターン
MGP、MGP1、MGP4…ゲート信号用配線パターン
CG1、CG4…負バイアス印加用コンデンサ
DQ1、DQ4、DM1、DM4…距離
CPN…DCリンクコンデンサ(DCクランプ用コンデンサ)
Vgsp…ピーク電圧
LG…寄生インダクタンス
Claims (11)
- 絶縁基板上に配置され、少なくとも1組の上下アームを有するハーフブリッジを有し、前記上下アームに共に配置された第1のトランジスタと、
前記絶縁基板上に配置され、前記第1のトランジスタのゲート側にドレイン、前記第1のトランジスタのソース側にソースがそれぞれ接続された第2のトランジスタと、
前記絶縁基板上に配置され、前記第1のトランジスタのソースに接続された第1のソース信号用配線パターンと、
前記第1のソース信号用配線パターンと前記第2のトランジスタのソースとを接続する第1の接続導体と、
前記絶縁基板上に配置され、前記第2のトランジスタのゲートに接続された第2のゲート信号用配線パターンと、
前記第2のゲート信号用配線パターンと前記第2のトランジスタのゲートとを接続する第2の接続導体と
を備え、前記第1の接続導体の長さが、前記第2の接続導体の長さ以下であることを特徴とするパワーモジュール。 - 前記第1の接続導体および前記第2の接続導体が、ワイヤ、若しくはリードフレームを備えることを特徴とする請求項1に記載のパワーモジュール。
- 前記絶縁基板上に配置され、前記第2のトランジスタのソースに接続された第2のソース信号用配線パターンと、
前記第1のソース信号用配線パターンと前記第2のソース信号用配線パターンとの間に配置され、ゲート負バイアス印加用のコンデンサと、
前記絶縁基板上に配置され、前記第1のトランジスタのゲートと接続された第1のゲート信号用配線パターンと、
前記第1のゲート信号用配線パターンに接続された第1の信号端子と、
前記第1のソース信号用配線パターンに接続された第2の信号端子と、
前記第2のゲート信号用配線パターンに接続された第3の信号端子と、
前記第2のソース信号用配線パターンに接続された第4の信号端子と
を少なくとも備え、
前記第1の接続導体の一端が前記コンデンサを介して前記第1のソース信号用配線パターンに接続されることを特徴とする請求項1に記載のパワーモジュール。 - 正側電力端子および負側電力端子と、
前記絶縁基板上に配置され、前記正側電力端子に接続されると共に、前記第1のトランジスタのドレインに接続された第1の電極パターンと、
前記絶縁基板上に配置され、前記負側電力端子に接続されると共に、前記第1のトランジスタに直列接続されたトランジスタのソースに接続された第2の電極パターンと、
前記第1の電極パターンと前記第2の電極パターンとの間に配置されたDCリンクコンデンサと
を備えることを特徴とする請求項3に記載のパワーモジュール。 - 前記DCリンクコンデンサの接続部から前記第2のトランジスタまでの直線距離よりも、前記DCリンクコンデンサの接続部から前記第1のトランジスタまでの直線距離の方が近いことを特徴とする請求項4に記載のパワーモジュール。
- 前記第1の信号端子と前記第2の信号端子が互いに隣接し、前記第3の信号端子と前記第4の信号端子が互いに隣接していることを特徴とする請求項3に記載のパワーモジュール。
- 絶縁基板上に配置された第1配線パターン、第2配線パターン、第3配線パターンおよび第4配線パターンと、
前記第1配線パターン上に配置されてスイッチング動作を行う第1のトランジスタと、
前記第3配線パターン上に配置された第2のトランジスタと、
前記第1のトランジスタの第1電極と前記第2配線パターンとを接続する第1の接続導体と、
前記第2のトランジスタの第1電極と前記第2配線パターンとを接続する第2の接続導体と、
前記第2のトランジスタの第2電極と前記第4配線パターンとを接続する第3の接続導体と、
前記第1のトランジスタの第2電極と前記第3配線パターンとを接続する第4の接続導体と
を備え、
前記第2の接続導体の長さが、前記第3の接続導体の長さ以下であることを特徴とするパワーモジュール。 - 前記第1電極はソース電極またはエミッタ電極を備え、
前記第2電極はゲート電極を備え、
前記第3電極はドレイン電極またはコレクタ電極を備えることを特徴とする請求項7に記載のパワーモジュール。 - 前記第1のトランジスタは、SiC系MOSFET、SiC系IGBT、Si系MOSFET、Si系IGBT、GaN系FETのいずれか、またはこれらのうちの異なる複数を備えることを特徴とする請求項1~7のいずれか1項に記載のパワーモジュール。
- 前記第1のトランジスタ及び前記第2のトランジスタは夫々複数のチップを並列接続した構成を備えることを特徴とする請求項1~7のいずれか1項に記載のパワーモジュール。
- 前記ハーフブリッジは、
第1のトランジスタを第1電源と第2電源との間に直列に接続された複数のスイッチング回路と、
前記スイッチング回路の各トランジスタの動作を制御するドライバ回路と
を備え、前記複数のスイッチング回路の接続点を出力とするインバータまたはコンバータを構成することを特徴とする請求項1~7のいずれか1項に記載のパワーモジュール。
Priority Applications (4)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2019511232A JP7157046B2 (ja) | 2017-04-05 | 2018-04-02 | パワーモジュール |
DE112018001884.9T DE112018001884T5 (de) | 2017-04-05 | 2018-04-02 | Leistungsmodul |
CN201880023450.9A CN110506331B (zh) | 2017-04-05 | 2018-04-02 | 电源模块 |
US16/591,183 US10734911B2 (en) | 2017-04-05 | 2019-10-02 | Power module including multiple signal wiring patterns disposed on an insulating substrate |
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2017-075315 | 2017-04-05 | ||
JP2017075315 | 2017-04-05 |
Related Child Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
US16/591,183 Continuation US10734911B2 (en) | 2017-04-05 | 2019-10-02 | Power module including multiple signal wiring patterns disposed on an insulating substrate |
Publications (1)
Publication Number | Publication Date |
---|---|
WO2018186353A1 true WO2018186353A1 (ja) | 2018-10-11 |
Family
ID=63713109
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
PCT/JP2018/014126 WO2018186353A1 (ja) | 2017-04-05 | 2018-04-02 | パワーモジュール |
Country Status (5)
Country | Link |
---|---|
US (1) | US10734911B2 (ja) |
JP (1) | JP7157046B2 (ja) |
CN (1) | CN110506331B (ja) |
DE (1) | DE112018001884T5 (ja) |
WO (1) | WO2018186353A1 (ja) |
Cited By (13)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP6752400B1 (ja) * | 2020-01-14 | 2020-09-09 | 三菱電機株式会社 | 電力変換基板 |
CN111900151A (zh) * | 2020-08-14 | 2020-11-06 | 成都赛力康电气有限公司 | 一种低成本mosfet模块 |
JP2020188177A (ja) * | 2019-05-16 | 2020-11-19 | ローム株式会社 | 半導体装置 |
EP3748849A1 (en) * | 2019-05-21 | 2020-12-09 | NXP USA, Inc. | Automatic miller plateau sampling |
WO2020262212A1 (ja) * | 2019-06-24 | 2020-12-30 | ローム株式会社 | 半導体装置 |
WO2021010210A1 (ja) * | 2019-07-12 | 2021-01-21 | ローム株式会社 | 半導体装置 |
WO2021033565A1 (ja) * | 2019-08-21 | 2021-02-25 | ローム株式会社 | パワーモジュール |
JP2021034474A (ja) * | 2019-08-21 | 2021-03-01 | Agcセイミケミカル株式会社 | 電子基板、電子基板の製造方法及び電子機器 |
WO2021059585A1 (ja) * | 2019-09-27 | 2021-04-01 | ローム株式会社 | 電力変換回路、パワーモジュール、コンバータ、及びインバータ |
JPWO2021192035A1 (ja) * | 2020-03-24 | 2021-09-30 | ||
WO2021229837A1 (ja) * | 2020-05-12 | 2021-11-18 | 住友電気工業株式会社 | 半導体装置 |
WO2022097533A1 (ja) * | 2020-11-09 | 2022-05-12 | ローム株式会社 | 放電回路モジュール |
CN116913910A (zh) * | 2022-11-25 | 2023-10-20 | 苏州悉智科技有限公司 | 叠层布线的功率模块封装结构 |
Families Citing this family (12)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN117637731A (zh) * | 2018-02-23 | 2024-03-01 | 罗姆股份有限公司 | 半导体装置及功率模块 |
US12094932B2 (en) * | 2019-02-21 | 2024-09-17 | North Carolina State University | Power devices having tunable saturation current clamps therein that support improved short-circuit capability |
JP7142784B2 (ja) * | 2019-07-24 | 2022-09-27 | 日立Astemo株式会社 | 電気回路装置 |
US20230068223A1 (en) * | 2020-02-19 | 2023-03-02 | Pierburg Gmbh | Electric power module |
US20230132511A1 (en) | 2020-03-19 | 2023-05-04 | Rohm Co., Ltd. | Semiconductor device |
CN114156258B (zh) * | 2020-09-04 | 2024-12-31 | 华中科技大学 | 一种半桥型功率模块 |
FR3115651B1 (fr) * | 2020-10-26 | 2024-01-26 | Commissariat A L’Energie Atomique Et Aux Energies Alternatives | Ensemble de modules de puissance à semi-conducteurs |
CN112687632B (zh) * | 2020-12-28 | 2024-10-29 | 浙江大学 | 一种功率模块的结构设计及其实现方法 |
CN113745204B (zh) * | 2021-08-27 | 2024-11-15 | 重庆云潼科技有限公司 | 三相全桥功率模块和pcb板 |
JP2023046071A (ja) * | 2021-09-22 | 2023-04-03 | 株式会社東芝 | 半導体装置 |
DE102022201640A1 (de) * | 2022-02-17 | 2023-08-17 | Zf Friedrichshafen Ag | Niederimpedante Klemmschaltung für ein Halbleiterschaltelement in einem Stromrichter |
CN114664774B (zh) * | 2022-03-15 | 2024-11-15 | 广东汇芯半导体有限公司 | 一种内置驱动电阻的半导体电路及其制作方法 |
Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20070221972A1 (en) * | 2005-03-18 | 2007-09-27 | Alpha & Omega Semiconductor, Ltd. | MOSFET for synchronous rectification |
WO2012018073A1 (ja) * | 2010-08-04 | 2012-02-09 | ローム株式会社 | パワーモジュールおよび出力回路 |
JP2012239061A (ja) * | 2011-05-12 | 2012-12-06 | Nissan Motor Co Ltd | スイッチング回路及び半導体モジュール |
JP2015126342A (ja) * | 2013-12-26 | 2015-07-06 | ローム株式会社 | パワー回路およびパワーモジュール |
Family Cites Families (14)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2795027B2 (ja) | 1992-02-17 | 1998-09-10 | 三菱電機株式会社 | Igbtのゲート駆動回路 |
JP4113436B2 (ja) * | 2003-01-24 | 2008-07-09 | 三菱電機株式会社 | ゲートドライブ装置 |
JP4739059B2 (ja) * | 2006-02-23 | 2011-08-03 | ルネサスエレクトロニクス株式会社 | Dc/dcコンバータ用半導体装置 |
JP4528321B2 (ja) * | 2007-09-26 | 2010-08-18 | シャープ株式会社 | スイッチング回路、回路、並びにスイッチング回路及び駆動パルス生成回路を含む回路 |
KR101217357B1 (ko) | 2008-08-21 | 2012-12-31 | 미쓰비시덴키 가부시키가이샤 | 전력용 반도체 소자의 구동 회로 |
US8368121B2 (en) | 2010-06-21 | 2013-02-05 | Power Integrations, Inc. | Enhancement-mode HFET circuit arrangement having high power and high threshold voltage |
JP5254386B2 (ja) * | 2011-03-10 | 2013-08-07 | 株式会社東芝 | ゲート駆動回路、およびパワー半導体モジュール |
BR112013028761A2 (pt) | 2011-05-12 | 2017-01-24 | Nissan Motor | circuito de comutação e módulo de semicondutor |
US8901647B2 (en) * | 2011-12-08 | 2014-12-02 | Infineon Technologies Ag | Semiconductor device including first and second semiconductor elements |
JP2013258387A (ja) * | 2012-05-15 | 2013-12-26 | Rohm Co Ltd | パワーモジュール半導体装置 |
JP2016174033A (ja) | 2015-03-16 | 2016-09-29 | 株式会社東芝 | 半導体装置 |
JP2016195223A (ja) | 2015-04-01 | 2016-11-17 | 富士電機株式会社 | 半導体装置及びその製造方法 |
KR20160143909A (ko) * | 2015-06-04 | 2016-12-15 | 엘에스산전 주식회사 | Igbt 구동 장치 |
CN104935315B (zh) * | 2015-07-15 | 2019-02-19 | 北京京东方能源科技有限公司 | Igbt驱动电路 |
-
2018
- 2018-04-02 JP JP2019511232A patent/JP7157046B2/ja active Active
- 2018-04-02 DE DE112018001884.9T patent/DE112018001884T5/de active Pending
- 2018-04-02 CN CN201880023450.9A patent/CN110506331B/zh active Active
- 2018-04-02 WO PCT/JP2018/014126 patent/WO2018186353A1/ja active Application Filing
-
2019
- 2019-10-02 US US16/591,183 patent/US10734911B2/en active Active
Patent Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20070221972A1 (en) * | 2005-03-18 | 2007-09-27 | Alpha & Omega Semiconductor, Ltd. | MOSFET for synchronous rectification |
WO2012018073A1 (ja) * | 2010-08-04 | 2012-02-09 | ローム株式会社 | パワーモジュールおよび出力回路 |
JP2012239061A (ja) * | 2011-05-12 | 2012-12-06 | Nissan Motor Co Ltd | スイッチング回路及び半導体モジュール |
JP2015126342A (ja) * | 2013-12-26 | 2015-07-06 | ローム株式会社 | パワー回路およびパワーモジュール |
Cited By (32)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US12148683B2 (en) | 2019-05-16 | 2024-11-19 | Rohm Co., Ltd. | Semiconductor device |
JP2020188177A (ja) * | 2019-05-16 | 2020-11-19 | ローム株式会社 | 半導体装置 |
JP7368054B2 (ja) | 2019-05-16 | 2023-10-24 | ローム株式会社 | 半導体装置 |
US11817376B2 (en) | 2019-05-16 | 2023-11-14 | Rohm Co., Ltd. | Semiconductor device |
US10955445B2 (en) | 2019-05-21 | 2021-03-23 | Nxp B.V. | Automatic miller plateau sampling |
EP3748849A1 (en) * | 2019-05-21 | 2020-12-09 | NXP USA, Inc. | Automatic miller plateau sampling |
WO2020262212A1 (ja) * | 2019-06-24 | 2020-12-30 | ローム株式会社 | 半導体装置 |
JPWO2020262212A1 (ja) * | 2019-06-24 | 2020-12-30 | ||
JP7361112B2 (ja) | 2019-06-24 | 2023-10-13 | ローム株式会社 | 半導体装置 |
US11990455B2 (en) | 2019-06-24 | 2024-05-21 | Rohm Co., Ltd. | Semiconductor device |
WO2021010210A1 (ja) * | 2019-07-12 | 2021-01-21 | ローム株式会社 | 半導体装置 |
US11967545B2 (en) | 2019-07-12 | 2024-04-23 | Rohm Co., Ltd. | Semiconductor device |
JP7481343B2 (ja) | 2019-07-12 | 2024-05-10 | ローム株式会社 | 半導体装置 |
JPWO2021010210A1 (ja) * | 2019-07-12 | 2021-01-21 | ||
WO2021033565A1 (ja) * | 2019-08-21 | 2021-02-25 | ローム株式会社 | パワーモジュール |
JP2021034474A (ja) * | 2019-08-21 | 2021-03-01 | Agcセイミケミカル株式会社 | 電子基板、電子基板の製造方法及び電子機器 |
JP7516392B2 (ja) | 2019-08-21 | 2024-07-16 | ローム株式会社 | パワーモジュール |
JP7515240B2 (ja) | 2019-08-21 | 2024-07-12 | Agcセイミケミカル株式会社 | 電子基板、電子基板の製造方法及び電子機器 |
WO2021059585A1 (ja) * | 2019-09-27 | 2021-04-01 | ローム株式会社 | 電力変換回路、パワーモジュール、コンバータ、及びインバータ |
JP7674252B2 (ja) | 2019-09-27 | 2025-05-09 | ローム株式会社 | パワーモジュール、コンバータ、及びインバータ |
US12126263B2 (en) | 2019-09-27 | 2024-10-22 | Rohm Co., Ltd. | Power conversion circuit, power module, converter, and inverter |
CN114467248A (zh) * | 2019-09-27 | 2022-05-10 | 罗姆股份有限公司 | 电力变换电路、功率模块、转换器以及逆变器 |
JP6752400B1 (ja) * | 2020-01-14 | 2020-09-09 | 三菱電機株式会社 | 電力変換基板 |
WO2021144853A1 (ja) * | 2020-01-14 | 2021-07-22 | 三菱電機株式会社 | 電力変換基板 |
JP7546655B2 (ja) | 2020-03-24 | 2024-09-06 | 三菱電機株式会社 | 半導体駆動装置、半導体装置、及び電力変換装置 |
WO2021192035A1 (ja) * | 2020-03-24 | 2021-09-30 | 三菱電機株式会社 | 半導体駆動装置、半導体装置、及び電力変換装置 |
JPWO2021192035A1 (ja) * | 2020-03-24 | 2021-09-30 | ||
WO2021229837A1 (ja) * | 2020-05-12 | 2021-11-18 | 住友電気工業株式会社 | 半導体装置 |
CN111900151A (zh) * | 2020-08-14 | 2020-11-06 | 成都赛力康电气有限公司 | 一种低成本mosfet模块 |
WO2022097533A1 (ja) * | 2020-11-09 | 2022-05-12 | ローム株式会社 | 放電回路モジュール |
CN116913910A (zh) * | 2022-11-25 | 2023-10-20 | 苏州悉智科技有限公司 | 叠层布线的功率模块封装结构 |
CN116913910B (zh) * | 2022-11-25 | 2024-03-22 | 苏州悉智科技有限公司 | 叠层布线的功率模块封装结构 |
Also Published As
Publication number | Publication date |
---|---|
US20200035656A1 (en) | 2020-01-30 |
JP7157046B2 (ja) | 2022-10-19 |
JPWO2018186353A1 (ja) | 2020-02-20 |
CN110506331A (zh) | 2019-11-26 |
CN110506331B (zh) | 2023-04-04 |
US10734911B2 (en) | 2020-08-04 |
DE112018001884T5 (de) | 2019-12-19 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
WO2018186353A1 (ja) | パワーモジュール | |
US10749520B2 (en) | Power circuit and power module using MISFET having control circuit disposed between gate and source | |
US10607978B2 (en) | Semiconductor device and electronic apparatus | |
US9818686B2 (en) | Semiconductor modules and methods of forming the same | |
US8461623B2 (en) | Power semiconductor module | |
TWI614877B (zh) | 半導體裝置 | |
US20200144147A1 (en) | Method of manufacturing semiconductor module and semiconductor module | |
JP7312604B2 (ja) | 半導体装置 | |
US20160172284A1 (en) | Integrated Power Assembly with Stacked Individually Packaged Power Devices | |
WO2015190559A1 (ja) | パワーモジュールおよびその製造方法 | |
WO2016067835A1 (ja) | パワーモジュールおよびパワー回路 | |
US20160172279A1 (en) | Integrated Power Assembly with Reduced Form Factor and Enhanced Thermal Dissipation | |
EP3321962B1 (en) | Power module and inverter device | |
CN116325135A (zh) | 半导体封装、半导体装置以及电力变换装置 | |
JP2019017112A (ja) | パワー回路 | |
CN108123620A (zh) | 具有用于增强共源极电感的栅极线圈的逆变器开关器件 | |
US7279963B2 (en) | Low inductance semiconductor device having half-bridge configuration | |
CN112750800A (zh) | 半导体功率模块 | |
US12231055B2 (en) | Semiconductor module and power converter | |
US20240088796A1 (en) | Semiconductor module | |
US20250167081A1 (en) | Reversible power module and a process of implementing a reversible power module | |
JP2018195838A (ja) | 半導体装置 | |
WO2015114728A1 (ja) | パワーモジュール、電力変換装置、および鉄道車両 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
121 | Ep: the epo has been informed by wipo that ep was designated in this application |
Ref document number: 18780690 Country of ref document: EP Kind code of ref document: A1 |
|
ENP | Entry into the national phase |
Ref document number: 2019511232 Country of ref document: JP Kind code of ref document: A |
|
122 | Ep: pct application non-entry in european phase |
Ref document number: 18780690 Country of ref document: EP Kind code of ref document: A1 |