WO2015111387A1 - 炭化珪素半導体装置の製造方法 - Google Patents
炭化珪素半導体装置の製造方法 Download PDFInfo
- Publication number
- WO2015111387A1 WO2015111387A1 PCT/JP2015/000124 JP2015000124W WO2015111387A1 WO 2015111387 A1 WO2015111387 A1 WO 2015111387A1 JP 2015000124 W JP2015000124 W JP 2015000124W WO 2015111387 A1 WO2015111387 A1 WO 2015111387A1
- Authority
- WO
- WIPO (PCT)
- Prior art keywords
- layer
- electric field
- type
- field relaxation
- forming
- Prior art date
Links
- HBMJWWWQQXIZIP-UHFFFAOYSA-N silicon carbide Chemical compound [Si+]#[C-] HBMJWWWQQXIZIP-UHFFFAOYSA-N 0.000 title claims abstract description 66
- 229910010271 silicon carbide Inorganic materials 0.000 title claims abstract description 66
- 239000004065 semiconductor Substances 0.000 title claims abstract description 35
- 238000004519 manufacturing process Methods 0.000 title claims abstract description 32
- 238000000034 method Methods 0.000 title claims abstract description 9
- 230000005684 electric field Effects 0.000 claims abstract description 87
- 239000012535 impurity Substances 0.000 claims abstract description 33
- 239000000758 substrate Substances 0.000 claims abstract description 22
- 238000005530 etching Methods 0.000 claims abstract description 16
- 239000010410 layer Substances 0.000 claims description 179
- 239000002344 surface layer Substances 0.000 claims description 5
- 238000005468 ion implantation Methods 0.000 abstract description 13
- 230000002238 attenuated effect Effects 0.000 abstract 3
- 108010075750 P-Type Calcium Channels Proteins 0.000 description 26
- 230000001133 acceleration Effects 0.000 description 11
- 108091006146 Channels Proteins 0.000 description 6
- 239000013078 crystal Substances 0.000 description 4
- 239000011229 interlayer Substances 0.000 description 4
- 230000015572 biosynthetic process Effects 0.000 description 3
- 229910052751 metal Inorganic materials 0.000 description 3
- 239000002184 metal Substances 0.000 description 3
- 229910021420 polycrystalline silicon Inorganic materials 0.000 description 3
- IJGRMHOSHXDMSA-UHFFFAOYSA-N Atomic nitrogen Chemical compound N#N IJGRMHOSHXDMSA-UHFFFAOYSA-N 0.000 description 2
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 description 2
- 230000015556 catabolic process Effects 0.000 description 2
- 230000007547 defect Effects 0.000 description 2
- 238000000151 deposition Methods 0.000 description 2
- 238000010586 diagram Methods 0.000 description 2
- 230000000694 effects Effects 0.000 description 2
- 239000007772 electrode material Substances 0.000 description 2
- 238000002513 implantation Methods 0.000 description 2
- 150000002500 ions Chemical class 0.000 description 2
- 239000000463 material Substances 0.000 description 2
- 230000003647 oxidation Effects 0.000 description 2
- 238000007254 oxidation reaction Methods 0.000 description 2
- 238000000059 patterning Methods 0.000 description 2
- 238000001020 plasma etching Methods 0.000 description 2
- 229920005591 polysilicon Polymers 0.000 description 2
- 229910052710 silicon Inorganic materials 0.000 description 2
- 239000010703 silicon Substances 0.000 description 2
- ZOXJGFHDIHLPTG-UHFFFAOYSA-N Boron Chemical compound [B] ZOXJGFHDIHLPTG-UHFFFAOYSA-N 0.000 description 1
- 229910052782 aluminium Inorganic materials 0.000 description 1
- XAGFODPZIPBFFR-UHFFFAOYSA-N aluminium Chemical compound [Al] XAGFODPZIPBFFR-UHFFFAOYSA-N 0.000 description 1
- 238000000137 annealing Methods 0.000 description 1
- 238000013459 approach Methods 0.000 description 1
- 229910052796 boron Inorganic materials 0.000 description 1
- 238000007796 conventional method Methods 0.000 description 1
- 238000013461 design Methods 0.000 description 1
- 238000009792 diffusion process Methods 0.000 description 1
- 238000011835 investigation Methods 0.000 description 1
- 150000002739 metals Chemical class 0.000 description 1
- 229910052757 nitrogen Inorganic materials 0.000 description 1
- 230000003071 parasitic effect Effects 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D12/00—Bipolar devices controlled by the field effect, e.g. insulated-gate bipolar transistors [IGBT]
- H10D12/01—Manufacture or treatment
- H10D12/031—Manufacture or treatment of IGBTs
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/0445—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising crystalline silicon carbide
- H01L21/0455—Making n or p doped regions or layers, e.g. using diffusion
- H01L21/046—Making n or p doped regions or layers, e.g. using diffusion using ion implantation
- H01L21/0465—Making n or p doped regions or layers, e.g. using diffusion using ion implantation using masks
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/0445—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising crystalline silicon carbide
- H01L21/0475—Changing the shape of the semiconductor body, e.g. forming recesses
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/544—Marks applied to semiconductor devices or parts, e.g. registration marks, alignment structures, wafer maps
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/01—Manufacture or treatment
- H10D30/021—Manufacture or treatment of FETs having insulated gates [IGFET]
- H10D30/028—Manufacture or treatment of FETs having insulated gates [IGFET] of double-diffused metal oxide semiconductor [DMOS] FETs
- H10D30/0291—Manufacture or treatment of FETs having insulated gates [IGFET] of double-diffused metal oxide semiconductor [DMOS] FETs of vertical DMOS [VDMOS] FETs
- H10D30/0297—Manufacture or treatment of FETs having insulated gates [IGFET] of double-diffused metal oxide semiconductor [DMOS] FETs of vertical DMOS [VDMOS] FETs using recessing of the gate electrodes, e.g. to form trench gate electrodes
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/60—Insulated-gate field-effect transistors [IGFET]
- H10D30/64—Double-diffused metal-oxide semiconductor [DMOS] FETs
- H10D30/66—Vertical DMOS [VDMOS] FETs
- H10D30/668—Vertical DMOS [VDMOS] FETs having trench gate electrodes, e.g. UMOS transistors
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/10—Shapes, relative sizes or dispositions of the regions of the semiconductor bodies; Shapes of the semiconductor bodies
- H10D62/13—Semiconductor regions connected to electrodes carrying current to be rectified, amplified or switched, e.g. source or drain regions
- H10D62/149—Source or drain regions of field-effect devices
- H10D62/151—Source or drain regions of field-effect devices of IGFETs
- H10D62/152—Source regions of DMOS transistors
- H10D62/154—Dispositions
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/10—Shapes, relative sizes or dispositions of the regions of the semiconductor bodies; Shapes of the semiconductor bodies
- H10D62/17—Semiconductor regions connected to electrodes not carrying current to be rectified, amplified or switched, e.g. channel regions
- H10D62/213—Channel regions of field-effect devices
- H10D62/221—Channel regions of field-effect devices of FETs
- H10D62/235—Channel regions of field-effect devices of FETs of IGFETs
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/10—Shapes, relative sizes or dispositions of the regions of the semiconductor bodies; Shapes of the semiconductor bodies
- H10D62/17—Semiconductor regions connected to electrodes not carrying current to be rectified, amplified or switched, e.g. channel regions
- H10D62/393—Body regions of DMOS transistors or IGBTs
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/60—Impurity distributions or concentrations
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/80—Semiconductor bodies, or regions thereof, of devices having potential barriers characterised by the materials
- H10D62/83—Semiconductor bodies, or regions thereof, of devices having potential barriers characterised by the materials being Group IV materials, e.g. B-doped Si or undoped Ge
- H10D62/832—Semiconductor bodies, or regions thereof, of devices having potential barriers characterised by the materials being Group IV materials, e.g. B-doped Si or undoped Ge being Group IV materials comprising two or more elements, e.g. SiGe
- H10D62/8325—Silicon carbide
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D64/00—Electrodes of devices having potential barriers
- H10D64/20—Electrodes characterised by their shapes, relative sizes or dispositions
- H10D64/23—Electrodes carrying the current to be rectified, amplified, oscillated or switched, e.g. sources, drains, anodes or cathodes
- H10D64/251—Source or drain electrodes for field-effect devices
- H10D64/252—Source or drain electrodes for field-effect devices for vertical or pseudo-vertical devices
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D64/00—Electrodes of devices having potential barriers
- H10D64/20—Electrodes characterised by their shapes, relative sizes or dispositions
- H10D64/27—Electrodes not carrying the current to be rectified, amplified, oscillated or switched, e.g. gates
- H10D64/311—Gate electrodes for field-effect devices
- H10D64/411—Gate electrodes for field-effect devices for FETs
- H10D64/511—Gate electrodes for field-effect devices for FETs for IGFETs
- H10D64/512—Disposition of the gate electrodes, e.g. buried gates
- H10D64/513—Disposition of the gate electrodes, e.g. buried gates within recesses in the substrate, e.g. trench gates, groove gates or buried gates
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2223/00—Details relating to semiconductor or other solid state devices covered by the group H01L23/00
- H01L2223/544—Marks applied to semiconductor devices or parts
- H01L2223/54426—Marks applied to semiconductor devices or parts for alignment
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2223/00—Details relating to semiconductor or other solid state devices covered by the group H01L23/00
- H01L2223/544—Marks applied to semiconductor devices or parts
- H01L2223/54453—Marks applied to semiconductor devices or parts for use prior to dicing
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/0001—Technical content checked by a classifier
- H01L2924/0002—Not covered by any one of groups H01L24/00, H01L24/00 and H01L2224/00
Definitions
- the present disclosure relates to a method for manufacturing a silicon carbide (hereinafter referred to as SiC) semiconductor device having a trench gate.
- SiC silicon carbide
- a high electric field is generated because the breakdown electric field strength is high, and when a trench gate structure element is formed, a high electric field is generated particularly at the bottom of the gate. For this reason, the electric field applied to the gate oxide film is increased, and the lifetime of the gate oxide film is reduced.
- a structure has been proposed in which a p-type impurity layer serving as an electric field relaxation layer is formed in the vicinity of the trench in which the trench gate is formed, and the electric field applied to the trench gate can be relaxed (patent) Reference 1).
- the electric field relaxation layer is formed in the vicinity of the trench, the deeper the electric field relaxation layer, the lower the electric field applied to the gate oxide film, and it becomes easier to ensure the gate oxide film life.
- the electric field relaxation layer cannot be formed deep because there is a limit to the depth to which ions can reach.
- the electric field relaxation layer can relax the electric field at the bottom of the gate as it approaches the trench gate.
- the electric field relaxation layer is too close to the gate, the current path is narrowed and the on-resistance is increased. It is important to ensure alignment accuracy.
- the conventional technique has many alignment tree steps, and it is difficult to ensure accuracy.
- a method of manufacturing a conventional SiC semiconductor device having a trench gate structure is as follows. First, as shown in FIG. 6A, an n-type SiC buffer layer J2 and an n-type drift layer J3 made of SiC are sequentially formed on an n + -type SiC substrate J1, and then etched in a portion different from the cell region. Thus, an alignment key J4 constituted by a recess is formed.
- the oxide film J5 is patterned using the alignment key J4 as a reference to form a mask.
- a p-type impurity is ion-implanted from above the oxide film J5 serving as a mask to form an electric field relaxation layer J6 in the surface layer portion of the n-type drift layer J3.
- FIG. 6C after removing the oxide film J5, a p-type channel layer J7 is epitaxially grown on the surfaces of the n-type drift layer J3 and the electric field relaxation layer J6.
- the n-type source region J8 and the p + -type body layer J9 are formed, the trench J10 is formed, the gate insulating film J11 is formed, the gate electrode J12 is formed, the source electrode J13 and the drain are formed.
- the formation process of the electrode J14 is performed. Thereby, a SiC semiconductor device having a MOSFET having a trench gate structure can be manufactured.
- the electric field relaxation layer J6 is closer to the trench J10 where the trench gate is formed, the electric field relaxation function at the bottom of the gate is improved.
- the electric field relaxation layer J6 gets too close to the trench J10, The width of becomes narrower. That is, since the current path formed between them becomes narrow, the on-resistance increases. For this reason, it is important to ensure the alignment accuracy between the electric field relaxation layer J6 and the trench J10.
- an alignment key J4 is formed by forming a recess on the surface of the n-type drift layer J3 before the step of forming the electric field relaxation layer J6.
- the alignment tree between the electric field relaxation layer J6 and the trench gate has two stages, and it is difficult to ensure accuracy. That is, since the electric field relaxation layer J6 and the trench J10 are formed based on the alignment key J4, the alignment deviation of the electric field relaxation layer J6 and the alignment deviation of the trench J10 occur separately. For this reason, a deviation of two stages may occur, and it is difficult to ensure accuracy.
- This disclosure is intended to provide a method of manufacturing an SiC semiconductor device that does not require ion implantation with large acceleration energy.
- the first or second conductivity type silicon carbide having a lower impurity concentration than the substrate is formed on the first or second conductivity type substrate made of silicon carbide.
- a drift layer is formed. After disposing a mask on the surface of the drift layer, etching is performed using the mask, so that a plurality of recesses obtained by partially removing the upper layer portion of the drift layer are separated from each other in a cross section parallel to the surface of the substrate. Let it form.
- a second conductivity type impurity is ion-implanted into the bottom of the recess using the mask to form a plurality of second conductivity type electric field relaxation layers spaced apart from each other in the cross section.
- a channel layer is formed by forming a second conductivity type layer on the surface of the drift layer including the surface of the electric field relaxation layer in the recess.
- a source region made of silicon carbide of the first conductivity type having a higher concentration than the drift layer is formed.
- a gate insulating film is formed on the surface of the trench.
- a gate electrode is formed on the gate insulating film in the trench.
- a source electrode electrically connected to the source region and the channel region is formed.
- a drain electrode is formed on the back side of the substrate.
- the electric field relaxation layer is formed by forming the concave portion on the surface of the drift layer and ion-implanting the second conductivity type impurity into the bottom portion of the concave portion. Therefore, the electric field relaxation layer can be formed to a deeper position without performing ion implantation with a large acceleration energy.
- FIG. 1 is a cross-sectional view of an SiC semiconductor device having a MOSFET having a trench gate structure according to the first embodiment of the present disclosure.
- 2A is a cross-sectional view showing a part of the manufacturing process of the SiC semiconductor device shown in FIG. 2B is a cross-sectional view showing a part of the manufacturing process of the SiC semiconductor device following FIG. 2A.
- FIG. 2C is a cross-sectional view showing a part of the manufacturing process of the SiC semiconductor device continued from FIG. 2B.
- 2D is a cross-sectional view showing a part of the manufacturing process of the SiC semiconductor device following FIG.
- FIG. 2E is a cross-sectional view showing a part of the manufacturing process of the SiC semiconductor device following FIG. 2D.
- FIG. 3 is a diagram showing the results of examining the electric field strength and the normalized on-resistance at the bottom of the trench gate of the SiC semiconductor device shown in FIG.
- FIG. 4 is a cross-sectional view of an SiC semiconductor device having a MOSFET having a trench gate structure according to the second embodiment of the present disclosure.
- FIG. 5A is a cross-sectional view showing a part of the manufacturing process of the SiC semiconductor device shown in FIG.
- FIG. 5B is a cross-sectional view showing a part of the manufacturing process of the SiC semiconductor device following FIG. 5A.
- FIG. 5A is a cross-sectional view showing a part of the manufacturing process of the SiC semiconductor device following FIG. 5A.
- FIG. 5C is a cross-sectional view showing a part of the manufacturing process of the SiC semiconductor device continued from FIG. 5B.
- FIG. 5D is a cross-sectional view showing a part of the manufacturing process of the SiC semiconductor device following FIG. 5C.
- FIG. 5E is a cross-sectional view showing a part of the manufacturing process of the SiC semiconductor device following FIG. 5D.
- FIG. 6A is a cross-sectional view showing a part of a manufacturing process of a SiC semiconductor device having a conventional trench gate type MOSFET.
- 6B is a cross-sectional view showing a part of the manufacturing process of the SiC semiconductor device subsequent to FIG. 6A.
- FIG. 6C is a cross-sectional view showing a part of the manufacturing process of the SiC semiconductor device continued from FIG. 6B.
- 6D is a cross-sectional view showing a part of the manufacturing process of the SiC semiconductor device following FIG. 6C.
- FIG. 7 is a diagram showing an impurity concentration profile in the depth direction of the electric field relaxation layer.
- FIG. 1 A first embodiment of the present disclosure will be described. First, the structure of an SiC semiconductor device having an inverted trench gate structure MOSFET manufactured by the manufacturing method according to the present embodiment will be described with reference to FIG. In FIG. 1, only one MOSFET cell is shown, but MOSFETs having the same structure as the MOSFET shown in FIG.
- an n-type buffer layer made of SiC doped with n-type impurities on an n + -type SiC substrate 1 made of SiC single crystal doped with n-type impurities (such as nitrogen) at a high concentration. 2 is formed.
- An n type drift layer 3 made of SiC doped with an n type impurity is formed on the n type buffer layer 2.
- the n-type buffer layer 2 has an n-type impurity concentration lower than that of the n + -type SiC substrate 1 and higher than that of the n-type drift layer 3. Therefore, the n-type impurity concentration is gradually increased from the n-type drift layer 3 toward the n + -type SiC substrate 1.
- the thickness of the n-type buffer layer 2 and the n-type drift layer 3, particularly the thickness of the n-type drift layer 3, is determined according to the withstand voltage design.
- the thickness of the n-type buffer layer 2 is 1 ⁇ m or less,
- the thickness is 0.5 ⁇ m
- the thickness of the n-type drift layer 3 is 5 to 20 ⁇ m, for example, 9.5 ⁇ m.
- n-type drift layer 3 On the n-type drift layer 3, a p-type channel layer 4 made of SiC doped with a p-type impurity (such as boron or aluminum) is formed. Further, the n-type drift layer 3 is formed with a recessed portion 3a that is partially recessed. In the portion where the recessed portion 3a is formed, a position deeper than the surface layer portion of the n-type drift layer 3, that is, the bottom portion of the recessed portion 3a. The n-type drift layer 3 is formed with the electric field relaxation layer 5 made of SiC doped with p-type impurities up to a position deeper than the surface of the portion other than the recess 3a.
- a p-type impurity such as boron or aluminum
- the p-type channel layer 4 is formed with a thickness of, for example, 0.9 ⁇ m.
- the electric field relaxation layer 5 is disposed on both sides of a trench 7 constituting a trench gate structure described later. Further, the electric field relaxation layer 5 is separated from the side wall surface of the trench 7 by 0.2 ⁇ m or more so as not to be completely depleted when the depletion layer spreads, and from the side wall surface of the trench 7 so that the electric field relaxation effect can be exhibited. Is laid out so that the distance between the two is 1.0 ⁇ m or less. For example, the distance between the electric field relaxation layer 5 and the side wall surface of the trench 7 is set to 0.6 to 0.7 ⁇ m.
- the bottom of the electric field relaxation layer 5 is formed deeper than the bottom of the trench 7 and to a position deeper than the bottom of the trench 7 by 1.0 ⁇ m or more (position close to the n-type buffer layer 2).
- the distance from the bottom part of the p-type channel layer 4 in contact with the trench 7 to the bottom part of the trench 7 is, for example, 0.2 ⁇ m, and the electric field is applied from the bottom part of the p-type channel layer 4 in contact with the trench 7.
- the distance to the bottom of the relaxation layer 5 is set to 1.2 ⁇ m or more, for example.
- an n + type source region 6 made of SiC doped with an n type impurity at a high concentration is formed in an upper layer portion of the p type channel layer 4.
- a trench 7 having a depth of 1.1 ⁇ m or more, for example, is formed so as to penetrate the p-type channel layer 4 and the n + -type source region 6 and reach the n-type drift layer 3.
- a p-type channel layer 4 and an n + -type source region 6 are arranged in contact with the side surface of the trench 7.
- the inner wall surface of the trench 7 is covered with a gate insulating film 8 made of an oxide film or the like, and the gate electrode 9 made of doped Poly-Si formed on the surface of the gate insulating film 8 makes it possible to Is filled up.
- the trench gate structure is configured by the structure in which the gate insulating film 8 and the gate electrode 9 are provided in the trench 7.
- the trench gate structure is, for example, a strip with the vertical direction on the paper as the longitudinal direction, and a plurality of trench gate structures are arranged in stripes at equal intervals in the horizontal direction of the paper. As a result, the structure is provided with a plurality of cells.
- It also functions as a p-type contact region so as to be disposed at the center of the p-type channel layer 4 disposed between adjacent trenches 7, that is, on the opposite side of the trench 7 with the n + -type source region 6 interposed therebetween.
- a p-type body layer 10 is formed.
- a source electrode 11 is formed on the surfaces of the n + -type source region 6 and the p-type body layer 10.
- the source electrode 11 is composed of a plurality of metals (for example, Ni / Al).
- the portion connected to n + -type source region 6 is made of a metal capable of ohmic contact with n-type SiC
- the portion connected to p-type channel layer 4 via p-type body layer 10 is p It is made of a metal capable of ohmic contact with type SiC.
- the source electrode 11 is formed on the interlayer insulating film 12 so as to be electrically isolated from a gate wiring (not shown) that is electrically connected to the gate electrode 9.
- the source electrode 11 is in electrical contact with the n + -type source region 6 and the p-type body layer 10 through a contact hole formed in the interlayer insulating film 12.
- n + -type SiC substrate 1 On the back side of the n + -type SiC substrate 1 n + -type SiC substrate 1 and electrically connected to the drain electrode 13 are formed. With such a structure, an n-channel inversion type MOSFET having a trench gate structure is formed.
- the portion of the p-type channel layer 4 that is in contact with the side surface of the trench 7 becomes an inverted channel, and the source electrode 11 and the drain electrode 13 Current flows between them.
- the structure includes the electric field relaxation layer 5 deeper than the trench 7. For this reason, the depletion layer at the PN junction between the electric field relaxation layer 5 and the n-type drift layer 3 greatly extends toward the n-type drift layer 3, and a high voltage due to the influence of the drain voltage enters the gate insulating film 8. It becomes difficult.
- an n + type SiC substrate 1 made of a SiC single crystal doped with an n-type impurity at a high concentration is prepared.
- the n-type buffer layer 2 and the n-type drift layer 3 are epitaxially grown in this order on the surface of the n + -type SiC substrate 1.
- the n-type buffer layer 2 is formed with a thickness of 0.5 ⁇ m
- the n-type drift layer 3 is formed with a thickness of 9.5 ⁇ m.
- the n-type buffer layer 2 and the n-type drift layer 3 have different impurity concentrations by switching the amount of n-type impurity introduced into the epitaxial growth apparatus.
- the planned shape area of the alignment key 21 is preferably a dicing area or a wafer outer edge that is not used for element formation.
- anisotropic etching such as reactive ion etching (RIE) is performed using the mask 20.
- RIE reactive ion etching
- the surface layer of the n-type drift layer 3 is removed to a depth of 0.2 to 1.0 ⁇ m, for example, in the opening of the mask 20 to form the alignment key 21 constituted by the recess 3a and the recess.
- the recess 3a and the alignment key 21 are simultaneously formed using the same mask 20, it is possible to form them without any misalignment.
- p-type impurities are ion-implanted from the normal direction to the substrate surface using the mask 20 used for forming the recesses 3a as it is.
- the p-type impurity is doped from the bottom of the recess 3a to a deeper position, and the electric field relaxation layer 5 is formed.
- the distance from the bottom of the p-type channel layer 4 where the recess 3a is not formed to the bottom of the electric field relaxation layer 5 can be increased. Therefore, the bottom of the electric field relaxation layer 5 can be made deeper without using an ion implantation apparatus having an accelerating tube capable of generating large acceleration energy.
- the mask 20 used for forming the recess 3a is also used as an ion implantation mask.
- the mask 20 can be used in common for the etching mask for forming the recess 3a and the ion implantation mask, so that the manufacturing process can be simplified and the misalignment between the recess 3a and the electric field relaxation layer 5 due to mask misalignment can be achieved. It becomes possible to prevent.
- the p-type channel layer 4 is epitaxially grown on the surface of the electric field relaxation layer 5 and the surface of the n-type drift layer 3 formed at the bottom of the recess 3a. Thereby, the p-type channel layer 4 and the electric field relaxation layer 5 are connected. At this time, the p-type channel layer 4 was formed on the surface of the portion located between the portion formed on the surface of the electric field relaxation layer 5 and the n-type drift layer 3 between the recessed portions 3a arranged separately. The epitaxial growth rate is adjusted so that the portion has a flat shape.
- the p-type channel layer 4 is also formed on the alignment key 21.
- the width (opening area) of the alignment key 21 wider than the recess 3a, the depression of the alignment key 21 remains, and this functions as a new alignment key 21.
- a mask in which a region where the n + -type source region 6 is to be formed is formed on the surface of the p-type channel layer 4 and then a high concentration of n-type impurities is formed thereon.
- N + -type source region 6 is formed by ion implantation.
- a mask in which a region where the p-type body layer 10 is to be formed is opened on the surface of the p-type channel layer 4, p-type impurities are ion-implanted at a high concentration from above to form p.
- a mold body layer 10 is formed.
- an etching mask 22 in which the region where the trench 7 is to be formed is opened while covering the n + -type source region 6, the p-type body layer 10 and the p-type channel layer 4 exposed from the surface.
- the trench 7 is formed by performing isotropic etching and a sacrificial oxidation process as needed.
- the trench 7 is formed with a depth of 1.1 ⁇ m or more.
- the p-type channel layer 4 and the n + -type source region 6 are penetrated to reach the n-type drift layer 3, and are arranged so as to be separated from the electric field relaxation layer 5 between the adjacent electric field relaxation layers 5.
- a trench 7 can be formed.
- the etching mask 22 is patterned using the alignment key 21 as a reference. Since the alignment key 21 is formed with no positional deviation with respect to the recess 3a, only one stage of deviation occurs as an alignment deviation of the opening of the etching mask 22. That is, aligning the etching mask 22 with the alignment key 21 as a reference is the same as aligning the etching mask 22 with the recess 3a as a reference, and only one alignment shift occurs. For this reason, it is possible to ensure alignment accuracy between the trench 7 and the electric field relaxation layer 5.
- the gate insulating film 8 is formed by performing a gate oxidation step after removing the etching mask 22. Further, after forming a polysilicon layer doped with impurities on the surface of the gate insulating film 8, the gate electrode 9 is formed by patterning the polysilicon layer. Thereby, a trench gate structure is formed.
- the interlayer insulating film 12 is patterned to form contact holes that are connected to the n + type source region 6 and the p type body layer 10, and the contact holes that are connected to the gate electrode 9 are separated. Form in cross section. Subsequently, after depositing an electrode material so as to fill the contact hole, the source material 11 and a gate wiring (not shown) are formed by patterning the electrode material. Then, the drain electrode 13 is formed on the back surface side of the n + -type SiC substrate 1 to complete the MOSFET shown in FIG.
- the recess 3a is formed on the surface of the n-type drift layer 3, and the electric field relaxation layer 5 is formed by ion-implanting p-type impurities into the bottom of the recess 3a. For this reason, the electric field relaxation layer 5 can be formed to a deeper position without performing ion implantation with large acceleration energy.
- the alignment key 21 is formed simultaneously with the formation of the recess 3a, and the etching mask 22 for forming the trench 7 is formed using the alignment key 21. For this reason, it is possible to ensure alignment accuracy between the trench 7 and the electric field relaxation layer 5.
- FIG. 3 shows the results of investigation on the electric field strength and normalized on-resistance at the bottom of the trench gate when the drain-source voltage of the SiC semiconductor device shown in FIG. 1 is 1200V. Specifically, FIG. 3 shows that the distance from the side wall surface of the trench 7 to the electric field relaxation layer 5 is constant, and the bottom of the portion of the p-type channel layer 4 that is in contact with the trench 7 from the bottom of the electric field relaxation layer 5. The result of having investigated about the case where the distance to is changed is shown. As shown in this figure, the trench gate increases as the distance from the bottom of the portion of the p-type channel layer 4 in contact with the trench 7 to the bottom of the electric field relaxation layer 5 increases, that is, as the depth of the electric field relaxation layer 5 increases.
- the SiC semiconductor device manufactured by the manufacturing method of the present embodiment in a range of a predetermined distance from the side wall surface of the trench 7, specifically in a portion corresponding to a position where the recess 3 a is not formed.
- the n + -type source region 6 has a partially protruding shape. Further, the p-type body layer 10 is formed at a deeper position than the protruding portion of the n + -type source region 6.
- the SiC semiconductor device is manufactured by performing the same processes as those in FIGS. 2A to 2E described in the first embodiment.
- the p-type channel layer 4 is formed by epitaxial growth so as to follow the step of the recess 3a, that is, to leave the step.
- the n + -type source region 6 has a partially protruding shape, and when the p-type impurity is ion-implanted, the p-type is formed at a deeper position.
- the body layer 10 is formed.
- the distance from the sidewall surface of the trench 7 constituting the trench gate structure to the p-type body layer 10 is closer than in the case of the structure of the first embodiment.
- the back gate resistance shown in FIG. 4 is reduced, so that the threshold value of the MOSFET can be stabilized and the parasitic operation can be suppressed.
- the epitaxial growth rate is lowered in order to level the difference in the thickness of the epitaxial film formed by the step.
- the film thickness may be uniform and the difference in film thickness needs to be leveled. Therefore, the epitaxial growth rate need not be lowered. Therefore, a decrease in throughput can be suppressed, and as a result, a SiC semiconductor device can be manufactured at a lower cost.
- the side wall surface of the concave portion 3a is perpendicular to the substrate surface has been described for the concave portion 3a, but the side wall surface may be an inclined tapered surface.
- the p-type channel layer 4 formed thereon is easily embedded in the recess 3a, and the embedding property can be improved.
- the concave portion 3a may be divided into a plurality of times so that the side wall surface has a stepped shape instead of being formed by one etching.
- a plurality of electric field relaxation layers 5 are arranged apart from each other in the cross section shown in FIGS. 1 and 4, that is, in a cross section parallel to the substrate surface. This indicates that the electric field relaxation layers 5 need only be separated from each other in at least the cross sections shown in FIGS. 1 and 4 and may be partially connected in different cross sections. For example, when the trench gate structure has a stripe shape extending in the direction perpendicular to the paper surface, the electric field relaxation layer 5 has a plurality of structures separated from each other.
- the electric field relaxation layer 5 has a lattice shape.
- the connection is partially made in a cross section different from that in FIGS.
- an n-channel type MOSFET in which the first conductivity type is n-type and the second conductivity type is p-type has been described as an example.
- the present disclosure can be applied to a channel type MOSFET. Further, the present invention can be applied not only to the MOSFET but also to the IGBT. In the case of IGBT, the conductivity type of the SiC substrate is changed from the first conductivity type to the second conductivity type with respect to the MOSFET, and other portions may have the same conductivity type.
Landscapes
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Crystallography & Structural Chemistry (AREA)
- Manufacturing & Machinery (AREA)
- Chemical & Material Sciences (AREA)
- Electrodes Of Semiconductors (AREA)
- Exposure Of Semiconductors, Excluding Electron Or Ion Beam Exposure (AREA)
- Recrystallisation Techniques (AREA)
Abstract
炭化珪素半導体装置の製造方法において、ドリフト層(3)の表面にマスク(20)を配置した後、前記マスクを用いてエッチングを行うことで、前記ドリフト層の上層部を部分的に除去した複数の凹部(3a)を前記基板の表面と平行な断面において互いに離間させて形成する。前記マスクを用いて前記凹部の底部に第2導電型不純物をイオン注入することで、前記断面において互いに離間した複数の第2導電型の電界緩和層(5)を形成する。前記凹部内における前記電界緩和層の表面を含めて前記ドリフト層の表面に第2導電型層を形成することでチャネル層(4)を形成する。
Description
本開示は、2014年1月24日に出願された日本出願番号2014-11642号に基づくもので、ここにその記載内容を援用する。
本開示は、トレンチゲートを有する炭化珪素(以下、SiCという)半導体装置の製造方法に関する。
高い破壊電界強度が得られるSiC半導体装置では、破壊電界強度が高いために高電界が発生し、トレンチゲート構造の素子を形成する場合、特にゲート底部に高電界が発生してしまう。このため、ゲート酸化膜に印加される電界が高くなり、ゲート酸化膜寿命が低下する。これを防ぐ為に、従来では、トレンチゲートが形成されるトレンチの近傍に電界緩和層となるp型不純物層を形成し、トレンチゲートに印加される電界を緩和できる構造が提案されている(特許文献1参照)。このようにトレンチの近傍に電界緩和層を形成する構造においては、電界緩和層の深さが深いほど、ゲート酸化膜に加わる電界が低下し、ゲート酸化膜寿命が確保し易くなる。
しかしながら、イオン注入で電界拡散層を形成する際には、イオンの届く深さに限界があるため、電界緩和層を深くまで形成できないという技術的課題があった。また、電界緩和層はトレンチゲートに近づくほどゲート底部の電界を緩和できる一方で、電界緩和層がゲートに近づき過ぎると電流経路が狭められてオン抵抗が上昇してしまうため、電界緩和層とゲートとの合わせ精度を確保することが重要となる。ところが、従来技術ではアライメントツリーのステップが多く、精度を確保することが困難であった。以下、これらの技術的課題について、図6A~図6Dを参照して具体的に説明する。
従来のトレンチゲート構造のSiC半導体装置の製造方法は次の通りである。まず、図6Aに示すように、n+型SiC基板J1の上にSiCにて構成されるn型SiCバッファ層J2およびn型ドリフト層J3を順に形成したのち、セル領域とは異なる部分にエッチングにより凹部で構成されるアライメントキーJ4を形成する。
次に、図6Bに示すように、n型ドリフト層J3の上に酸化膜J5を形成したのち、アライメントキーJ4を基準として酸化膜J5をパターニングし、マスクを形成する。マスクとなる酸化膜J5の上からp型不純物をイオン注入し、n型ドリフト層J3の表層部に電界緩和層J6を形成する。続いて、図6Cに示すように、酸化膜J5を除去した後、n型ドリフト層J3および電界緩和層J6の表面にp型チャネル層J7をエピタキシャル成長させる。そして、図6Dに示すようにn型ソース領域J8やp+型ボディ層J9の形成工程、トレンチJ10の形成工程、ゲート絶縁膜J11の形成工程、ゲート電極J12の形成工程、ソース電極J13やドレイン電極J14の形成工程などを行う。これにより、トレンチゲート構造のMOSFETを有するSiC半導体装置を製造できる。
このような製造方法において、イオン注入により電界緩和層J6を深くまで形成するには、イオン注入の加速エネルギーを大きくする必要がある。また、SiCでは不純物がほとんど熱拡散しないために、図7に示す不純物濃度プロファイルのように、多段注入によって不純物層をつないで連続させる必要がある。
しかしながら、加速エネルギーを大きくするには大きな加速管が必要となるため装置上の限界がある。さらに大きな加速エネルギーで注入されたイオンは、SiCの結晶に欠陥を発生させる。SiCでは高温アニールによる再結晶化が困難であるために、加速エネルギーを減らして、結晶欠陥の発生を最小限にすることが望ましく、加速エネルギーを大きくするのは好ましくない。また、注入段数が多くなるほどイオン注入の工程数が増えることになり、製造コストも高くなる。
また、電界緩和層J6はトレンチゲートが形成されるトレンチJ10に近づくほどゲート底部の電界緩和機能が向上する一方で、電界緩和層J6がトレンチJ10に近づき過ぎると電界緩和層J6とトレンチJ10の間の幅が狭くなる。つまり、これらの間に形成される電流経路が狭くなるため、オン抵抗が上昇してしまう。このため、電界緩和層J6とトレンチJ10との合わせ精度を確保することが重要となる。
さらに、電界緩和層J6とトレンチゲートのアライメントのために、電界緩和層J6を形成する工程の前にn型ドリフト層J3の表面に凹部を形成してアライメントキーJ4を作成していた。このため、電界緩和層J6とトレンチゲートの間のアライメントツリーが2段となり精度を確保することが困難となる。つまり、アライメントキーJ4に基づいて電界緩和層J6とトレンチJ10をそれぞれ形成することになるため、電界緩和層J6のアライメントズレとトレンチJ10のアライメントズレが別々に発生する。このため、2段分のズレが発生する可能性があり、精度を確保することが困難であった。
本開示は、大きな加速エネルギーでのイオン注入を行わなくても良いSiC半導体装置の製造方法を提供することを目的とする。
本開示の一態様に係るSiC半導体装置の製造方法では、炭化珪素からなる第1または第2導電型の基板上に、前記基板よりも低不純物濃度とされた第1導電型の炭化珪素からなるドリフト層を形成する。前記ドリフト層の表面にマスクを配置した後、前記マスクを用いてエッチングを行うことで、前記ドリフト層の上層部を部分的に除去した複数の凹部を前記基板の表面と平行な断面において互いに離間させて形成する。前記マスクを用いて前記凹部の底部に第2導電型不純物をイオン注入することで、前記断面において互いに離間した複数の第2導電型の電界緩和層を形成する。前記凹部内における前記電界緩和層の表面を含めて前記ドリフト層の表面に第2導電型層を形成することでチャネル層を形成する。前記チャネル層の表層部に第1導電型不純物をイオン注入することにより、前記ドリフト層よりも高濃度の第1導電型の炭化珪素にて構成されたソース領域を形成する。前記複数の電界緩和層の間において、前記ソース領域の表面から前記チャネル層を貫通して前記ドリフト層に達し、かつ、前記電界緩和層よりも浅いトレンチを形成する。前記トレンチの表面にゲート絶縁膜を形成する。前記トレンチ内において、前記ゲート絶縁膜の上にゲート電極を形成する。前記ソース領域および前記チャネル領域に電気的に接続されるソース電極を形成する。前記基板の裏面側にドレイン電極を形成する。
上記の製造方法では、前記ドリフト層の前記表面に前記凹部を形成し、前記凹部の前記底部に前記第2導電型不純物をイオン注入することで前記電界緩和層を形成している。このため、大きな加速エネルギーでのイオン注入を行わなくても前記電界緩和層をより深い位置まで形成することが可能となる。
本開示における上記あるいは他の目的、構成、利点は、下記の図面を参照しながら、以下の詳細説明から、より明白となる。図面において、
図1は、本開示の第1実施形態にかかるトレンチゲート構造のMOSFETを有するSiC半導体装置の断面図である。
図2Aは、図1に示すSiC半導体装置の製造工程の一部を示した断面図である。
図2Bは、図2Aに続くSiC半導体装置の製造工程の一部を示した断面図である。
図2Cは、図2Bに続くSiC半導体装置の製造工程の一部を示した断面図である。
図2Dは、図2Cに続くSiC半導体装置の製造工程の一部を示した断面図である。
図2Eは、図2Dに続くSiC半導体装置の製造工程の一部を示した断面図である。
図3は、図1に示すSiC半導体装置のトレンチゲート底部の電界強度と規格化オン抵抗について調べた結果を示した図である。
図4は、本開示の第2実施形態にかかるトレンチゲート構造のMOSFETを有するSiC半導体装置の断面図である。
図5Aは、図4に示すSiC半導体装置の製造工程の一部を示した断面図である。
図5Bは、図5Aに続くSiC半導体装置の製造工程の一部を示した断面図である。
図5Cは、図5Bに続くSiC半導体装置の製造工程の一部を示した断面図である。
図5Dは、図5Cに続くSiC半導体装置の製造工程の一部を示した断面図である。
図5Eは、図5Dに続くSiC半導体装置の製造工程の一部を示した断面図である。
図6Aは、従来のトレンチゲート型のMOSFETを有するSiC半導体装置の製造工程の一部を示した断面図である。
図6Bは、図6Aに続くSiC半導体装置の製造工程の一部を示した断面図である。
図6Cは、図6Bに続くSiC半導体装置の製造工程の一部を示した断面図である。
図6Dは、図6Cに続くSiC半導体装置の製造工程の一部を示した断面図である。
図7は、電界緩和層の深さ方向における不純物濃度プロファイルを示した図である。
以下、本開示の実施形態について図に基づいて説明する。なお、以下の各実施形態相互において、互いに同一もしくは均等である部分には、同一符号を付して説明を行う。
(第1実施形態)
本開示の第1実施形態について説明する。まず、本実施形態にかかる製造方法により製造される反転型のトレンチゲート構造のMOSFETを有するSiC半導体装置の構造について図1を参照して説明する。なお、図1では、MOSFETの1セル分しか記載していないが、図1に示すMOSFETと同様の構造のMOSFETが複数列隣り合うように配置されている。
本開示の第1実施形態について説明する。まず、本実施形態にかかる製造方法により製造される反転型のトレンチゲート構造のMOSFETを有するSiC半導体装置の構造について図1を参照して説明する。なお、図1では、MOSFETの1セル分しか記載していないが、図1に示すMOSFETと同様の構造のMOSFETが複数列隣り合うように配置されている。
図1に示すように、n型不純物(窒素など)が高濃度にドープされたSiC単結晶からなるn+型SiC基板1の上に、n型不純物がドープされたSiCからなるn型バッファ層2が形成されている。また、n型バッファ層2の上にはn型不純物がドープされたSiCからなるn型ドリフト層3が形成されている。n型バッファ層2は、n型不純物濃度がn+型SiC基板1より低く、かつ、n型ドリフト層3よりも高く形成されている。このため、n型ドリフト層3からn+型SiC基板1に向かって徐々にn型不純物濃度が高くなる構造とされている。n型バッファ層2やn型ドリフト層3の厚み、特にn型ドリフト層3の厚みは耐圧設計に応じた厚みとされるが、本実施形態ではn型バッファ層2の厚さを1μm以下、例えば0.5μmとし、n型ドリフト層3の厚さを5~20μm、例えば9.5μmとしている。
n型ドリフト層3の上には、p型不純物(ボロンやアルミニウムなど)がドープされたSiCからなるp型チャネル層4が形成されている。また、n型ドリフト層3には部分的に凹まされた凹部3aが形成されており、この凹部3aが形成された部分において、n型ドリフト層3の表層部、つまり凹部3aの底部より深い位置には、n型ドリフト層3のうち凹部3a以外の部分の表面よりも深い位置まで、p型不純物がドープされたSiCからなる電界緩和層5が形成されている。
p型チャネル層4は、例えば0.9μmの厚さで形成されている。電界緩和層5は、後述するトレンチゲート構造を構成するトレンチ7の両側に配置されている。また、電界緩和層5は、空乏層が広がったときに完全空乏化しないようにトレンチ7の側壁面から0.2μm以上離間し、かつ、電界緩和効果が発揮できるようにトレンチ7の側壁面からの距離が1.0μm以下となるようにレイアウトされている。例えば、電界緩和層5とトレンチ7の側壁面との間の距離が0.6~0.7μmとなるようにしてある。
電界緩和層5の底部は、トレンチ7の底部よりも深く、トレンチ7の底部よりも1.0μm以上深い位置(n型バッファ層2寄りの位置)まで形成されている。p型チャネル層4のうちトレンチ7に接している部分の底部からトレンチ7の底部までの距離が例えば0.2μmとされ、p型チャネル層4のうちトレンチ7に接している部分の底部から電界緩和層5の底部までの距離が例えば1.2μm以上とされている。
また、p型チャネル層4の上層部分には、n型不純物が高濃度にドープされたSiCからなるn+型ソース領域6が形成されている。さらに、p型チャネル層4およびn+型ソース領域6を貫通してn型ドリフト層3に達するように、例えば深さが1.1μm以上とされたトレンチ7が形成されている。このトレンチ7の側面と接するようにp型チャネル層4およびn+型ソース領域6が配置されている。トレンチ7の内壁面は酸化膜などによって構成されたゲート絶縁膜8で覆われており、ゲート絶縁膜8の表面に形成されたドープトPoly-Siにて構成されたゲート電極9により、トレンチ7内が埋め尽くされている。このように、トレンチ7内にゲート絶縁膜8およびゲート電極9を備えた構造により、トレンチゲート構造が構成されている。
なお、図1では示されていないが、トレンチゲート構造は、例えば紙面垂直方向を長手方向とした短冊状とされており、複数本のトレンチゲート構造が紙面左右方向に等間隔にストライプ状に並べられることで複数セルが備えられた構造とされている。
また、隣接するトレンチ7の間に配置されるp型チャネル層4の中央部、つまりn+型ソース領域6を挟んでトレンチ7の反対側に配置されるように、p型コンタクト領域としても機能するp型ボディ層10が形成されている。
n+型ソース領域6およびp型ボディ層10の表面には、ソース電極11が形成されている。ソース電極11は、複数の金属(例えばNi/Al等)にて構成されている。具体的には、n+型ソース領域6に接続される部分はn型SiCとオーミック接触可能な金属で構成され、p型ボディ層10を介してp型チャネル層4に接続される部分はp型SiCとオーミック接触可能な金属で構成されている。なお、ソース電極11は、層間絶縁膜12上に形成されることで、ゲート電極9に電気的に接続される図示しないゲート配線と電気的に分離されている。そして、層間絶縁膜12に形成されたコンタクトホールを通じて、ソース電極11はn+型ソース領域6およびp型ボディ層10と電気的に接触させられている。
さらに、n+型SiC基板1の裏面側にはn+型SiC基板1と電気的に接続されたドレイン電極13が形成されている。このような構造により、nチャネルタイプの反転型のトレンチゲート構造のMOSFETが構成されている。
このように構成されたMOSFETは、ゲート電極9に対してゲート電圧を印加すると、p型チャネル層4のうちトレンチ7の側面に接する部分が反転型チャネルとなり、ソース電極11とドレイン電極13との間に電流を流す。
このとき、ドレイン電圧としてシリコンデバイスの10倍近い高電圧(例えば1200V)が使用される。このため、この電圧の影響によりゲート絶縁膜8にもシリコンデバイスの10倍近い電界がかかり、ゲート絶縁膜8(特に、ゲート絶縁膜8のうちのトレンチ7の底部において)に電界集中が発生し得る。しかしながら、本実施形態では、トレンチ7よりも深い電界緩和層5を備えた構造としている。このため、電界緩和層5とn型ドリフト層3とのPN接合部での空乏層がn型ドリフト層3側に大きく伸びることになり、ドレイン電圧の影響による高電圧がゲート絶縁膜8に入り込み難くなる。
このため、ゲート絶縁膜8内での電界集中、特にゲート絶縁膜8のうちのトレンチ7の底部での電界集中を緩和することが可能となる。これにより、ゲート絶縁膜8が破壊されることを防止することが可能となる。
次に、図1に示すトレンチゲート型のMOSFETの製造方法について、図2A~図2Eを参照して説明する。
図2Aに示す工程では、まず、高濃度にn型不純物がドープされたSiC単結晶からなるn+型SiC基板1を用意する。そして、このn+型SiC基板1の表面に、n型バッファ層2およびn型ドリフト層3を順にエピタキシャル成長させる。例えば、n型バッファ層2を0.5μm、n型ドリフト層3を9.5μmの厚さで形成する。このとき、エピタキシャル成長装置内へのn型不純物の導入量を切替えることで、n型バッファ層2とn型ドリフト層3の不純物濃度が異なった値となるようにしている。
次に、n型ドリフト層3の上に、酸化膜などのマスク材料をデポジションしたのち、これをパターニングすることで、電界緩和層5の形成予定領域およびアライメントキー21の形成予定領域が開口するマスク20を形成する。アライメントキー21の形予定領域としては、例えば素子形成に用いられないダイシング領域やウェハ外縁部などとすると好ましい。そして、このマスク20を用いて、反応イオンエッチング(RIE)などの異方性エッチングを行う。これにより、マスク20の開口部においてn型ドリフト層3の表層部を例えば0.2~1.0μmの深さ除去し、凹部3aおよび窪みによって構成されるアライメントキー21を形成する。このとき、凹部3aおよびアライメントキー21を同じマスク20を用いて同時に形成していることから、これらをアライメントズレ無く形成することが可能となる。
図2Bに示す工程では、凹部3aの形成に用いたマスク20をそのまま用いて、基板表面に対する法線方向からp型不純物をイオン注入する。これにより、凹部3aの底部から更に深い位置に掛けてp型不純物がドープされ、電界緩和層5が形成される。このとき、凹部3aを形成しているため、p型チャネル層4のうち凹部3aが形成されていない部分の底部から電界緩和層5の底部までの距離を大きくすることができる。したがって、大きな加速エネルギーを発生可能な加速管を有するイオン注入装置でなくても、電界緩和層5の底部をより深くすることが可能となる。
また、凹部3aの形成に用いたマスク20をイオン注入用マスクとしても用いている。このように、マスク20によって凹部3aの形成用のエッチングマスクとイオン注入マスクとの共用化を図ることで、製造工程の簡略化が図れると共に、マスクズレによる凹部3aと電界緩和層5の位置ズレを防止することが可能となる。
図2Cに示す工程では、マスク20を除去した後、凹部3aの底部に形成された電界緩和層5の表面およびn型ドリフト層3の表面にp型チャネル層4をエピタキシャル成長させる。これにより、p型チャネル層4と電界緩和層5が繋がる。このとき、p型チャネル層4のうち、電界緩和層5の表面に形成された部分とn型ドリフト層3のうち離間して配置された凹部3aの間に位置する部分の表面に形成された部分とが平坦な形状となるように、エピタキシャル成長レートを調整している。
なお、このときにアライメントキー21の上にもp型チャネル層4が形成されることになる。しかしながら、凹部3aよりもアライメントキー21の幅(開口面積)を広くしておくことで、アライメントキー21の窪みが残り、それが新たなアライメントキー21として機能する。
図2Dに示す工程では、まず、p型チャネル層4の表面にn+型ソース領域6の形成予定領域が開口するマスク(図示せず)を形成したのち、この上からn型不純物を高濃度にイオン注入することでn+型ソース領域6を形成する。同様に、p型チャネル層4の表面にp型ボディ層10の形成予定領域が開口するマスク(図示せず)を形成したのち、この上からp型不純物を高濃度にイオン注入することでp型ボディ層10を形成する。
続いて、n+型ソース領域6やp型ボディ層10およびp型チャネル層4のうち表面から露出している部分を覆いつつ、トレンチ7の形成予定領域が開口するエッチングマスク22を配置する。そして、エッチングマスク22を用いた異方性エッチングを行ったのち、必要に応じて等方性エッチングや犠牲酸化工程を行うことで、トレンチ7を形成する。例えばトレンチ7を深さが1.1μm以上で形成している。これにより、p型チャネル層4およびn+型ソース領域6を貫通してn型ドリフト層3に達しつつ、隣り合う電界緩和層5の間において、電界緩和層5から離間するように配置されたトレンチ7を形成することができる。
このとき、アライメントキー21を基準にしてエッチングマスク22のパターニングを行っている。そして、アライメントキー21が凹部3aに対して位置ズレ無く形成されていることから、エッチングマスク22の開口部のアライメントズレとして1段分のズレしか発生しない。つまり、アライメントキー21を基準としてエッチングマスク22のアライメントを取ることは、凹部3aを基準としてエッチングマスク22のアライメントを取ることと同じであり、1回分のアライメントズレしか発生しない。このため、トレンチ7と電界緩和層5とのアライメント精度を確保することが可能となる。
図2Eに示す工程では、エッチングマスク22を除去してからゲート酸化工程を行うことでゲート絶縁膜8を形成する。また、ゲート絶縁膜8の表面に不純物をドーピングしたポリシリコン層を成膜したのち、これをパターニングすることでゲート電極9を形成する。これにより、トレンチゲート構造が形成される。
さらに、層間絶縁膜12を成膜したのち、層間絶縁膜12をパターニングしてn+型ソース領域6やp型ボディ層10に繋がるコンタクトホールを形成すると共に、ゲート電極9に繋がるコンタクトホールを別断面に形成する。続いて、コンタクトホール内を埋め込むように電極材料を成膜したのち、これをパターニングすることでソース電極11や図示しないゲート配線を形成する。そして、n+型SiC基板1の裏面側にドレイン電極13を形成することで、図1に示したMOSFETが完成する。
以上説明したように、本実施形態では、n型ドリフト層3の表面に凹部3aを形成し、この凹部3aの底部にp型不純物をイオン注入することで電界緩和層5を形成している。このため、大きな加速エネルギーでのイオン注入を行わなくても電界緩和層5をより深い位置まで形成することが可能となる。
また、凹部3aの形成時に同時にアライメントキー21を形成しており、このアライメントキー21を用いてトレンチ7の形成用のエッチングマスク22を形成している。このため、トレンチ7と電界緩和層5とのアライメント精度を確保することが可能となる。
したがって、大きな加速エネルギーでのイオン注入を行わなくても良く、かつ、トレンチゲートと電界緩和層5のアライメント精度を確保することが可能なSiC半導体装置の製造方法とすることができる。
図3に、図1に示すSiC半導体装置のドレイン-ソース間電圧を1200Vとしたときのトレンチゲート底部の電界強度と規格化オン抵抗について調べた結果を示す。具体的には、図3は、トレンチ7の側壁面から電界緩和層5までの距離を一定距離とし、p型チャネル層4のうちトレンチ7に接している部分の底部から電界緩和層5の底部までの距離を変化させた場合について調べた結果を示している。この図に示すように、p型チャネル層4のうちトレンチ7に接している部分の底部から電界緩和層5の底部までの距離が大きくなるほど、つまり電界緩和層5の深さが深くなるほどトレンチゲート底部の電界強度が低下している。しかしながら、p型チャネル層4のうちトレンチ7に接している部分の底部から電界緩和層5の底部までの距離が大きくなっても、規格化オン抵抗については所望の値を維持できている。したがって、本実施形態のように電界緩和層5の底部の深さを深くできることにより、上記効果が得られることが判る。
(第2実施形態)
本開示の第2実施形態について説明する。本実施形態は、第1実施形態に対してn+型ソース領域6などの形状を変更したものであり、その他については第1実施形態と同様であるため、第1実施形態と異なる部分についてのみ説明する。
本開示の第2実施形態について説明する。本実施形態は、第1実施形態に対してn+型ソース領域6などの形状を変更したものであり、その他については第1実施形態と同様であるため、第1実施形態と異なる部分についてのみ説明する。
図4に示すように、本実施形態の製造方法により製造されるSiC半導体装置では、トレンチ7の側壁面から所定距離の範囲、具体的には凹部3aが形成されていない位置と対応する部分において、n+型ソース領域6が部分的に突き出した形状となっている。また、p型ボディ層10がn+型ソース領域6の突き出した部分よりも深い位置に形成された構造となっている。
具体的には、本実施形態でも、図5A~図5Eに示すように第1実施形態で説明した図2A~図2Eと同様の工程を行うことでSiC半導体装置を製造しているが、図5Cに示す工程において、p型チャネル層4を凹部3aの段差に沿うように、つまり段差が残るようにエピタキシャル成長させることで形成している。このため、図5Dに示す工程においてn型不純物をイオン注入したときに、n+型ソース領域6が部分的に突出した形状となり、p型不純物をイオン注入したときに、より深い位置にp型ボディ層10が形成されることになる。
このため、トレンチゲート構造を構成するトレンチ7の側壁面からp型ボディ層10までの距離が第1実施形態の構造とする場合よりも近づく。これにより、図4中に示したバックゲート抵抗が小さくなり、MOSFETの閾値の安定化が図れると共に寄生動作の抑制を図ることができる。
なお、一般的に、エピタキシャル成長において、段差を埋め込んだ上で堆積後のエピタキシャル膜の表面を平坦にするには、段差によるエピタキシャル膜の成膜厚の差を平準化するためにエピタキシャル成長レートを低くする必要がある。これに対して、本実施形態のように、凹部3aの段差に沿うようにp型チャネル層4を成膜する場合、均一膜厚とすれば良く、成膜厚の差を平準化する必要が無いため、エピタキシャル成長レートを低くしなくても良い。したがって、スループットの低下を抑制でき、その結果、より低コストにSiC半導体装置を製造することが可能となる。
(他の実施形態)
本開示は上記した実施形態に限定されるものではなく、適宜変更が可能である。
本開示は上記した実施形態に限定されるものではなく、適宜変更が可能である。
例えば、上記実施形態では、凹部3aついては、凹部3aの側壁面が基板表面に対して垂直となるようにする場合について説明したが、側壁面が傾斜したテーパ面となるようにしてもよい。その場合、その上に形成されるp型チャネル層4が凹部3a内に埋め込まれ易くなり、埋め込み性を向上することが可能となる。また、凹部3aを1回のエッチングで形成するのではなく、複数回に分けて行って側壁面が階段状となるようにしても良い。
また、上記実施形態では、図1、図4に示す断面、つまり基板表面に対して平行な一断面において、電界緩和層5が複数互いに離間して配置された構造とされている。これは、少なくとも図1、図4に示す断面において電界緩和層5が互いに分離されていれば良いことを示しており、異なる断面において部分的に繋がっていても良い。例えば、トレンチゲート構造が紙面垂直方向に延設されるようなストライプ状である場合、電界緩和層5は互いに分離した複数個の構造となる。これに対して、トレンチゲート構造が例えば四角形状などで、その周囲に電界緩和層5が配置されるような場合や、トレンチ7がストライプ状であっても、電界緩和層5が格子状とされるような場合には、図1、図4とは異なる断面で部分的に接続される。
また、上記各実施形態では、第1導電型をn型、第2導電型をp型としたnチャネルタイプのMOSFETを例に挙げて説明したが、各構成要素の導電型を反転させたpチャネルタイプのMOSFETに対しても本開示を適用することができる。また、MOSFETに限らず、IGBTに対しても適用することができる。IGBTの場合、MOSFETに対してSiC基板の導電型を第1導電型から第2導電型に変えた構造となり、他の部分については同じ導電型で良い。
Claims (4)
- 炭化珪素からなる第1または第2導電型の基板(1)上に、前記基板よりも低不純物濃度とされた第1導電型の炭化珪素からなるドリフト層(3)を形成することと、
前記ドリフト層の表面にマスク(20)を配置した後、前記マスクを用いてエッチングを行うことで、前記ドリフト層の上層部を部分的に除去した複数の凹部(3a)を前記基板の表面と平行な断面において互いに離間させて形成することと、
前記マスクを用いて前記凹部の底部に第2導電型不純物をイオン注入することで、前記断面において互いに離間した複数の第2導電型の電界緩和層(5)を形成することと、
前記凹部内における前記電界緩和層の表面を含めて前記ドリフト層の表面に第2導電型層を形成することでチャネル層(4)を形成することと、
前記チャネル層の表層部に第1導電型不純物をイオン注入することにより、前記ドリフト層よりも高濃度の第1導電型の炭化珪素にて構成されたソース領域(6)を形成することと、
前記複数の電界緩和層の間において、前記ソース領域の表面から前記チャネル層を貫通して前記ドリフト層に達し、かつ、前記電界緩和層よりも浅いトレンチ(7)を形成することと、
前記トレンチの表面にゲート絶縁膜(8)を形成することと、
前記トレンチ内において、前記ゲート絶縁膜の上にゲート電極(9)を形成することと、
前記ソース領域および前記チャネル層に電気的に接続されるソース電極(12)を形成することと、
前記基板の裏面側にドレイン電極(13)を形成することと、を含んでいる炭化珪素半導体装置の製造方法。 - 前記凹部を形成する際に、前記凹部とは異なる部分に窪みによって構成されるアライメントキー(21)を形成する請求項1に記載の炭化珪素半導体装置の製造方法。
- 前記チャネル層を形成する際に、前記チャネル層のうち前記電界緩和層上に形成される部分と前記断面において離間して配置された前記電界緩和層の間の上に形成される部分とが平坦となるようにしつつ、前記アライメントキーの上に形成される部分については前記窪みが残されるように前記チャネル層を形成する請求項2に記載の炭化珪素半導体装置の製造方法。
- 前記チャネル層を形成する際に、前記チャネル層のうち前記電界緩和層上に形成される部分が前記断面において離間して配置された前記電界緩和層の間の上に形成される部分よりも凹み、かつ、前記アライメントキーの上に形成される部分について前記窪みが残されるように前記チャネル層を形成する請求項2に記載の炭化珪素半導体装置の製造方法。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US15/113,484 US9954073B2 (en) | 2014-01-24 | 2015-01-14 | Method for manufacturing silicon carbide semiconductor device |
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2014-011642 | 2014-01-24 | ||
JP2014011642A JP6179409B2 (ja) | 2014-01-24 | 2014-01-24 | 炭化珪素半導体装置の製造方法 |
Publications (1)
Publication Number | Publication Date |
---|---|
WO2015111387A1 true WO2015111387A1 (ja) | 2015-07-30 |
Family
ID=53681202
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
PCT/JP2015/000124 WO2015111387A1 (ja) | 2014-01-24 | 2015-01-14 | 炭化珪素半導体装置の製造方法 |
Country Status (3)
Country | Link |
---|---|
US (1) | US9954073B2 (ja) |
JP (1) | JP6179409B2 (ja) |
WO (1) | WO2015111387A1 (ja) |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20180182889A1 (en) * | 2016-12-27 | 2018-06-28 | Toyota Jidosha Kabushiki Kaisha | SiC-MOSFET AND METHOD OF MANUFACTURING THE SAME |
WO2018147466A1 (ja) * | 2017-02-13 | 2018-08-16 | 富士電機株式会社 | 半導体装置 |
Families Citing this family (12)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP6611532B2 (ja) | 2015-09-17 | 2019-11-27 | ローム株式会社 | 半導体装置および半導体装置の製造方法 |
CN106920834A (zh) * | 2016-01-22 | 2017-07-04 | 厦门芯晶亮电子科技有限公司 | 降低逆向漏电流的SiC MOSFET组件及其制造方法 |
CN107546255A (zh) * | 2016-06-28 | 2018-01-05 | 厦门芯晶亮电子科技有限公司 | 降低逆向漏电流的GaN场效应管组件胞架构 |
JP7182850B2 (ja) * | 2016-11-16 | 2022-12-05 | 富士電機株式会社 | 炭化珪素半導体装置および炭化珪素半導体装置の製造方法 |
JP6673232B2 (ja) * | 2017-01-17 | 2020-03-25 | 株式会社デンソー | 炭化珪素半導体装置 |
JP6791083B2 (ja) | 2017-09-28 | 2020-11-25 | 豊田合成株式会社 | 半導体装置の製造方法 |
JP6927112B2 (ja) | 2018-03-27 | 2021-08-25 | 豊田合成株式会社 | 半導体装置の製造方法 |
JP7110796B2 (ja) * | 2018-07-30 | 2022-08-02 | 株式会社デンソー | 半導体装置の製造方法 |
JP7140642B2 (ja) * | 2018-11-15 | 2022-09-21 | トヨタ自動車株式会社 | スイッチング素子 |
EP3690952A1 (en) * | 2019-01-29 | 2020-08-05 | Nexperia B.V. | Trench gate semiconductor device and method of manufacture |
DE102019207761A1 (de) * | 2019-05-27 | 2020-12-03 | Robert Bosch Gmbh | Verfahren zur Herstellung eines Leistungstransistors und Leistungstransistor |
JP7548021B2 (ja) | 2021-01-12 | 2024-09-10 | 株式会社デンソー | 炭化珪素半導体装置の製造方法 |
Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2009260064A (ja) * | 2008-04-17 | 2009-11-05 | Denso Corp | 炭化珪素半導体装置 |
JP2010206096A (ja) * | 2009-03-05 | 2010-09-16 | Toshiba Corp | 半導体装置及びその製造方法 |
JP2011165777A (ja) * | 2010-02-08 | 2011-08-25 | Advanced Power Device Research Association | 窒化ガリウム半導体装置及びその製造方法 |
JP2013214658A (ja) * | 2012-04-03 | 2013-10-17 | Denso Corp | 炭化珪素半導体装置およびその製造方法 |
Family Cites Families (15)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP3158973B2 (ja) | 1995-07-20 | 2001-04-23 | 富士電機株式会社 | 炭化けい素縦型fet |
US6573534B1 (en) | 1995-09-06 | 2003-06-03 | Denso Corporation | Silicon carbide semiconductor device |
FR2738394B1 (fr) | 1995-09-06 | 1998-06-26 | Nippon Denso Co | Dispositif a semi-conducteur en carbure de silicium, et son procede de fabrication |
JPH1098188A (ja) * | 1996-08-01 | 1998-04-14 | Kansai Electric Power Co Inc:The | 絶縁ゲート半導体装置 |
JPH10321848A (ja) * | 1997-05-22 | 1998-12-04 | Nissan Motor Co Ltd | 半導体装置の製造方法 |
JP2006210693A (ja) * | 2005-01-28 | 2006-08-10 | Nissan Motor Co Ltd | 半導体装置及び半導体装置の製造方法 |
US7629616B2 (en) | 2007-02-28 | 2009-12-08 | Cree, Inc. | Silicon carbide self-aligned epitaxial MOSFET for high powered device applications |
JP4798119B2 (ja) | 2007-11-06 | 2011-10-19 | 株式会社デンソー | 炭化珪素半導体装置およびその製造方法 |
US7989882B2 (en) | 2007-12-07 | 2011-08-02 | Cree, Inc. | Transistor with A-face conductive channel and trench protecting well region |
JP4924440B2 (ja) | 2008-01-14 | 2012-04-25 | 株式会社デンソー | 炭化珪素半導体装置の製造方法 |
JP5721308B2 (ja) * | 2008-03-26 | 2015-05-20 | ローム株式会社 | 半導体装置 |
JP5613995B2 (ja) * | 2009-04-28 | 2014-10-29 | 富士電機株式会社 | 炭化珪素半導体装置およびその製造方法 |
JP2012069824A (ja) | 2010-09-24 | 2012-04-05 | Seiko Instruments Inc | 半導体装置および半導体装置の製造方法 |
JP2012074441A (ja) * | 2010-09-28 | 2012-04-12 | Toshiba Corp | 電力用半導体装置 |
JP2013232533A (ja) * | 2012-04-27 | 2013-11-14 | Rohm Co Ltd | 半導体装置および半導体装置の製造方法 |
-
2014
- 2014-01-24 JP JP2014011642A patent/JP6179409B2/ja not_active Expired - Fee Related
-
2015
- 2015-01-14 US US15/113,484 patent/US9954073B2/en active Active
- 2015-01-14 WO PCT/JP2015/000124 patent/WO2015111387A1/ja active Application Filing
Patent Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2009260064A (ja) * | 2008-04-17 | 2009-11-05 | Denso Corp | 炭化珪素半導体装置 |
JP2010206096A (ja) * | 2009-03-05 | 2010-09-16 | Toshiba Corp | 半導体装置及びその製造方法 |
JP2011165777A (ja) * | 2010-02-08 | 2011-08-25 | Advanced Power Device Research Association | 窒化ガリウム半導体装置及びその製造方法 |
JP2013214658A (ja) * | 2012-04-03 | 2013-10-17 | Denso Corp | 炭化珪素半導体装置およびその製造方法 |
Cited By (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20180182889A1 (en) * | 2016-12-27 | 2018-06-28 | Toyota Jidosha Kabushiki Kaisha | SiC-MOSFET AND METHOD OF MANUFACTURING THE SAME |
US10770579B2 (en) * | 2016-12-27 | 2020-09-08 | Toyota Jidosha Kabushiki Kaisha | SiC-MOSFET and method of manufacturing the same |
WO2018147466A1 (ja) * | 2017-02-13 | 2018-08-16 | 富士電機株式会社 | 半導体装置 |
US11201208B2 (en) | 2017-02-13 | 2021-12-14 | Fuji Electric Co., Ltd. | Semiconductor device |
US12027578B2 (en) | 2017-02-13 | 2024-07-02 | Fuji Electric Co., Ltd. | Semiconductor device |
Also Published As
Publication number | Publication date |
---|---|
US9954073B2 (en) | 2018-04-24 |
JP6179409B2 (ja) | 2017-08-16 |
US20170012109A1 (en) | 2017-01-12 |
JP2015138958A (ja) | 2015-07-30 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP6179409B2 (ja) | 炭化珪素半導体装置の製造方法 | |
JP6428489B2 (ja) | 炭化珪素半導体装置およびその製造方法 | |
JP6341074B2 (ja) | 半導体装置の製造方法 | |
JP6048317B2 (ja) | 炭化珪素半導体装置 | |
JP6354525B2 (ja) | 炭化珪素半導体装置の製造方法 | |
US10446649B2 (en) | Silicon carbide semiconductor device | |
WO2016042738A1 (ja) | 炭化珪素半導体装置およびその製造方法 | |
US20140203356A1 (en) | Semiconductor device including vertical semiconductor element | |
JP5790573B2 (ja) | 炭化珪素半導体装置およびその製造方法 | |
JP2012169386A (ja) | 炭化珪素半導体装置およびその製造方法 | |
US20190035883A1 (en) | Method for manufacturing compound semiconductor device and compound semiconductor device | |
JP2012134376A (ja) | 炭化珪素半導体装置およびその製造方法 | |
WO2018110556A1 (ja) | 炭化珪素半導体装置およびその製造方法 | |
CN104718624A (zh) | 碳化硅半导体装置及其制造方法 | |
WO2013042327A1 (ja) | 炭化珪素半導体装置の製造方法 | |
KR20160018322A (ko) | 반도체 장치의 제조 방법 | |
WO2017145548A1 (ja) | 化合物半導体装置およびその製造方法 | |
US9825125B2 (en) | Silicon carbide semiconductor device and manufacturing method of silicon carbide semiconductor device | |
CN102760768A (zh) | 碳化硅半导体器件 | |
JP4491307B2 (ja) | 半導体装置およびその製造方法 | |
JP6207627B2 (ja) | 半導体装置 | |
JP6061504B2 (ja) | 半導体装置及び半導体装置の製造方法 | |
JP5390760B2 (ja) | 半導体装置の製造方法および半導体装置 | |
JP2023070568A (ja) | 半導体装置およびその製造方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
121 | Ep: the epo has been informed by wipo that ep was designated in this application |
Ref document number: 15740898 Country of ref document: EP Kind code of ref document: A1 |
|
WWE | Wipo information: entry into national phase |
Ref document number: 15113484 Country of ref document: US |
|
NENP | Non-entry into the national phase |
Ref country code: DE |
|
122 | Ep: pct application non-entry in european phase |
Ref document number: 15740898 Country of ref document: EP Kind code of ref document: A1 |