WO2007060784A1 - 回路モジュールの製造方法および回路モジュール - Google Patents
回路モジュールの製造方法および回路モジュール Download PDFInfo
- Publication number
- WO2007060784A1 WO2007060784A1 PCT/JP2006/318495 JP2006318495W WO2007060784A1 WO 2007060784 A1 WO2007060784 A1 WO 2007060784A1 JP 2006318495 W JP2006318495 W JP 2006318495W WO 2007060784 A1 WO2007060784 A1 WO 2007060784A1
- Authority
- WO
- WIPO (PCT)
- Prior art keywords
- insulating resin
- resin layer
- shield layer
- hole
- module substrate
- Prior art date
Links
Classifications
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K1/00—Printed circuits
- H05K1/02—Details
- H05K1/0213—Electrical arrangements not otherwise provided for
- H05K1/0216—Reduction of cross-talk, noise or electromagnetic interference
- H05K1/0218—Reduction of cross-talk, noise or electromagnetic interference by printed shielding conductors, ground planes or power plane
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/50—Assembly of semiconductor devices using processes or apparatus not provided for in a single one of the groups H01L21/18 - H01L21/326 or H10D48/04 - H10D48/07 e.g. sealing of a cap to a base of a container
- H01L21/56—Encapsulations, e.g. encapsulation layers, coatings
- H01L21/561—Batch processing
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/28—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
- H01L23/31—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape
- H01L23/3107—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed
- H01L23/3121—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed a substrate forming part of the encapsulation
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/552—Protection against radiation, e.g. light or electromagnetic waves
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/93—Batch processes
- H01L24/95—Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips
- H01L24/97—Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips the devices being connected to a common substrate, e.g. interposer, said common substrate being separable into individual assemblies after connecting
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L25/00—Assemblies consisting of a plurality of semiconductor or other solid state devices
- H01L25/03—Assemblies consisting of a plurality of semiconductor or other solid state devices all the devices being of a type provided for in a single subclass of subclasses H10B, H10F, H10H, H10K or H10N, e.g. assemblies of rectifier diodes
- H01L25/04—Assemblies consisting of a plurality of semiconductor or other solid state devices all the devices being of a type provided for in a single subclass of subclasses H10B, H10F, H10H, H10K or H10N, e.g. assemblies of rectifier diodes the devices not having separate containers
- H01L25/065—Assemblies consisting of a plurality of semiconductor or other solid state devices all the devices being of a type provided for in a single subclass of subclasses H10B, H10F, H10H, H10K or H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H10D89/00
- H01L25/0657—Stacked arrangements of devices
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L25/00—Assemblies consisting of a plurality of semiconductor or other solid state devices
- H01L25/16—Assemblies consisting of a plurality of semiconductor or other solid state devices the devices being of types provided for in two or more different subclasses of H10B, H10D, H10F, H10H, H10K or H10N, e.g. forming hybrid circuits
- H01L25/165—Containers
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K3/00—Apparatus or processes for manufacturing printed circuits
- H05K3/40—Forming printed elements for providing electric connections to or between printed circuits
- H05K3/403—Edge contacts; Windows or holes in the substrate having plural connections on the walls thereof
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2225/00—Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
- H01L2225/03—All the devices being of a type provided for in the same main group of the same subclass of class H10, e.g. assemblies of rectifier diodes
- H01L2225/04—All the devices being of a type provided for in the same main group of the same subclass of class H10, e.g. assemblies of rectifier diodes the devices not having separate containers
- H01L2225/065—All the devices being of a type provided for in the same main group of the same subclass of class H10
- H01L2225/06503—Stacked arrangements of devices
- H01L2225/06541—Conductive via connections through the device, e.g. vertical interconnects, through silicon via [TSV]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/48—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
- H01L23/488—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
- H01L23/498—Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
- H01L23/49822—Multilayer substrates
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/48—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
- H01L23/488—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
- H01L23/498—Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
- H01L23/49827—Via connections through the substrates, e.g. pins going through the substrate, coaxial cables
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/48—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
- H01L23/488—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
- H01L23/498—Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
- H01L23/49833—Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers the chip support structure consisting of a plurality of insulating substrates
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L25/00—Assemblies consisting of a plurality of semiconductor or other solid state devices
- H01L25/16—Assemblies consisting of a plurality of semiconductor or other solid state devices the devices being of types provided for in two or more different subclasses of H10B, H10D, H10F, H10H, H10K or H10N, e.g. forming hybrid circuits
- H01L25/162—Assemblies consisting of a plurality of semiconductor or other solid state devices the devices being of types provided for in two or more different subclasses of H10B, H10D, H10F, H10H, H10K or H10N, e.g. forming hybrid circuits the devices being mounted on two or more different substrates
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01004—Beryllium [Be]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01005—Boron [B]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01006—Carbon [C]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01029—Copper [Cu]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01033—Arsenic [As]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01074—Tungsten [W]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01078—Platinum [Pt]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/013—Alloys
- H01L2924/014—Solder alloys
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/19—Details of hybrid assemblies other than the semiconductor or other solid state devices to be connected
- H01L2924/1901—Structure
- H01L2924/1904—Component type
- H01L2924/19041—Component type being a capacitor
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/19—Details of hybrid assemblies other than the semiconductor or other solid state devices to be connected
- H01L2924/1901—Structure
- H01L2924/1904—Component type
- H01L2924/19043—Component type being a resistor
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/30—Technical effects
- H01L2924/301—Electrical effects
- H01L2924/3025—Electromagnetic shielding
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K3/00—Apparatus or processes for manufacturing printed circuits
- H05K3/0011—Working of insulating substrates or insulating layers
- H05K3/0044—Mechanical working of the substrate, e.g. drilling or punching
- H05K3/0052—Depaneling, i.e. dividing a panel into circuit boards; Working of the edges of circuit boards
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K3/00—Apparatus or processes for manufacturing printed circuits
- H05K3/22—Secondary treatment of printed circuits
- H05K3/28—Applying non-metallic protective coatings
- H05K3/284—Applying non-metallic protective coatings for encapsulating mounted components
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K3/00—Apparatus or processes for manufacturing printed circuits
- H05K3/40—Forming printed elements for providing electric connections to or between printed circuits
- H05K3/42—Plated through-holes or plated via connections
- H05K3/429—Plated through-holes specially for multilayer circuits, e.g. having connections to inner circuit layers
-
- Y—GENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y10—TECHNICAL SUBJECTS COVERED BY FORMER USPC
- Y10T—TECHNICAL SUBJECTS COVERED BY FORMER US CLASSIFICATION
- Y10T29/00—Metal working
- Y10T29/49—Method of mechanical manufacture
- Y10T29/49002—Electrical device making
- Y10T29/49117—Conductor or circuit manufacturing
- Y10T29/49124—On flat or curved insulated base, e.g., printed circuit, etc.
- Y10T29/4913—Assembling to base an electrical component, e.g., capacitor, etc.
- Y10T29/49146—Assembling to base an electrical component, e.g., capacitor, etc. with encapsulating, e.g., potting, etc.
Definitions
- the present invention relates to a circuit module using a component built-in substrate, and more particularly to a circuit module having an electromagnetic shielding function and a manufacturing method thereof.
- circuit modules such as voltage controlled oscillators (VCO) and antenna switches used in wireless devices such as mobile phones and automobile phones and other various communication devices are mounted on a module substrate.
- VCO voltage controlled oscillators
- antenna switches used in wireless devices such as mobile phones and automobile phones and other various communication devices are mounted on a module substrate.
- circuit modules having a structure covered with shield electrodes are known.
- FIG. 12 shows an example of a circuit module having an electromagnetic shielding function.
- a ground electrode 61 and an input / output electrode 62 are formed on the front surface of the wiring board 60, and a terminal electrode 63 is formed on the back surface.
- Inner vias 64 and internal wirings 65 are formed inside the wiring board 60.
- circuit component 66 is bonded to ground electrode 61 and input / output electrode 62 with conductive bonding material 67 such as solder or conductive adhesive
- insulating resin layer is placed on wiring board 60 so as to enclose circuit component 66.
- the outer surface of the insulating resin layer 68 and the peripheral surface of the wiring board 60 are covered with an electromagnetic shield layer 69.
- a wiring board 60 in a collective board state is prepared, and a circuit component 66 is mounted on the wiring board 60 and sealed with an insulating resin layer 68. After that, the substrate is divided into sub-boards, and then the electromagnetic shield layer 69 is provided.
- the upper surface of the insulating resin layer 68 is capable of forming the shield layer 69 in a collective substrate state.
- the side surfaces of the insulating resin layer 68 and the wiring substrate 60 are formed after being divided into child boards. There must be. As a result, there is a problem in that quality variations tend to occur due to poor productivity.
- Patent Document 1 proposes a circuit module in which a shield layer covering four sides of a component mounting surface is formed and excellent in productivity.
- FIG. 13 shows an example of a manufacturing process of the circuit module disclosed in Patent Document 1.
- a multilayer wiring board 70 in a collective board state is prepared (a), solder or conductive adhesive 71 is printed on the wiring board 70 (b), circuit components 72 are mounted (c), and insulation is performed.
- the resin layer 73 (d) and forming the shield layer 74 on the upper surface the insulating resin layer 73 is cured by heat treatment (e), and on the wiring board 70 at the boundary with the adjacent sub board.
- a cut groove 76 is provided in the insulating resin layer 73 to a height at which the ground electrode 75 is exposed (f), the cut groove 76 is filled with a conductive material 77 and thermally cured (g), and then the cut groove 76 is filled. Therefore, it is separated into pieces by cutting with a blade thinner than the width of the cutting groove 76.
- the depth of the cutting groove for filling the conductive material for shielding is the surface where the ground electrode formed on the surface of the wiring board is exposed.
- the depth of the cutting groove cannot be made too deep in order to ensure the mechanical strength of the collective board when filling the conductive material. For this reason, the thickness of the wiring board cannot be reduced so much that a portion where the shield layer is not formed on the side surface of the wiring board occurs. Therefore, there is a problem that sufficient shielding properties cannot be obtained.
- Patent Document 1 it is not easy to accurately match the depth of the cutting groove with the height at which the ground electrode formed on the surface of the wiring board is exposed. May cause a decrease in productivity.
- Patent Document 1 Japanese Patent Laid-Open No. 2005-159227
- a preferred embodiment of the present invention is to provide a method for manufacturing a circuit module and a circuit module that can be easily manufactured and can obtain good shielding properties.
- first through hole Forming a first through hole extending in a thickness direction in a part, forming a first electrode film connected to a first shield layer on an inner surface of the first through hole, and the first A step of filling the through hole with a filler, a step of forming a second through hole extending in the thickness direction in the remaining portion of the board boundary line of the module substrate and the insulating resin layer, and a step of forming the second through hole Forming a first shield layer and a second electrode film connected to the first electrode film on the inner surface, and cutting the filler filled in the first through hole along a boundary line of the sub board; And dividing the substrate into sub-substrates.
- a step of preparing a module substrate in an assembled substrate state in which child substrates are assembled, and a circuit component on the module substrate A step of forming an insulating resin layer on the entire upper surface of the module substrate so as to enclose the circuit component, and a step of forming a first shield layer on the upper surface of the insulating resin layer.
- Electrode film connected to a conductive filler A step of forming, the first electrically conductive filler filled in the through-hole is cut along the child board boundary proposes a step of dividing the daughter board, the method comprising.
- a module board in a collective board state is prepared, and circuit components are mounted on the module board.
- an insulating resin layer is formed on the entire upper surface of the module substrate so as to enclose the circuit components, and a first shield layer is formed on the upper surface of the insulating resin layer.
- an insulating resin layer in a B-stage (semi-cured) state is disposed on the module substrate by placing a metal foil serving as the first shield layer on the upper surface.
- an electrode serving as the first shield layer is formed on the upper surface of the insulating resin layer by electroless plating or the like. Also good.
- insulating resin layer and first seal The formation method of the gate layer is arbitrary.
- a first through hole extending in the thickness direction is formed in a part of the board substrate boundary line of the module substrate and the insulating resin layer fixed together.
- This through hole can be easily formed by punching, drilling, laser, or the like.
- the position and shape of the through holes are arbitrary. For example, holes may be formed at positions corresponding to the four corners of the sub board, or long holes are formed at positions corresponding to the two opposite sides. Also good.
- a first electrode film connected to the first shield layer is formed on the inner surface of the through hole. This electrode film may be formed so as to overlap at least the edge of the first shield layer by a known method such as electroless plating.
- the first through hole is filled with a filler.
- This filler has a role as a cross-linking material between the sub-boards, and has a predetermined fixing strength in a cured state and can be easily cut later.
- a resin material or solder is used. Can do.
- a second through hole extending in the thickness direction is formed in the remaining part of the board boundary line of the module substrate and the insulating resin layer.
- the first through hole is a hole formed at a position corresponding to the corner portion of the daughter board
- the second through hole is a long hole formed at a position corresponding to four sides of the daughter board. If the first through hole is a long hole formed at a position corresponding to two opposite sides of the daughter board, the second through hole is a position corresponding to the other two sides of the daughter board. What is necessary is just to make it the long hole formed in.
- the formation of the second through hole may cause the aggregate substrate to be separated into the child substrate.
- the separation substrate is separated. There is nothing to do.
- a second electrode film connected to the first shield layer and the first electrode film is formed on the inner surface of the second through hole.
- the second electrode film may be formed by the same method as the first electrode film.
- the upper surface (the upper surface of the insulating resin layer) is covered with the first shield layer, and the side surface is electrically connected to the first shield layer.
- the entire surface is covered with the second shield layer (the first electrode film and the second electrode film). Therefore, the problem that the shield layer cannot be formed on the peripheral surface of the module substrate in the collective substrate state as in the prior art can be solved, and a circuit module having excellent shielding properties can be obtained.
- the first shield layer and the second shield layer have already been completed before the division into the sub-board, post-processing in the sub-board state where it is not necessary to form the shield layer after the division into the sub-board. Is no longer necessary.
- the side shield forming holes processed in the collective substrate state are all through-holes, there is no need to damage the electrodes that do not require strict depth control as in the cutting grooves of Patent Document 1. .
- the first manufacturing method the first electrode film is formed on the inner surface of the first through hole, and then the first through hole is filled with a filler as a bridging material.
- This manufacturing method is different in that a conductive filler is filled without forming an electrode film in the first through hole.
- the conductive filler forms a part of the second shield layer and holds the child substrate in a connected state until the second through hole is formed and the electrode film is formed on the inner surface thereof. It has a role as a crosslinking material.
- a conductive resin composition can be used as the conductive filler.
- the second shield layer is constituted by the conductive filler filled in the first through hole and the electrode film formed on the inner surface of the second through hole.
- step 2 formation of the first electrode film and filling of the filler in the first manufacturing method and V, step 2 are performed by filling the conductive filler! If it can be reduced to a staged process, there is an IJ point.
- the first through hole is formed at a position corresponding to a corner portion of the daughter board
- the second through hole is formed at a position corresponding to four sides of the daughter board
- the first manufacturing method is used.
- concave grooves extending in the thickness direction are formed at the four corners of the module substrate and the insulating resin layer, and an electrode film constituting a part of the second shield layer is formed on the inner surface of the concave groove.
- the groove is filled with a filler so as to cover the electrode film.
- the circuit module is manufactured by using the second manufacturing method
- concave grooves extending in the thickness direction are formed at the four corner portions of the module substrate and the insulating resin layer, and the second groove is formed in the concave groove.
- the structure is filled with a conductive filler constituting a part of the shield layer.
- the first through hole may be formed at a position corresponding to the four sides of the daughter board, and the second through hole may be formed at part of the four corners!
- the first through hole is formed at a position corresponding to two opposing sides of the daughter board, and the second through hole is formed.
- the side surfaces of the two opposite sides of the module substrate and the insulating resin layer The electrode film constituting a part of the second shield layer is exposed, and the electrode film constituting the other part of the second shield layer is formed on the side surfaces of the two sides other than the two sides.
- the electrode film is a filler. It becomes a structure covered with.
- the electrode film constituting a part of the second shield layer is exposed on the side surfaces of the two opposite sides of the module substrate and the insulating resin layer.
- the side surfaces of the two sides other than the above two sides are covered with a conductive filler constituting the other part of the second shield layer.
- a ground terminal electrode may be formed on the lower surface of the module substrate, and a lower end portion of the second shield layer may be connected to the landing terminal electrode.
- the electrode film is preferably formed by electroless plating.
- Plating has the advantage that a plurality of aggregate substrates can be processed simultaneously and an electrode film having a substantially uniform thickness can be formed.
- the filler preferably contains a thermosetting resin.
- Thermosetting resins such as epoxy resins have a high strength in the cured state, and are therefore preferable as a cross-linking material that connects child substrates.
- the first shield layer and the second shield layer have already been completed at the stage before being divided into the child substrates.
- Productivity can be greatly improved without the need to form a shield layer after dividing into two.
- the side shield forming holes processed in the collective substrate state are all through holes, the electrodes that do not need to be strictly controlled in depth like the conventional cutting grooves are not damaged. As a result, the productivity is further improved.
- the shield layer can be formed on the entire surface other than the back surface, a complete shield effect is obtained against radiation from circuit components and internal wiring and external noise. This makes it possible to minimize the occurrence of defects.
- FIG. 1 is a cross-sectional view of a first embodiment of a circuit module according to the present invention.
- FIG. 2 is a sectional view taken along line II-II in FIG.
- FIG. 3 is a bottom view of the module substrate of the circuit module shown in FIG.
- FIG. 4A is a plan view showing the first half of the manufacturing process of the circuit module shown in FIG. 1.
- FIG. 4A is a plan view showing the first half of the manufacturing process of the circuit module shown in FIG. 1.
- FIG. 4B is a plan view showing the latter half of the manufacturing process of the circuit module shown in FIG. 1.
- FIG. 4B is a plan view showing the latter half of the manufacturing process of the circuit module shown in FIG. 1.
- FIG. 5 is a cross-sectional view showing a manufacturing process of the circuit module shown in FIG. 1.
- FIG. 6 is a cross-sectional view of a second embodiment of the circuit module according to the present invention.
- FIG. 7 is a cross-sectional view taken along line VII-VII in FIG.
- FIG. 8 is a bottom view of the module substrate of the circuit module shown in FIG.
- FIG. 9A is a plan view showing the first half of the manufacturing process of the circuit module shown in FIG. 6.
- FIG. 9B is a plan view showing the latter half of the manufacturing process of the circuit module shown in FIG. 6.
- FIG. 10 is a cross-sectional view of a third embodiment of the circuit module according to the present invention.
- FIG. 11 is a cross-sectional view of a fourth embodiment of a circuit module according to the present invention.
- FIG. 12 is a cross-sectional view of an example of a conventional circuit module.
- FIG. 13 is a manufacturing process diagram of another example of the conventional circuit module.
- FIG. 1 to 3 show a first embodiment of a circuit module according to the present invention.
- 1 is a cross-sectional view taken along the stepped cutting line (II line) in FIG. 2
- FIG. 2 is a cross-sectional view taken along line II-II in FIG. 1
- FIG. 3 is a bottom view.
- the circuit module A includes a square module substrate 1 made of an insulating substrate such as a resin multilayer substrate. On the upper surface of the module substrate 1, wiring electrodes 2 for input / output and a dielectric electrode 3 are formed, and active components such as a power amplifier transistor and passive components such as a capacitor are applied to these electrodes 2 and 3. Circuit component 4 is connected.
- the pattern shape of the wiring electrode 2 and the ground electrode 3 shown in FIG. 2 is merely an example, and the circuit component 4 connected to the electrodes 2 and 3 is not limited to the illustrated one.
- Module board 1 is It may be a single layer structure.
- the ground electrode 3 is connected to the shield electrode 6 formed at the center of the back surface of the module substrate 1 through the via-hole conductor 5.
- the shield electrode 6 is covered with a solder resist film 7 formed on the back surface of the module substrate 1.
- terminal electrodes 8 are annularly arranged so as to surround the shield electrodes 6.
- the terminal electrodes 8 are arranged on the module substrate 1 via the via-hole conductors 9a and 9b and the internal electrodes 10. It is connected to the wiring electrode 2 formed on the surface. A part of all the terminal electrodes 8 need not be connected to the wiring electrode 2 may be connected to the ground electrode 3 or other electrodes.
- Ground terminal electrodes 11 are formed at the corners on the back surface of the module substrate 1, and these ground terminal electrodes 11 are formed on the upper surface of an insulating resin layer 20 to be described later via a side shield layer (second shield layer) 12. Connected to the formed upper shield layer 21! The lower end of the side shield layer 12 exposed on the back surface of the module substrate 1 is covered with a solder resist film 13 formed in a frame shape.
- An insulating resin layer 20 is formed on the upper surface of the module substrate 1 so as to enclose the circuit component 4.
- the insulating resin layer 20 is a resin composition comprising, for example, a thermosetting resin or a mixture of a thermosetting resin and an inorganic filler.
- the thickness of the insulating resin layer 20 is greater than the maximum height of the circuit component 4.
- the upper surface is formed as a flat surface.
- a top shield layer (first shield layer) 21 made of copper foil or the like is formed on the top surface of the insulating resin layer 20.
- the side surface of the module substrate 1 and the side surface of the insulating resin layer 20 are formed to be flush with each other, and the electrode film 12a is continuously formed on these side surfaces.
- the electrode film 12a is formed by fitting or the like.
- 1Z4 arc-shaped concave grooves 14 are continuously formed in the thickness direction at the corners of the module substrate 1 and the insulating resin layer 20, and the electrode film 12b is attached to the inner surface of the concave grooves 14. Etc. are formed.
- the electrode film 12b is connected to the electrode film 12a, and both the electrode films 12a and 12b constitute the side shield layer 12.
- the side shield layer 12 covers the entire side surface (entire surface) of the circuit module A, and is also connected to the upper surface shield layer 20 formed on the upper surface of the insulating resin layer 20 over the entire periphery.
- the concave groove 14 is filled with a filler 15 and covers the electrode film 12b.
- a filler 15 thermosetting resin, room temperature curable resin, solder, etc. can be used, preferably The same type of resin as module substrate 1 or insulating resin layer 20 is preferable.
- FIGS. 4A, 4B, and 5 are plan views
- FIG. 5 is a cross-sectional view along a stepped cutting line similar to FIG.
- FIG. 4A (a) and FIG. 5 (a) show a state in which a module substrate 1 on which a circuit component 4 is mounted in advance is prepared.
- This module substrate 1 is a collective substrate in which a plurality of sub-substrates divided by the boundary line BU are assembled.
- the mounting method of the circuit component 4 is not limited to soldering, and may be mounted face-down using bumps, or may be wire-bonded after the circuit component 4 is fixed.
- an insulating resin layer 20 is formed on the entire upper surface of the module substrate 1 so as to wrap the circuit board 4, and an upper shield layer 21 is formed on the upper surface. Indicates the formed state.
- the insulating resin layer 20 and the upper shield layer 21 for example, the insulating resin layer 20 in a B-stage (semi-cured) state is provided, and a metal foil to be the upper shield layer 21 is disposed on the upper surface of the module substrate. 1 may be crimped and cured, or an insulating resin is molded on the module substrate 1 and cured, and then the top shield layer 21 is electrolessly attached to the upper surface of the insulating resin layer 20. It may be formed by, for example.
- the method of forming the insulating resin layer 20 and the top shield layer 21 is arbitrary.
- FIG. 4A (c) and FIG. 5 (c) show the first through hole penetrating in the thickness direction at a position corresponding to the corner portion of the sub board with respect to the module board 1 and the insulating resin layer 20.
- the state in which 16 is formed is shown.
- the first through hole 16 is a round hole, but it may be a square hole or a cross-shaped hole.
- the first through hole 16 is formed by punching, drilling, laser, or the like.
- an electrode film 12 b is formed on the inner surface of the first through hole 16 by electroless plating or the like, and connected to the upper shield layer 21.
- FIG. 4B (d) and FIG. 5 (d) show a state in which the filler 15 is filled in the first through hole 16. The After filling with filler 15, it is cured.
- FIG. 4B and (e) of FIG. 5 show the module substrate 1 and the insulating resin layer 20 at positions corresponding to the four sides of the child substrate along the boundary line BL.
- the state which formed the 2nd through-hole 17 penetrated in the thickness direction is shown.
- the second through hole 17 has a long hole shape narrower than the diameter of the first through hole 16, and both end portions of the second through hole 17 reach the filler 15 filled in the first through hole 16, respectively. . That is, the electrode film 12b formed on the inner surface of the first through hole 16 extends to a position where it is cut.
- the end of the second through hole 17 needs to be terminated at a position where the end of the second through hole 17 does not reach the center of the first through hole 16 so that the sub-boards can be maintained in a connected state.
- the first through hole 16 is formed by punching, slicing, laser, or the like.
- the electrode film 12a connected to the upper shield layer 21 and the electrode film 12b is formed on the inner surface of the second through hole 17 by electroless plating or the like.
- the child substrate is maintained in a connected state by the filler 15, so that the electrode film 12a can be formed in a collective substrate state.
- solder resist films 7 and 13 are formed on the back surface of the module substrate 1 as necessary, as shown in FIG. 5 (e).
- FIG. 4B (f) and FIG. 5 (f) show a state in which the module substrate 1 and the insulating resin layer 20 are divided into child substrates (circuit module A). At the time of the division, only the filler 15 connecting the sub-substrate A has to be cut, so that it can be easily separated by a laser or the like.
- FIG. 6 to 8 show a second embodiment of the circuit module. Note that the same or corresponding parts as those in the first embodiment are denoted by the same reference numerals, and redundant description is omitted.
- 6 is a cross-sectional view along the stepped cutting line (VI-VI line) in FIG. 7, and FIG. 7 is a cross-sectional view along the VII-VII line in FIG.
- FIG. 8 is a bottom view.
- an electrode film 12c is formed on two opposite sides, an electrode film 12d is formed on the other two sides, and a side shield layer 12 is formed by these electrode films 12c and 12d. This is different from the circuit module A of the first embodiment.
- the electrode film 12c is exposed to the outside, and the electrode film 12d is covered with the filler 30! /.
- FIG. 9A and FIG. 9B show a method for manufacturing the circuit module B in the second embodiment.
- (A) and (b) in FIG. 9A are the same as (a) and (b) in FIG. 4A.
- FIG. 9A shows a plurality of first through-holes 31 penetrating in the thickness direction along two opposite sides of the child substrate with respect to the module substrate 1 and the insulating resin layer 20, in parallel.
- the formed state is shown.
- the first through-hole 31 is a continuous slit-like long hole, and it is preferable that both ends of the first through-hole 31 be applied to a blank portion (margin portion).
- the first through hole 31 is formed by punching, slicing using a blade, laser, or the like.
- the electrode film 12d is formed on the inner surface of the first through hole 31 by electroless bonding or the like, and connected to the upper shield layer 21.
- FIG. 9B (d) shows a state where the first through hole 31 is filled with the filler 30 and cured.
- FIG. 9B (e) shows a thickness perpendicular to the first through hole 31 with respect to the module substrate 1 and the insulating resin layer 20, that is, along the other two sides of the child substrate.
- the second through hole 32 penetrating in the direction is shown. Both ends of the second through hole 32 reach the filler 30 filled in the first through holes 31 on both sides. That is, the electrode film 12 d formed on the inner surface of the first through hole 31 extends to a position where it is cut. However, the end portion of the second through hole 32 needs to be terminated in the middle of or before the margin portion (margin portion) so as not to divide the collective substrate.
- the second through hole 32 is also formed in the same manner as the first through hole 31.
- An electrode film 12c connected to the upper shield layer 21 and the electrode film 12d is formed on the inner surface of the second through hole 32 by electroless plating or the like.
- the electrode film 12c is formed, the child substrate is maintained in a connected state by the filler 30, so that the electrode film 12c can be formed in a collective substrate state.
- solder resist films 7 and 13 are formed on the back surface of the module substrate 1 as necessary.
- FIG. 9B (f) shows a state in which the module substrate 1 and the insulating resin layer 20 are divided into child substrates (circuit module B). That is, the filler 30 filled in the first through hole 31 is divided.
- the circuit module B can be divided by cutting along the first through hole 31.
- the groove to be cut at this time needs to be narrower than the first through hole 31 so as not to damage the electrode film 12d on the inner surface of the first through hole 31.
- the daughter board when the second through hole 32 is formed, the daughter board is maintained in a connected state by the filler 30 filled in the first through hole 31. That is, since the child substrate is held in a connected state at the two opposite sides, the possibility of the child substrate being erroneously separated when forming the electrode film 12c having a high holding strength can be eliminated.
- FIG. 10 shows a third embodiment of the circuit module. Note that the same or corresponding parts as those in the first embodiment are denoted by the same reference numerals, and redundant description is omitted.
- the electrode film 12b is formed on the inner surface of the first through hole 16, and then the filler 15 is filled.
- the filler 40 made of a conductive adhesive is used. And it has both functions.
- a concave groove 14 is formed in a corner portion of the circuit module C, and the concave groove 14 is filled with a filler 40 made of a conductive adhesive.
- the upper and lower end portions of the filler 40 are connected to the upper shield layer 21 and the ground terminal electrode 11 on the back surface, respectively, and both side portions are also connected to the electrode film 12a formed on the remaining side surface.
- a side surface sinored layer is formed by the filler 40 and the electrode film 12a.
- the conductive filler 40 is used by replacing the formation of the electrode film 12b and the filling of the filler 15 after forming the first through hole 16 in the first embodiment with the conductive filler 40. Just fill it. Therefore, the number of processes can be reduced compared to the first embodiment.
- the third embodiment can be similarly applied to the structure of the second embodiment.
- the filler 40 can also serve as the electrode film 12d and the filler 30.
- the upper and lower end portions of the filler 40 are connected to the upper shield layer 21 and the ground terminal electrode 11 on the back surface, respectively, and both side portions are also connected to the electrode film 12c formed on the remaining side surface.
- FIG. 11 shows a fourth embodiment of the circuit module. Note that the same or corresponding parts as those in the first embodiment are denoted by the same reference numerals, and redundant description is omitted.
- the component built-in layer in the first embodiment is laminated in two stages. It is a thing.
- the middle shield layer 50 is connected to the side shield layer 12.
- Such a multi-stage configuration allows the circuit components 4 to be integrated at a high density, thereby reducing the size of the product.
- the shielding (electromagnetic shielding) effect can be obtained for the component built-in layers other than the upper component built-in layer, it is possible to further reduce the influence of signal leakage and external noise.
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Electromagnetism (AREA)
- Manufacturing & Machinery (AREA)
- Health & Medical Sciences (AREA)
- Toxicology (AREA)
- Shielding Devices Or Components To Electric Or Magnetic Fields (AREA)
- Structure Of Printed Boards (AREA)
- Non-Metallic Protective Coatings For Printed Circuits (AREA)
- Printing Elements For Providing Electric Connections Between Printed Circuits (AREA)
- Structures Or Materials For Encapsulating Or Coating Semiconductor Devices Or Solid State Devices (AREA)
Abstract
【課題】製造が容易でシールド性の良好な回路モジュールの製造方法を提供する。 【解決手段】集合基板状態のモジュール基板1を準備し、モジュール基板1上に回路部品4を実装し、回路部品4を包み込むようにモジュール基板1の上面全面に絶縁樹脂層20を形成し、絶縁樹脂層20の上面に上面シールド層21を形成する。モジュール基板および絶縁樹脂層の子基板境界線BLの一部に、厚み方向に延びる第1の貫通穴16を形成し、第1の貫通穴の内面に第1シールド層と接続された第1電極膜12bを形成し、第1の貫通穴16に充填材15を充填する。次に、子基板境界線BLの残部に厚み方向に延びる第2の貫通穴17を形成し、第2の貫通穴の内面に上面シールド層21および第1電極膜12bと接続された第2電極膜12aを形成し、第1の貫通穴に充填された充填材15を子基板境界線に沿って切断し、子基板に分割することで回路モジュールAを得る。
Description
明 細 書
回路モジュールの製造方法および回路モジュール
技術分野
[0001] 本発明は、部品内蔵基板を用いた回路モジュール、特に電磁シールド機能を備えた 回路モジュールおよびその製造方法に関するものである。
背景技術
[0002] 従来、携帯電話、自動車電話などの無線機器やその他の各種通信機器に用いられ る電圧制御発振器 (VCO)やアンテナスィッチなどの回路モジュールにお 、て、モジ ユール基板の上に搭載された回路部品から発生する電磁波の漏洩を防止し、あるい は外部から侵入する電磁波を遮蔽するために、周囲をシールド電極で覆った構造の 回路モジュールが知られて 、る。
[0003] 図 12は電磁シールド機能を持つ回路モジュールの一例であり、配線基板 60の表面 にグランド電極 61や入出力電極 62が形成され、裏面に端子電極 63が形成されてい る。配線基板 60の内部にはインナービア 64や内部配線 65が形成されている。回路 部品 66をグランド電極 61や入出力電極 62にはんだまたは導電性接着剤などの導 電性接合材 67で接合した後、回路部品 66を包み込むように配線基板 60の上を絶 縁榭脂層 68で覆 ヽ、絶縁榭脂層 68の外表面および配線基板 60の周面を電磁シー ルド層 69で覆つたものである。
[0004] このような構造の回路モジュールを量産性よく製造するには、集合基板状態の配線 基板 60を準備し、その配線基板 60に回路部品 66を搭載し、絶縁榭脂層 68で封止 した後、子基板に分割し、その後で電磁シールド層 69を設けることになる。絶縁榭脂 層 68の上面については、集合基板状態でシールド層 69を形成することが可能であ る力 絶縁榭脂層 68と配線基板 60の側面については、子基板に分割した後で形成 しなければならない。その結果、生産性が悪ぐ品質ばらつきも発生しやすいという問 題がある。
[0005] 特許文献 1には、部品搭載面の四方を覆うシールド層が形成され、かつ生産性に優 れた回路モジュールが提案されて 、る。
図 13は特許文献 1に示された回路モジュールの製造工程の一例である。
まず集合基板状態の多層配線基板 70を準備し (a)、この配線基板 70に対してはん だまたは導電性接着剤 71を印刷し (b)、回路部品 72を実装し (c)、絶縁榭脂層 73を 形成し (d)、上面にシールド層 74を形成した後、熱処理にて絶縁榭脂層 73を硬化さ せ (e)、隣接する子基板との境界部において配線基板 70上のグランド電極 75が露 出する高さまで絶縁榭脂層 73に切断溝 76を設け (f)、切断溝 76に導電性物質 77を 充填して熱硬化させ (g)、その後で切断溝 76にそって切断溝 76の幅より薄いブレー ドで切断することで、個片化するものである。
[0006] ところが、上記構造の回路モジュールの場合、シールド用の導電性物質を充填する ための切断溝の深さは、配線基板の表面に形成されたグランド電極が露出する面ま でである。配線基板 70を掘り込むような深さにすることも可能だが、導電性物質の充 填時における集合基板の機械的強度を確保するため、切断溝の深さをあまり深くで きない。そのため、配線基板の厚みをあまり薄くできず、配線基板の側面にシールド 層が形成されない部分が発生する。そのため、十分なシールド性が得られないという 問題がある。
また、特許文献 1の場合のように切断溝の深さを配線基板の表面に形成されたグラン ド電極が露出する高さに正確に一致させるのは容易ではなぐグランド電極を傷つけ たり、切断してしまう可能性があり、生産性を低下させる原因となる。
特許文献 1 :特開 2005— 159227号公報
発明の開示
発明が解決しょうとする課題
[0007] そこで、本発明の好ま 、実施形態の目的は、製造が容易で、かつ良好なシールド 性を得ることができる回路モジュールの製造方法および回路モジュールを提供するこ とにある。
課題を解決するための手段
[0008] 本発明の好ましい実施形態に力かる回路モジュールの第 1の製造方法として、子基 板を集合してなる集合基板状態のモジュール基板を準備する工程と、上記モジユー ル基板上に回路部品を実装する工程と、上記回路部品を包み込むように上記モジュ
ール基板の上面全面に絶縁榭脂層を形成する工程と、絶縁榭脂層の上面に第 1シ 一ルド層を形成する工程と、上記モジュール基板および絶縁榭脂層の子基板境界 線の一部に、厚み方向に延びる第 1の貫通穴を形成する工程と、上記第 1の貫通穴 の内面に第 1シールド層と接続された第 1電極膜を形成する工程と、上記第 1の貫通 穴に充填材を充填する工程と、上記モジュール基板および絶縁榭脂層の子基板境 界線の残部に、厚み方向に延びる第 2の貫通穴を形成する工程と、上記第 2の貫通 穴の内面に第 1シールド層および上記第 1電極膜と接続された第 2電極膜を形成す る工程と、上記第 1の貫通穴に充填された充填材を子基板境界線に沿って切断し、 子基板に分割する工程と、を含む方法を提案する。
[0009] 本発明の好ましい実施形態に力かる回路モジュールの第 2の製造方法として、子基 板を集合してなる集合基板状態のモジュール基板を準備する工程と、上記モジユー ル基板上に回路部品を実装する工程と、上記回路部品を包み込むように上記モジュ ール基板の上面全面に絶縁榭脂層を形成する工程と、絶縁榭脂層の上面に第 1シ 一ルド層を形成する工程と、上記モジュール基板および絶縁榭脂層の子基板境界 線の一部に、厚み方向に延びる第 1の貫通穴を形成する工程と、上記第 1の貫通穴 に導電性の充填材を充填する工程と、上記モジュール基板および絶縁榭脂層の子 基板境界線の残部に、厚み方向に延びる第 2の貫通穴を形成する工程と、上記第 2 の貫通穴の内面に第 1シールド層および上記導電性の充填材と接続された電極膜 を形成する工程と、上記第 1の貫通穴に充填された導電性の充填材を子基板境界 線に沿って切断し、子基板に分割する工程と、を含む方法を提案する。
[0010] ここで、第 1の製造方法について説明する。まず集合基板状態のモジュール基板を 準備し、モジュール基板上に回路部品を実装する。次に、回路部品を包み込むよう にモジュール基板の上面全面に絶縁榭脂層を形成し、絶縁榭脂層の上面に第 1シ 一ルド層を形成する。絶縁榭脂層および第 1シールド層の形成方法としては、例えば Bステージ (半硬化)状態の絶縁榭脂層を、その上面に第 1シールド層となる金属箔 を配してモジュール基板上に圧着し、硬化させてもよいし、モジュール基板上に絶縁 榭脂をモールドし、硬化させた後で、絶縁榭脂層の上面に第 1シールド層となる電極 を無電解めつき等によって形成してもよい。そのほか、絶縁榭脂層および第 1シール
ド層の形成方法は任意である。
[0011] 次に、一体的に固着されたモジュール基板および絶縁榭脂層の子基板境界線の一 部に、厚み方向に延びる第 1の貫通穴を形成する。この貫通穴は、パンチング、ドリ ル、レーザーなどによって簡単に形成できる。貫通穴の位置および形状は任意であ る力 例えば子基板の 4つのコーナー部に相当する位置に穴を形成してもよいし、対 向する 2辺に相当する位置に長孔を形成してもよい。次に、貫通穴の内面に第 1シー ルド層と接続された第 1電極膜を形成する。この電極膜は、無電解めつき等の公知の 方法で少なくとも第 1シールド層の縁部に重なるように形成すればよい。次に、第 1の 貫通穴に充填材を充填する。この充填材は子基板間の架橋材としての役割を有する ものであり、硬化状態で所定の固定強度を有し、かつ後でカットしやすいものがよぐ 例えば榭脂材料やはんだなどを用いることができる。
[0012] 次に、モジュール基板および絶縁榭脂層の子基板境界線の残部に、厚み方向に延 びる第 2の貫通穴を形成する。第 1の貫通穴が子基板のコーナー部に相当する位置 に形成された穴である場合には、第 2の貫通穴は子基板の 4辺に相当する位置に形 成された長孔とすればよぐ第 1の貫通穴が子基板の対向する 2辺に相当する位置 に形成された長穴である場合には、第 2の貫通穴は子基板の他の 2辺に相当する位 置に形成された長孔とすればよい。第 2の貫通穴の形成によって、集合基板が子基 板に分離する恐れが生じるが、上記のように子基板同士が第 1の貫通穴に充填され た充填材で連結されているので、分離することがない。この状態で、第 2の貫通穴の 内面に第 1シールド層および第 1電極膜と接続された第 2電極膜を形成する。この第 2電極膜も、第 1電極膜と同様の方法で形成すればよい。最後に、子基板同士を連 結している第 1の貫通穴に充填された充填材を子基板境界線に沿って切断すること によって、子基板に分割する。
[0013] 上記のように、子基板に分割した状態において、その上面 (絶縁榭脂層の上面)は第 1シールド層によって覆われており、側面は第 1シールド層に電気的に接続された第 2シールド層(第 1電極膜および第 2電極膜)によって全面が覆われている。そのため 、従来のように集合基板状態ではモジュール基板の周面にシールド層を形成できな いという問題を解消でき、シールド性に優れた回路モジュールを得ることができる。ま
た、子基板に分割する前の段階で第 1シールド層および第 2シールド層が既に完成 しているので、子基板に分割した後でシールド層を形成する必要がなぐ子基板状態 での後加工が不要になる。さらに、集合基板状態で加工される側面シールド形成用 の穴はいずれも貫通穴であるから、特許文献 1の切断溝のように、深さを厳密に管理 する必要がなぐ電極を傷つけることもない。
[0014] 次に、第 2の製造方法について説明する。第 1の製造方法では、第 1の貫通穴の内 面に第 1電極膜を形成した後、第 1の貫通穴に架橋材として充填材を充填する方法 を用いているのに対し、第 2の製造方法では、第 1の貫通穴に電極膜を形成せずに 導電性の充填材を充填している点で相違する。つまり、導電性の充填材が、第 2シー ルド層の一部を構成するとともに、第 2の貫通穴を形成しその内面に電極膜を形成す るまでの間、子基板を連結状態で保持する架橋材としての役割を有するものである。 導電性の充填材としては、例えば導電性榭脂組成物を用いることができる。この場合 は、第 1の貫通穴に充填された導電性の充填材と第 2の貫通穴の内面に形成された 電極膜とで第 2シールド層が構成されることになる。
[0015] 第 2の製造方法では、第 1の製造方法における第 1電極膜の形成と充填材の充填と V、う 2段階の工程を、導電性の充填材の充填と!/、う 1段階の工程に削減できると 、う 禾 IJ点がある。
[0016] 第 1の貫通穴を子基板のコーナー部に相当する位置に形成し、第 2の貫通穴を子基 板の 4辺に相当する位置に形成し、第 1の製造方法を用いて回路モジュールを製造 した場合には、モジュール基板および絶縁榭脂層の 4つのコーナー部に厚み方向に 延びる凹溝が形成され、凹溝の内面に第 2シールド層の一部を構成する電極膜が形 成され、凹溝には、電極膜を被覆するように充填材が充填された構造となる。同様に 、第 2の製造方法を用いて回路モジュールを製造した場合には、モジュール基板お よび絶縁榭脂層の 4つのコーナー部には厚み方向に延びる凹溝が形成され、凹溝 に第 2シールド層の一部を構成する導電性の充填材が充填された構造となる。なお、 逆に第 1の貫通穴を子基板の 4辺に相当する位置に形成し、第 2の貫通穴を 4つのコ ーナ一部に形成する方法でも構わな!/ヽ。
[0017] 一方、第 1の貫通穴を子基板の対向する 2辺に相当する位置に形成し、第 2の貫通
穴を子基板の他の 2辺に相当する位置に形成し、第 1の製造方法を用いて回路モジ ユールを製造した場合には、モジュール基板および絶縁榭脂層の対向する 2辺の側 面に第 2シールド層の一部を構成する電極膜が露出し、上記 2辺以外の 2辺の側面 には第 2シールド層の他部を構成する電極膜が形成され、上記電極膜は充填材によ つて被覆された構造となる。同様に、第 2の製造方法を用いて回路モジュールを製造 した場合には、モジュール基板および絶縁榭脂層の対向する 2辺の側面に第 2シー ルド層の一部を構成する電極膜が露出し、上記 2辺以外の 2辺の側面は第 2シール ド層の他部を構成する導電性の充填材によって被覆された構造となる。
[0018] モジュール基板の下面にグランド端子電極を形成し、第 2シールド層の下端部をダラ ンド端子電極と接続してもよい。これにより、回路モジュールをマザ一ボード等の実装 基板に実装したとき、回路モジュールのシールド層を容易にグランド電位に接続する ことができる。
[0019] 電極膜は無電解めつきにより形成するのがよい。めっきにより、複数の集合基板に対 して同時に処理を行うことができ、かつほぼ均一な厚みの電極膜を形成できる利点が ある。
[0020] 充填材は熱硬化性榭脂を含むものであるのが好ま 、。エポキシ榭脂などの熱硬化 性榭脂は、硬化状態において高い強度を有するので、子基板同士を連結する架橋 材として好ましい。
発明の好ましい実施形態の効果
[0021] 以上のように、本発明に係る回路モジュールの製造方法によれば、子基板に分割す る前の段階で第 1シールド層および第 2シールド層が既に完成しているので、子基板 に分割した後でシールド層を形成する必要がなぐ生産性を大幅に向上させることが できる。さらに、集合基板状態で加工される側面シールド形成用の穴はいずれも貫 通穴であるから、従来の切断溝のように、深さを厳密に管理する必要がなぐ電極を 傷つけることもない。そのため、生産性がさらに向上するという効果を有する。
[0022] また、本発明に係る回路モジュールによれば、裏面以外の全面にシールド層を形成 できるため、回路部品や内部配線等からの輻射及び外来ノイズに対して完全なるシ 一ルド効果が得られ、不具合の発生を最小限に抑えることが可能となる。
図面の簡単な説明
[0023] [図 1]本発明にかかる回路モジュールの第 1実施例の断面図である。
[図 2]図 1の II II線断面図である。
[図 3]図 1に示す回路モジュールのモジュール基板の底面図である。
[図 4A]図 1に示す回路モジュールの製造工程の前半を示す平面図である。
[図 4B]図 1に示す回路モジュールの製造工程の後半を示す平面図である。
[図 5]図 1に示す回路モジュールの製造工程を示す断面図である。
[図 6]本発明にかかる回路モジュールの第 2実施例の断面図である。
[図 7]図 6の VII— VII線断面図である。
[図 8]図 6に示す回路モジュールのモジュール基板の底面図である。
[図 9A]図 6に示す回路モジュールの製造工程の前半を示す平面図である。
[図 9B]図 6に示す回路モジュールの製造工程の後半を示す平面図である。
[図 10]本発明にかかる回路モジュールの第 3実施例の断面図である。
[図 11]本発明にかかる回路モジュールの第 4実施例の断面図である。
[図 12]従来の回路モジュールの一例の断面図である。
[図 13]従来の回路モジュールの他の例の製造工程図である。
発明を実施するための最良の形態
[0024] 以下に、本発明の実施の形態を、実施例を参照して説明する。
実施例 1
[0025] 図 1〜図 3は本発明にかかる回路モジュールの第 1実施例を示す。図 1は図 2の階段 状切断線 (I I線)に沿った断面図であり、図 2は図 1の II II線に沿った断面図であ り、図 3は底面図である。
[0026] 回路モジュール Aは、榭脂多層基板などの絶縁性基板よりなる四角形のモジュール 基板 1を備えている。モジュール基板 1の上面には入出力用などの配線電極 2とダラ ンド電極 3とが形成され、これら電極 2, 3に対してパワーアンプ用トランジスタのような 能動部品やコンデンサのような受動部品などの回路部品 4が接続されている。図 2に 示す配線電極 2およびグランド電極 3のパターン形状は一例に過ぎず、電極 2, 3に 接続される回路部品 4も図示のものに限るものではない。また、モジュール基板 1は
単層構造であってもよい。
[0027] グランド電極 3は、ビアホール導体 5を介してモジュール基板 1の裏面中央部に形成 されたシールド電極 6に接続されて!、る。シールド電極 6はモジュール基板 1の裏面 に形成されたソルダレジスト膜 7によって覆われて 、る。モジュール基板 1の裏面外周 部には、シールド電極 6を取り囲むように端子電極 8が環状に配列されており、端子 電極 8はビアホール導体 9a, 9bおよび、内部電極 10を介してモジュール基板 1の上 面に形成された配線電極 2と接続されている。なお、すべての端子電極 8が配線電極 2と接続されている必要はなぐ一部がグランド電極 3や他の電極と接続されていても よい。モジュール基板 1の裏面コーナー部にはグランド端子電極 11が形成されており 、これらグランド端子電極 11は、側面シールド層(第 2シールド層) 12を介して後述す る絶縁榭脂層 20の上面に形成された上面シールド層 21と接続されて!、る。モジユー ル基板 1の裏面に露出する側面シールド層 12の下端は、枠状に形成されたソルダレ ジスト膜 13によって覆われて!/、る。
[0028] モジュール基板 1の上面には、回路部品 4を包み込むように絶縁榭脂層 20が形成さ れている。絶縁榭脂層 20は例えば熱硬化性榭脂または熱硬化性榭脂と無機フイラ 一との混合物よりなる榭脂組成物であり、絶縁榭脂層 20の厚みは回路部品 4の最大 高さより厚ぐ上面は平坦面に形成されている。絶縁榭脂層 20の上面には、銅箔な どよりなる上面シールド層(第 1シールド層) 21が形成されている。
[0029] モジュール基板 1の側面および絶縁榭脂層 20の側面は面一状に形成されており、こ れら側面には連続的に電極膜 12aが形成されている。この電極膜 12aはめつきなど により形成される。また、モジュール基板 1および絶縁榭脂層 20のコーナー部には、 1Z4円弧状の凹溝 14が厚さ方向に連続的に形成されており、この凹溝 14の内面に は電極膜 12bがめつき等により形成されている。この電極膜 12bは電極膜 12aと接続 されており、両電極膜 12a, 12bは側面シールド層 12を構成している。側面シールド 層 12は回路モジュール Aの側面全周(全面)を覆っており、かつ絶縁榭脂層 20の上 面に形成された上面シールド層 20とも全周に渡って接続されて 、る。
[0030] 上記凹溝 14には充填材 15が充填されており、電極膜 12bを覆っている。充填材 15 としては、熱硬化性榭脂、常温硬化性榭脂、はんだ等を用いることができ、好ましくは
モジュール基板 1または絶縁榭脂層 20と同種の榭脂がよい。
[0031] 上記のように、回路モジュール Aの裏面を除く全面がシールド層 12, 21によって覆 われているため、回路部品 4や内部配線等からの輻射及び外来ノイズに対して十分 なシールド効果が得られる。さらに、回路モジュール Aの裏面中央部にもシールド電 極 6が形成されているので、さらにシールド性が良好となる。
[0032] ここで、上記構成よりなる回路モジュールの製造方法の一例を、図 4A,図 4Bおよび 図 5を参照して説明する。図 4A,図 4Bは平面図であり、図 5は図 1と同様の階段状 切断線に沿った断面図である。
[0033] 図 4Aの(a)および図 5の(a)は、予め上面に回路部品 4を搭載したモジュール基板 1 を準備した状態を示す。このモジュール基板 1は境界線 BUこそって分割される子基 板を複数個集合した集合基板である。なお、回路部品 4の実装方法は、はんだ付け に限らず、バンプを用いてフェースダウン実装してもよいし、回路部品 4を固定した後 、ワイヤボンディングしてもよい。
[0034] 図 4Aの(b)および図 5の(b)は、モジュール基板 1の上面全面に回路基板 4を包み 込むように絶縁榭脂層 20を形成し、その上面に上面シールド層 21を形成した状態を 示す。絶縁榭脂層 20および上面シールド層 21の形成方法としては、例えば Bステー ジ(半硬化)状態の絶縁榭脂層 20を、その上面に上面シールド層 21となる金属箔を 配してモジュール基板 1上に圧着し、硬化させてもよいし、モジュール基板 1上に絶 縁榭脂をモールドし、硬化させた後で、この絶縁榭脂層 20の上面に上面シールド層 21を無電解めつき等によって形成してもよい。そのほか、絶縁榭脂層 20および上面 シールド層 21の形成方法は任意である。
[0035] 図 4Aの(c)および図 5の(c)は、モジュール基板 1および絶縁榭脂層 20に対して、 子基板のコーナー部に対応する位置に厚み方向に貫通する第 1貫通穴 16を形成し た状態を示す。ここでは、第 1貫通穴 16を丸穴としたが、角穴や十字状の穴であって もよい。第 1貫通穴 16は、パンチング、ドリル、レーザーなどによって形成される。次 に、第 1貫通穴 16の内面に電極膜 12bを無電解めつき等によって形成し、上面シー ルド層 21と接続する。
[0036] 図 4Bの(d)および図 5の(d)は、第 1貫通穴 16の中に充填材 15を充填した状態を示
す。充填材 15を充填した後、これを硬化させる。
[0037] 図 4Bの(e)および図 5の(e)は、モジュール基板 1および絶縁榭脂層 20に対して、境 界線 BLに沿って、換言すると子基板の 4辺に対応する位置に、厚み方向に貫通する 第 2貫通穴 17を形成した状態を示す。第 2貫通穴 17は、第 1貫通穴 16の直径より幅 狭な長孔形状であり、第 2貫通穴 17の両端部はそれぞれ第 1貫通穴 16に充填され た充填材 15まで達している。つまり、第 1貫通穴 16の内面に形成された電極膜 12b を切断した位置まで延びている。但し、子基板同士が連結状態を維持できるように、 第 2貫通穴 17の端部が第 1貫通穴 16の中心部まで達しない位置で終端とする必要 がある。第 1貫通穴 16は、パンチング、スライシング、レーザーなどによって形成され る。
[0038] 第 1貫通穴 16を形成した後、第 2貫通穴 17の内面に上面シールド層 21および電極 膜 12bと接続される電極膜 12aを無電解めつき等によって形成する。電極膜 12aを形 成する際、子基板は充填材 15によって連結状態で維持されるので、集合基板状態 で電極膜 12aを形成できる。なお、電極膜 12aを形成した後、図 5の(e)に示すように 、必要に応じてモジュール基板 1の裏面にソルダレジスト膜 7, 13を形成する。
[0039] 図 4Bの(f)および図 5の(f)は、モジュール基板 1および絶縁榭脂層 20を、子基板 ( 回路モジュール A)に分割した状態を示す。分割に際して、子基板 Aを連結している 充填材 15だけをカットすればよいので、レーザー等によって簡単に分離できる。
[0040] 上記のように、集合基板状態 (子基板に分割する前の段階)で、上面シールド層 21 および側面シールド層 12 (電極膜 12aおよび 12b)が既に完成しているので、子基板 に分割した後でシールド層を形成する必要がなぐ生産性を大幅に向上させることが できる。し力も、集合基板状態で加工される穴はいずれも貫通穴 16, 17であるから、 従来の切断溝のように深さを厳密に管理する必要がなぐ電極を傷つけることもない 実施例 2
[0041] 図 6〜図 8は回路モジュールの第 2実施例を示す。なお、第 1実施例と同一部分ある いは対応部分には同一符号を付して重複説明を省略する。図 6は図 7の階段状切断 線 (VI— VI線)に沿った断面図であり、図 7は図 6の VII— VII線に沿った断面図であ
り、図 8は底面図である。
[0042] この回路モジュール Bでは、対向する 2辺に電極膜 12cが形成され、他の 2辺に電極 膜 12dが形成され、これら電極膜 12c, 12dで側面シールド層 12が形成されている 点で、第 1実施例の回路モジュール Aと相違している。電極膜 12cは外部に露出して V、るが、電極膜 12dは充填材 30によって覆われて!/、る。
[0043] 図 9A,図 9Bに第 2実施例における回路モジュール Bの製造方法を示す。図 9Aの(a )および (b)は、図 4Aの(a)および (b)と同様である。
[0044] 図 9Aの(c)は、モジュール基板 1および絶縁榭脂層 20に対して、子基板の対向する 2辺に沿って、厚み方向に貫通する第 1貫通穴 31を複数本平行に形成した状態を示 す。第 1貫通穴 31は連続したスリット状の長孔であり、その両端が余白部 (マージン 部)に力かるように形成するのがよい。第 1貫通穴 31は、パンチング、ブレードを用い たスライシング、レーザーなどによって形成される。次に、第 1貫通穴 31の内面に電 極膜 12dを無電解めつき等によって形成し、上面シールド層 21と接続する。
[0045] 図 9Bの(d)は、第 1貫通穴 31の中に充填材 30を充填し、硬化させた状態を示す。
[0046] 図 9Bの(e)は、モジュール基板 1および絶縁榭脂層 20に対して、第 1貫通穴 31に対 して直交方向に、つまり子基板の他の 2辺に沿って、厚み方向に貫通する第 2貫通 穴 32を形成した状態を示す。第 2貫通穴 32の両端は、両側の第 1貫通穴 31に充填 された充填材 30まで達している。つまり、第 1貫通穴 31の内面に形成された電極膜 1 2dを切断した位置まで延びている。但し、集合基板を分断しないように、第 2貫通穴 32の端部が余白部 (マージン部)の途中または手前で終端とする必要がある。第 2貫 通穴 32も第 1貫通穴 31と同様の方法で形成される。
[0047] 第 2貫通穴 32の内面に上面シールド層 21および電極膜 12dと接続される電極膜 12 cを無電解めつき等によって形成する。電極膜 12cを形成する際、子基板は充填材 3 0によって連結状態で維持されるので、集合基板状態で電極膜 12cを形成できる。な お、電極膜 12cを形成した後、必要に応じてモジュール基板 1の裏面にソルダレジス ト膜 7, 13を形成する。
[0048] 図 9Bの(f)は、モジュール基板 1および絶縁榭脂層 20を、子基板(回路モジュール B )に分割した状態を示す。すなわち、第 1貫通穴 31に充填された充填材 30を分断す
るように、第 1貫通穴 31に沿って切断することで、回路モジュール Bに分割できる。こ のとき切断する溝は、第 1貫通穴 31内面の電極膜 12dを傷付けないように、第 1貫通 穴 31より幅狭な溝とする必要がある。
[0049] 第 2実施例では、第 2貫通穴 32を形成した時、子基板は第 1貫通穴 31に充填された 充填材 30によって連結状態で維持される。つまり、子基板は対向する 2辺で連結状 態に保持されるので、保持強度が大きぐ電極膜 12cを形成する際に子基板が誤つ て分離する恐れを解消できる。
実施例 3
[0050] 図 10は回路モジュールの第 3実施例を示す。なお、第 1実施例と同一部分あるいは 対応部分には同一符号を付して重複説明を省略する。第 1実施例では、第 1貫通穴 16の内面に電極膜 12bを形成した後、充填材 15を充填したが、第 3実施例では、導 電性接着剤よりなる充填材 40を使用することで、両者の機能を兼ねるものである。
[0051] 回路モジュール Cのコーナー部には凹溝 14が形成され、凹溝 14には導電性接着剤 よりなる充填材 40が充填されて 、る。充填材 40の上下端部はそれぞれ上面シールド 層 21および裏面のグランド端子電極 11と接続されるとともに、両側部が残りの側面に 形成された電極膜 12aとも接続されている。その結果、充填材 40と電極膜 12aとで側 面シーノレド層が形成される。
[0052] 導電性の充填材 40の使用方法は、第 1実施例における第 1貫通穴 16を形成した後 、電極膜 12bの形成および充填材 15の充填に代えて、導電性の充填材 40を充填す るだけである。したがって、第 1実施例に比べて工程を削減できる。
[0053] 図示していないが、第 3実施例は第 2実施例の構造にも同様に適用できる。この場合 には、充填材 40が電極膜 12dおよび充填材 30を兼ねることができる。充填材 40の 上下端部はそれぞれ上面シールド層 21および裏面のグランド端子電極 11と接続さ れるとともに、両側部が残りの側面に形成された電極膜 12cとも接続される。
実施例 4
[0054] 図 11は回路モジュールの第 4実施例を示す。なお、第 1実施例と同一部分あるいは 対応部分には同一符号を付して重複説明を省略する。
[0055] この実施例の回路モジュール Dでは、第 1実施例における部品内蔵層を 2段に積層
したものである。中間のシールド層 50は側面シールド層 12と接続されている。このよ うに多段に構成することで、回路部品 4を高密度に集積できるため、製品を小型化す ることができる。また、上段の部品内蔵層以外の部品内蔵層に対してもシールド (電 磁遮蔽)効果が得られるため、信号漏洩および外部ノイズによる影響をより低減させ ることが可能となる。
Claims
[1] 子基板を集合してなる集合基板状態のモジュール基板を準備する工程と、
上記モジュール基板上に回路部品を実装する工程と、
上記回路部品を包み込むように上記モジュール基板の上面全面に絶縁榭脂層を形 成する工程と、
絶縁榭脂層の上面に第 1シールド層を形成する工程と、
上記モジュール基板および絶縁榭脂層の子基板境界線の一部に、厚み方向に延び る第 1の貫通穴を形成する工程と、
上記第 1の貫通穴の内面に第 1シールド層と接続された第 1電極膜を形成する工程 と、
上記第 1の貫通穴に充填材を充填する工程と、
上記モジュール基板および絶縁榭脂層の子基板境界線の残部に、厚み方向に延び る第 2の貫通穴を形成する工程と、
上記第 2の貫通穴の内面に第 1シールド層および上記第 1電極膜と接続された第 2 電極膜を形成する工程と、
上記第 1の貫通穴に充填された充填材を子基板境界線に沿って切断し、子基板に 分割する工程と、を含む回路モジュールの製造方法。
[2] 子基板を集合してなる集合基板状態のモジュール基板を準備する工程と、
上記モジュール基板上に回路部品を実装する工程と、
上記回路部品を包み込むように上記モジュール基板の上面全面に絶縁榭脂層を形 成する工程と、
絶縁榭脂層の上面に第 1シールド層を形成する工程と、
上記モジュール基板および絶縁榭脂層の子基板境界線の一部に、厚み方向に延び る第 1の貫通穴を形成する工程と、
上記第 1の貫通穴に導電性の充填材を充填する工程と、
上記モジュール基板および絶縁榭脂層の子基板境界線の残部に、厚み方向に延び る第 2の貫通穴を形成する工程と、
上記第 2の貫通穴の内面に第 1シールド層および上記導電性の充填材と接続された
電極膜を形成する工程と、
上記第 1の貫通穴に充填された導電性の充填材を子基板境界線に沿って切断し、 子基板に分割する工程と、を含む回路モジュールの製造方法。
[3] 上記第 1の貫通穴は上記子基板の 4つのコーナー部に相当する箇所に形成され、 上記第 2の貫通穴は、上記子基板の 4つの辺に相当する箇所に形成される請求項 1 または 2に記載の回路モジュールの製造方法。
[4] 上記第 1の貫通穴は上記子基板の対向する 2辺に相当する箇所に形成され、
上記第 2の貫通穴は、上記子基板の他の 2辺に相当する箇所に形成される請求項 1 または 2に記載の回路モジュールの製造方法。
[5] 上記電極膜はめつきにより形成されたものである請求項 1ないし 4のいずれか 1項に 記載の回路モジュールの製造方法。
[6] 上記充填材は熱硬化性榭脂を含むものである請求項 1な 、し 5の 、ずれか 1項に記 載の回路モジュールの製造方法。
[7] 表面に回路部品を搭載したモジュール基板と、
上記回路部品を包み込むように上記モジュール基板の上面全面に形成された絶縁 樹脂層と、
上記絶縁榭脂層の上面に形成された第 1シールド層と、
上記モジュール基板および上記絶縁榭脂層の側面全面に連続的に形成され、上端 部が上記第 1シールド層と接続された第 2シールド層と、
上記モジュール基板および絶縁榭脂層の 4つのコーナー部に形成され、厚み方向 に延びる凹溝と、
上記凹溝の内面に形成され、上記第 2シールド層の一部を構成する電極膜と、 上記凹溝に充填され、上記電極膜を被覆する充填材と、を備えることを特徴とする回 路モジユーノレ。
[8] 表面に回路部品を搭載したモジュール基板と、
上記回路部品を包み込むように上記モジュール基板の上面全面に形成された絶縁 樹脂層と、
上記絶縁榭脂層の上面に形成された第 1シールド層と、
上記モジュール基板および上記絶縁榭脂層の側面全面に連続的に形成され、上端 部が上記第 1シールド層と接続された第 2シールド層と、
上記モジュール基板および絶縁榭脂層の対向する 2辺の側面に露出し、上記第 2シ 一ルド層の一部を構成する電極膜と、
上記 2辺以外の 2辺の側面に形成され、上記第 2シールド層の他部を構成する電極 膜と、
該電極膜を被覆する充填材と、を備えることを特徴とする回路モジュール。
[9] 表面に回路部品を搭載したモジュール基板と、
上記回路部品を包み込むように上記モジュール基板の上面全面に形成された絶縁 樹脂層と、
上記絶縁榭脂層の上面に形成された第 1シールド層と、
上記モジュール基板および上記絶縁榭脂層の側面全面に連続的に形成され、上端 部が上記第 1シールド層と接続された第 2シールド層と、
上記モジュール基板および絶縁榭脂層の 4つのコーナー部に形成され、厚み方向 に延びる凹溝と、
上記凹溝に充填され、上記第 2シールド層の一部を構成する導電性の充填材と、を 備えることを特徴とする回路モジュール。
[10] 表面に回路部品を搭載したモジュール基板と、
上記回路部品を包み込むように上記モジュール基板の上面全面に形成された絶縁 樹脂層と、
上記絶縁榭脂層の上面に形成された第 1シールド層と、
上記モジュール基板および上記絶縁榭脂層の側面全面に連続的に形成され、上端 部が上記第 1シールド層と接続された第 2シールド層と、
上記モジュール基板および絶縁榭脂層の対向する 2辺の側面に露出し、上記第 2シ 一ルド層の一部を構成する電極膜と、
上記 2辺以外の 2辺の側面に被覆され、上記第 2シールド層の他部を構成する導電 性の充填材と、を備えることを特徴とする回路モジュール。
[11] 上記モジュール基板の下面にグランド端子電極が形成され、
上記第 2シールド層の下端部が上記グランド端子電極と接続されていることを特徴と する請求項 7ないし 10のいずれ力 1項に記載の回路モジュール。
[12] 上記電極膜はめつきにより形成されたものである請求項 7ないし 11のいずれか 1項に 記載の回路モジュール。
[13] 上記充填材は熱硬化性榭脂を含むものである請求項 7な 、し 12の 、ずれか 1項に 記載の回路モジュール。
Priority Applications (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN2006800410071A CN101300911B (zh) | 2005-11-28 | 2006-09-19 | 电路模块以及制造电路模块的方法 |
JP2007546373A JP4816647B2 (ja) | 2005-11-28 | 2006-09-19 | 回路モジュールの製造方法および回路モジュール |
US12/107,163 US7488903B2 (en) | 2005-11-28 | 2008-04-22 | Method for manufacturing circuit modules and circuit module |
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2005-342012 | 2005-11-28 | ||
JP2005342012 | 2005-11-28 |
Related Child Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
US12/107,163 Continuation US7488903B2 (en) | 2005-11-28 | 2008-04-22 | Method for manufacturing circuit modules and circuit module |
Publications (1)
Publication Number | Publication Date |
---|---|
WO2007060784A1 true WO2007060784A1 (ja) | 2007-05-31 |
Family
ID=38067021
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
PCT/JP2006/318495 WO2007060784A1 (ja) | 2005-11-28 | 2006-09-19 | 回路モジュールの製造方法および回路モジュール |
Country Status (4)
Country | Link |
---|---|
US (1) | US7488903B2 (ja) |
JP (1) | JP4816647B2 (ja) |
CN (1) | CN101300911B (ja) |
WO (1) | WO2007060784A1 (ja) |
Cited By (42)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
EP2009692A1 (en) * | 2007-06-29 | 2008-12-31 | TDK Corporation | Electronic module and fabrication method thereof |
JP2009004584A (ja) * | 2007-06-22 | 2009-01-08 | Panasonic Corp | 部品内蔵モジュールおよびその製造方法 |
WO2009044737A1 (ja) * | 2007-10-01 | 2009-04-09 | Murata Manufacturing Co., Ltd. | 電子部品 |
JP2010016362A (ja) * | 2008-06-06 | 2010-01-21 | Semiconductor Energy Lab Co Ltd | 半導体装置の作製方法 |
WO2010103756A1 (ja) * | 2009-03-10 | 2010-09-16 | パナソニック株式会社 | モジュール部品とその製造方法と、およびそのモジュール部品を用いた電子機器 |
JP2010212410A (ja) * | 2009-03-10 | 2010-09-24 | Panasonic Corp | モジュール部品とモジュール部品の製造方法と、これを用いた電子機器 |
JP2010225752A (ja) * | 2009-03-23 | 2010-10-07 | Tdk Corp | 樹脂封止型電子部品及びその製造方法 |
JP2010283111A (ja) * | 2009-06-04 | 2010-12-16 | Brother Ind Ltd | 電子機器 |
JP2011108929A (ja) * | 2009-11-19 | 2011-06-02 | Murata Mfg Co Ltd | 回路基板および回路基板の製造方法 |
US8053872B1 (en) | 2007-06-25 | 2011-11-08 | Rf Micro Devices, Inc. | Integrated shield for a no-lead semiconductor device package |
US8061012B2 (en) | 2007-06-27 | 2011-11-22 | Rf Micro Devices, Inc. | Method of manufacturing a module |
US8062930B1 (en) | 2005-08-08 | 2011-11-22 | Rf Micro Devices, Inc. | Sub-module conformal electromagnetic interference shield |
CN101685764B (zh) * | 2008-09-23 | 2011-11-30 | 海华科技股份有限公司 | 系统级封装模块结构的制造方法 |
JP2012151353A (ja) * | 2011-01-20 | 2012-08-09 | Sharp Corp | 半導体モジュール |
JP2012160634A (ja) * | 2011-02-02 | 2012-08-23 | Nec Corp | モジュール部品およびその製造方法 |
JP2012227213A (ja) * | 2011-04-15 | 2012-11-15 | Nec Access Technica Ltd | 電磁波シールド構造 |
JP2012253190A (ja) * | 2011-06-02 | 2012-12-20 | Powertech Technology Inc | 半導体パッケージ及びその実装方法 |
JP2012256842A (ja) * | 2011-05-13 | 2012-12-27 | Sharp Corp | 半導体モジュールの製造方法及び半導体モジュール |
JP2013026518A (ja) * | 2011-07-22 | 2013-02-04 | Fdk Corp | 電子回路モジュール |
JP2013504883A (ja) * | 2009-09-14 | 2013-02-07 | メアス ドイチュラント ゲゼルシャフト ミット ベシュレンクテル ハフツング | 電気部品の製造方法及び電気部品 |
JP5285819B1 (ja) * | 2012-11-07 | 2013-09-11 | 太陽誘電株式会社 | 電子回路モジュール |
JP2014056880A (ja) * | 2012-09-11 | 2014-03-27 | Nec Corp | モジュール部品及びその製造方法 |
US8835226B2 (en) | 2011-02-25 | 2014-09-16 | Rf Micro Devices, Inc. | Connection using conductive vias |
KR20140136743A (ko) * | 2013-05-21 | 2014-12-01 | 삼성전기주식회사 | 고주파 모듈 |
WO2015015746A1 (ja) * | 2013-08-02 | 2015-02-05 | 日本特殊陶業株式会社 | 配線基板およびその製造方法 |
US8959762B2 (en) | 2005-08-08 | 2015-02-24 | Rf Micro Devices, Inc. | Method of manufacturing an electronic module |
JP2015109301A (ja) * | 2013-12-03 | 2015-06-11 | 新光電気工業株式会社 | 電子装置及び電子装置の製造方法 |
TWI491009B (zh) * | 2010-10-08 | 2015-07-01 | 晶片級電磁干擾屏蔽結構及製造方法 | |
US9137934B2 (en) | 2010-08-18 | 2015-09-15 | Rf Micro Devices, Inc. | Compartmentalized shielding of selected components |
US9627230B2 (en) | 2011-02-28 | 2017-04-18 | Qorvo Us, Inc. | Methods of forming a microshield on standard QFN package |
JPWO2016121491A1 (ja) * | 2015-01-30 | 2017-10-05 | 株式会社村田製作所 | 電子回路モジュール |
KR20170116959A (ko) * | 2016-04-12 | 2017-10-20 | 티디케이가부시기가이샤 | 전자회로 모듈 및 그 제조방법 |
US9807890B2 (en) | 2013-05-31 | 2017-10-31 | Qorvo Us, Inc. | Electronic modules having grounded electromagnetic shields |
JP2017199764A (ja) * | 2016-04-26 | 2017-11-02 | 京セラ株式会社 | モジュール印刷配線板およびその製造方法 |
JP2018056455A (ja) * | 2016-09-30 | 2018-04-05 | 日亜化学工業株式会社 | 基板の製造方法 |
JP2018088460A (ja) * | 2016-11-28 | 2018-06-07 | 株式会社村田製作所 | シールド層を有するモジュール |
JP2020155781A (ja) * | 2020-05-28 | 2020-09-24 | 日亜化学工業株式会社 | 基板の製造方法 |
US11058038B2 (en) | 2018-06-28 | 2021-07-06 | Qorvo Us, Inc. | Electromagnetic shields for sub-modules |
US11114363B2 (en) | 2018-12-20 | 2021-09-07 | Qorvo Us, Inc. | Electronic package arrangements and related methods |
US11127689B2 (en) | 2018-06-01 | 2021-09-21 | Qorvo Us, Inc. | Segmented shielding using wirebonds |
WO2022168478A1 (ja) * | 2021-02-05 | 2022-08-11 | 株式会社村田製作所 | モジュール |
US11515282B2 (en) | 2019-05-21 | 2022-11-29 | Qorvo Us, Inc. | Electromagnetic shields with bonding wires for sub-modules |
Families Citing this family (80)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US7928538B2 (en) * | 2006-10-04 | 2011-04-19 | Texas Instruments Incorporated | Package-level electromagnetic interference shielding |
US8350367B2 (en) * | 2008-02-05 | 2013-01-08 | Advanced Semiconductor Engineering, Inc. | Semiconductor device packages with electromagnetic interference shielding |
US8022511B2 (en) | 2008-02-05 | 2011-09-20 | Advanced Semiconductor Engineering, Inc. | Semiconductor device packages with electromagnetic interference shielding |
US7989928B2 (en) | 2008-02-05 | 2011-08-02 | Advanced Semiconductor Engineering Inc. | Semiconductor device packages with electromagnetic interference shielding |
US8212339B2 (en) * | 2008-02-05 | 2012-07-03 | Advanced Semiconductor Engineering, Inc. | Semiconductor device packages with electromagnetic interference shielding |
DE102008031231B4 (de) * | 2008-07-02 | 2012-12-27 | Siemens Aktiengesellschaft | Herstellungsverfahren für planare elektronsche Leistungselektronik-Module für Hochtemperatur-Anwendungen und entsprechendes Leistungselektronik-Modul |
US8410584B2 (en) | 2008-08-08 | 2013-04-02 | Advanced Semiconductor Engineering, Inc. | Semiconductor device packages with electromagnetic interference shielding |
JP4525866B2 (ja) * | 2008-08-19 | 2010-08-18 | 株式会社村田製作所 | 回路モジュール及びその製造方法 |
US8110441B2 (en) | 2008-09-25 | 2012-02-07 | Stats Chippac, Ltd. | Method of electrically connecting a shielding layer to ground through a conductive via disposed in peripheral region around semiconductor die |
US20100110656A1 (en) | 2008-10-31 | 2010-05-06 | Advanced Semiconductor Engineering, Inc. | Chip package and manufacturing method thereof |
US20100139967A1 (en) * | 2008-12-08 | 2010-06-10 | Ibiden Co., Ltd. | Wiring board and fabrication method therefor |
US20100207257A1 (en) * | 2009-02-17 | 2010-08-19 | Advanced Semiconductor Engineering, Inc. | Semiconductor package and manufacturing method thereof |
US8110902B2 (en) * | 2009-02-19 | 2012-02-07 | Advanced Semiconductor Engineering, Inc. | Chip package and manufacturing method thereof |
US8212340B2 (en) | 2009-07-13 | 2012-07-03 | Advanced Semiconductor Engineering, Inc. | Chip package and manufacturing method thereof |
US8378466B2 (en) * | 2009-11-19 | 2013-02-19 | Advanced Semiconductor Engineering, Inc. | Wafer-level semiconductor device packages with electromagnetic interference shielding |
US8030750B2 (en) * | 2009-11-19 | 2011-10-04 | Advanced Semiconductor Engineering, Inc. | Semiconductor device packages with electromagnetic interference shielding |
US8368185B2 (en) * | 2009-11-19 | 2013-02-05 | Advanced Semiconductor Engineering, Inc. | Semiconductor device packages with electromagnetic interference shielding |
CN102082980B (zh) * | 2009-12-01 | 2015-04-15 | 昆山华扬电子有限公司 | 数字麦克风内嵌屏蔽印制板及其制作工艺 |
US8569894B2 (en) | 2010-01-13 | 2013-10-29 | Advanced Semiconductor Engineering, Inc. | Semiconductor package with single sided substrate design and manufacturing methods thereof |
TWI411075B (zh) | 2010-03-22 | 2013-10-01 | Advanced Semiconductor Eng | 半導體封裝件及其製造方法 |
TWI540698B (zh) | 2010-08-02 | 2016-07-01 | 日月光半導體製造股份有限公司 | 半導體封裝件與其製造方法 |
US9007273B2 (en) | 2010-09-09 | 2015-04-14 | Advances Semiconductor Engineering, Inc. | Semiconductor package integrated with conformal shield and antenna |
US8520399B2 (en) * | 2010-10-29 | 2013-08-27 | Palo Alto Research Center Incorporated | Stretchable electronics modules and circuits |
KR20120045893A (ko) * | 2010-11-01 | 2012-05-09 | 삼성전기주식회사 | 반도체 패키지 모듈 |
KR101711045B1 (ko) * | 2010-12-02 | 2017-03-02 | 삼성전자 주식회사 | 적층 패키지 구조물 |
US8279625B2 (en) | 2010-12-14 | 2012-10-02 | Apple Inc. | Printed circuit board radio-frequency shielding structures |
US9406658B2 (en) | 2010-12-17 | 2016-08-02 | Advanced Semiconductor Engineering, Inc. | Embedded component device and manufacturing methods thereof |
US20120228751A1 (en) * | 2011-03-07 | 2012-09-13 | Samsung Electronics Co., Ltd. | Semiconductor package and method of manufacturing the same |
US9179538B2 (en) * | 2011-06-09 | 2015-11-03 | Apple Inc. | Electromagnetic shielding structures for selectively shielding components on a substrate |
US9155188B2 (en) * | 2011-11-04 | 2015-10-06 | Apple Inc. | Electromagnetic interference shielding techniques |
US8541883B2 (en) | 2011-11-29 | 2013-09-24 | Advanced Semiconductor Engineering, Inc. | Semiconductor device having shielded conductive vias |
US9030841B2 (en) * | 2012-02-23 | 2015-05-12 | Apple Inc. | Low profile, space efficient circuit shields |
JP2013207213A (ja) * | 2012-03-29 | 2013-10-07 | Tdk Corp | 電子部品モジュール及びその製造方法 |
KR20130111780A (ko) * | 2012-04-02 | 2013-10-11 | 삼성전자주식회사 | Emi 차폐부를 갖는 반도체 장치 |
US8937376B2 (en) | 2012-04-16 | 2015-01-20 | Advanced Semiconductor Engineering, Inc. | Semiconductor packages with heat dissipation structures and related methods |
US8786060B2 (en) | 2012-05-04 | 2014-07-22 | Advanced Semiconductor Engineering, Inc. | Semiconductor package integrated with conformal shield and antenna |
US8704341B2 (en) | 2012-05-15 | 2014-04-22 | Advanced Semiconductor Engineering, Inc. | Semiconductor packages with thermal dissipation structures and EMI shielding |
US8653634B2 (en) | 2012-06-11 | 2014-02-18 | Advanced Semiconductor Engineering, Inc. | EMI-shielded semiconductor devices and methods of making |
US9153542B2 (en) | 2012-08-01 | 2015-10-06 | Advanced Semiconductor Engineering, Inc. | Semiconductor package having an antenna and manufacturing method thereof |
KR20140023112A (ko) * | 2012-08-17 | 2014-02-26 | 삼성전자주식회사 | 반도체 패키지를 포함하는 전자 장치 및 그 제조 방법 |
US9978688B2 (en) | 2013-02-28 | 2018-05-22 | Advanced Semiconductor Engineering, Inc. | Semiconductor package having a waveguide antenna and manufacturing method thereof |
US9837701B2 (en) | 2013-03-04 | 2017-12-05 | Advanced Semiconductor Engineering, Inc. | Semiconductor package including antenna substrate and manufacturing method thereof |
US9129954B2 (en) | 2013-03-07 | 2015-09-08 | Advanced Semiconductor Engineering, Inc. | Semiconductor package including antenna layer and manufacturing method thereof |
US9172131B2 (en) | 2013-03-15 | 2015-10-27 | Advanced Semiconductor Engineering, Inc. | Semiconductor structure having aperture antenna |
CN103400825B (zh) | 2013-07-31 | 2016-05-18 | 日月光半导体制造股份有限公司 | 半导体封装件及其制造方法 |
US9433090B2 (en) * | 2014-03-25 | 2016-08-30 | Microsoft Technology Licensing, Llc | Edge plated printed circuit board |
CN105321933B (zh) * | 2014-08-01 | 2019-08-09 | 乾坤科技股份有限公司 | 具有顺形电磁屏蔽结构的半导体封装件及其制造方法 |
CN206976318U (zh) * | 2014-11-21 | 2018-02-06 | 株式会社村田制作所 | 模块 |
JP5890073B1 (ja) * | 2014-12-12 | 2016-03-22 | 株式会社メイコー | モールド回路モジュール及びその製造方法 |
WO2016092695A1 (ja) * | 2014-12-12 | 2016-06-16 | 株式会社メイコー | モールド回路モジュール及びその製造方法 |
KR20160093403A (ko) * | 2015-01-29 | 2016-08-08 | 엘지이노텍 주식회사 | 전자파차폐구조물 |
KR102377472B1 (ko) * | 2015-03-10 | 2022-03-23 | 삼성전자주식회사 | 반도체 패키지 및 그 제조방법 |
US9997468B2 (en) * | 2015-04-10 | 2018-06-12 | STATS ChipPAC Pte. Ltd. | Integrated circuit packaging system with shielding and method of manufacturing thereof |
JP6512298B2 (ja) * | 2015-08-11 | 2019-05-15 | 株式会社村田製作所 | 高周波モジュールおよびその製造方法 |
US9974181B2 (en) * | 2016-03-24 | 2018-05-15 | Avago Technologies General Ip (Singapore) Pte. Ltd. | Module with external shield and back-spill barrier for protecting contact pads |
JP6621708B2 (ja) * | 2016-05-26 | 2019-12-18 | 新光電気工業株式会社 | 半導体装置、半導体装置の製造方法 |
US9922937B2 (en) * | 2016-07-30 | 2018-03-20 | Avago Technologies General Ip (Singapore) Pte. Ltd. | Self-shielded die having electromagnetic shielding on die surfaces |
WO2018035536A2 (en) * | 2016-08-19 | 2018-02-22 | Nextgin Technology Bv | Method for producing a printed circuit board |
KR102634389B1 (ko) * | 2016-09-07 | 2024-02-06 | 삼성전자주식회사 | 반도체 패키지 및 그의 제조 방법 |
CN108093554A (zh) * | 2016-11-21 | 2018-05-29 | 鹏鼎控股(深圳)股份有限公司 | 高频信号传输结构及其制作方法 |
JP6449837B2 (ja) * | 2016-12-01 | 2019-01-09 | 太陽誘電株式会社 | 無線モジュール及び無線モジュールの製造方法 |
JP6463323B2 (ja) * | 2016-12-01 | 2019-01-30 | 太陽誘電株式会社 | 無線モジュール、およびその製造方法 |
JP6408540B2 (ja) * | 2016-12-01 | 2018-10-17 | 太陽誘電株式会社 | 無線モジュール及び無線モジュールの製造方法 |
US10937707B2 (en) * | 2017-02-22 | 2021-03-02 | Kyocera Corporation | Wiring substrate, electronic device, and electronic module |
WO2019088175A1 (ja) * | 2017-11-02 | 2019-05-09 | 株式会社村田製作所 | 回路モジュール |
US10373917B2 (en) * | 2017-12-05 | 2019-08-06 | Tdk Corporation | Electronic circuit package using conductive sealing material |
US10564679B2 (en) * | 2018-04-05 | 2020-02-18 | Samsung Electro-Mechanics Co., Ltd. | Electronic device module, method of manufacturing the same and electronic apparatus |
US10985109B2 (en) * | 2018-12-27 | 2021-04-20 | STATS ChipPAC Pte. Ltd. | Shielded semiconductor packages with open terminals and methods of making via two-step process |
US11071196B2 (en) * | 2019-04-05 | 2021-07-20 | Samsung Electro-Mechanics Co., Ltd. | Electronic device module and method of manufacturing electronic device module |
CN110148681B (zh) * | 2019-04-30 | 2020-06-16 | 武汉华星光电半导体显示技术有限公司 | 有机发光二极管显示面板及其制造方法、显示器 |
US11935799B2 (en) * | 2019-06-25 | 2024-03-19 | Intel Corporation | Integrated circuit package lids with polymer features |
CN110364444B (zh) * | 2019-08-01 | 2025-01-24 | 合肥矽迈微电子科技有限公司 | 三面附金属包封封装结构及其制备方法 |
WO2021176871A1 (ja) * | 2020-03-06 | 2021-09-10 | 株式会社村田製作所 | モジュール |
CN113496990B (zh) * | 2020-04-01 | 2023-10-20 | 中芯国际集成电路制造(上海)有限公司 | 半导体结构及半导体结构的形成方法 |
CN113692143B (zh) * | 2020-05-19 | 2023-01-17 | 鹏鼎控股(深圳)股份有限公司 | 具有内埋元件的线路板的制作方法 |
TWI774008B (zh) | 2020-06-19 | 2022-08-11 | 啟碁科技股份有限公司 | 封裝結構及其製造方法 |
CN113838813A (zh) * | 2020-06-23 | 2021-12-24 | 启碁科技股份有限公司 | 封装结构及其制造方法 |
KR102736599B1 (ko) | 2020-06-26 | 2024-12-02 | 삼성전자주식회사 | 반도체 모듈 |
CN113691230B (zh) * | 2021-08-25 | 2023-11-28 | 北京超材信息科技有限公司 | 声学装置封装结构 |
US12137545B2 (en) * | 2022-09-16 | 2024-11-05 | Hewlett Packard Enterprise Development Lp | Electromagnetic shield of an integrated circuit package |
Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH0567039U (ja) * | 1992-02-21 | 1993-09-03 | 安藤電気株式会社 | 上面と下面の外周側面をめっきで導通させた両面プリント板 |
JPH08236979A (ja) * | 1995-02-24 | 1996-09-13 | Nec Corp | 混成集積回路装置およびその製造方法 |
JPH11163583A (ja) * | 1997-11-25 | 1999-06-18 | Citizen Electronics Co Ltd | 電子部品パッケージ及びその製造方法 |
JP2005276980A (ja) * | 2004-03-24 | 2005-10-06 | Matsushita Electric Ind Co Ltd | 回路部品内蔵モジュールの製造方法 |
JP2005317935A (ja) * | 2004-03-30 | 2005-11-10 | Matsushita Electric Ind Co Ltd | モジュール部品およびその製造方法 |
Family Cites Families (16)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP3797636B2 (ja) * | 1997-02-21 | 2006-07-19 | シチズン電子株式会社 | 表面実装型発光ダイオード及びその製造方法 |
JP2001313450A (ja) * | 2000-04-28 | 2001-11-09 | Matsushita Electric Ind Co Ltd | プリント配線板の製造方法 |
JP2002094204A (ja) * | 2000-09-19 | 2002-03-29 | Matsushita Electric Ind Co Ltd | 高周波モジュールとその製造方法 |
US20040088855A1 (en) * | 2002-11-11 | 2004-05-13 | Salman Akram | Interposers for chip-scale packages, chip-scale packages including the interposers, test apparatus for effecting wafer-level testing of the chip-scale packages, and methods |
WO2004060034A1 (ja) * | 2002-12-24 | 2004-07-15 | Matsushita Electric Industrial Co., Ltd. | 電子部品内蔵モジュール |
TWI235469B (en) * | 2003-02-07 | 2005-07-01 | Siliconware Precision Industries Co Ltd | Thermally enhanced semiconductor package with EMI shielding |
JP3842229B2 (ja) * | 2003-02-27 | 2006-11-08 | 太陽誘電株式会社 | 回路モジュール |
WO2004093506A2 (en) * | 2003-04-15 | 2004-10-28 | Wavezero, Inc. | Electomagnetic interference shielding for a printed circuit board |
JP2005072095A (ja) * | 2003-08-20 | 2005-03-17 | Alps Electric Co Ltd | 電子回路ユニットおよびその製造方法 |
JP2005109306A (ja) | 2003-10-01 | 2005-04-21 | Matsushita Electric Ind Co Ltd | 電子部品パッケージおよびその製造方法 |
JP2005116762A (ja) * | 2003-10-07 | 2005-04-28 | Fujitsu Ltd | 半導体装置の保護方法及び半導体装置用カバー及び半導体装置ユニット及び半導体装置の梱包構造 |
JP2005159227A (ja) | 2003-11-28 | 2005-06-16 | Matsushita Electric Ind Co Ltd | 回路部品内蔵モジュール及びその製造方法 |
CN1774965A (zh) | 2004-03-30 | 2006-05-17 | 松下电器产业株式会社 | 模块元件及其制造方法 |
JP2007043327A (ja) * | 2005-08-01 | 2007-02-15 | Star Micronics Co Ltd | コンデンサマイクロホン |
TWI284407B (en) * | 2005-11-03 | 2007-07-21 | Cyntec Co Ltd | Package device with electromagnetic interference shield |
US7445968B2 (en) * | 2005-12-16 | 2008-11-04 | Sige Semiconductor (U.S.), Corp. | Methods for integrated circuit module packaging and integrated circuit module packages |
-
2006
- 2006-09-19 CN CN2006800410071A patent/CN101300911B/zh not_active Expired - Fee Related
- 2006-09-19 WO PCT/JP2006/318495 patent/WO2007060784A1/ja active Application Filing
- 2006-09-19 JP JP2007546373A patent/JP4816647B2/ja not_active Expired - Fee Related
-
2008
- 2008-04-22 US US12/107,163 patent/US7488903B2/en active Active
Patent Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH0567039U (ja) * | 1992-02-21 | 1993-09-03 | 安藤電気株式会社 | 上面と下面の外周側面をめっきで導通させた両面プリント板 |
JPH08236979A (ja) * | 1995-02-24 | 1996-09-13 | Nec Corp | 混成集積回路装置およびその製造方法 |
JPH11163583A (ja) * | 1997-11-25 | 1999-06-18 | Citizen Electronics Co Ltd | 電子部品パッケージ及びその製造方法 |
JP2005276980A (ja) * | 2004-03-24 | 2005-10-06 | Matsushita Electric Ind Co Ltd | 回路部品内蔵モジュールの製造方法 |
JP2005317935A (ja) * | 2004-03-30 | 2005-11-10 | Matsushita Electric Ind Co Ltd | モジュール部品およびその製造方法 |
Cited By (67)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US9661739B2 (en) | 2005-08-08 | 2017-05-23 | Qorvo Us, Inc. | Electronic modules having grounded electromagnetic shields |
US8959762B2 (en) | 2005-08-08 | 2015-02-24 | Rf Micro Devices, Inc. | Method of manufacturing an electronic module |
US8062930B1 (en) | 2005-08-08 | 2011-11-22 | Rf Micro Devices, Inc. | Sub-module conformal electromagnetic interference shield |
JP2009004584A (ja) * | 2007-06-22 | 2009-01-08 | Panasonic Corp | 部品内蔵モジュールおよびその製造方法 |
US8053872B1 (en) | 2007-06-25 | 2011-11-08 | Rf Micro Devices, Inc. | Integrated shield for a no-lead semiconductor device package |
US8349659B1 (en) | 2007-06-25 | 2013-01-08 | Rf Micro Devices, Inc. | Integrated shield for a no-lead semiconductor device package |
US8296938B2 (en) | 2007-06-27 | 2012-10-30 | Rf Micro Devices, Inc. | Method for forming an electronic module having backside seal |
US8434220B2 (en) | 2007-06-27 | 2013-05-07 | Rf Micro Devices, Inc. | Heat sink formed with conformal shield |
US8720051B2 (en) | 2007-06-27 | 2014-05-13 | Rf Micro Devices, Inc. | Conformal shielding process using process gases |
US8614899B2 (en) | 2007-06-27 | 2013-12-24 | Rf Micro Devices, Inc. | Field barrier structures within a conformal shield |
US8061012B2 (en) | 2007-06-27 | 2011-11-22 | Rf Micro Devices, Inc. | Method of manufacturing a module |
US8409658B2 (en) | 2007-06-27 | 2013-04-02 | Rf Micro Devices, Inc. | Conformal shielding process using flush structures |
US8359739B2 (en) | 2007-06-27 | 2013-01-29 | Rf Micro Devices, Inc. | Process for manufacturing a module |
US8186048B2 (en) | 2007-06-27 | 2012-05-29 | Rf Micro Devices, Inc. | Conformal shielding process using process gases |
US8220145B2 (en) | 2007-06-27 | 2012-07-17 | Rf Micro Devices, Inc. | Isolated conformal shielding |
US8296941B2 (en) | 2007-06-27 | 2012-10-30 | Rf Micro Devices, Inc. | Conformal shielding employing segment buildup |
EP2009692A1 (en) * | 2007-06-29 | 2008-12-31 | TDK Corporation | Electronic module and fabrication method thereof |
WO2009044737A1 (ja) * | 2007-10-01 | 2009-04-09 | Murata Manufacturing Co., Ltd. | 電子部品 |
US8420409B2 (en) | 2008-06-06 | 2013-04-16 | Semiconductor Energy Laboratory Co., Ltd. | Method for manufacturing semiconductor device |
JP2010016362A (ja) * | 2008-06-06 | 2010-01-21 | Semiconductor Energy Lab Co Ltd | 半導体装置の作製方法 |
CN101685764B (zh) * | 2008-09-23 | 2011-11-30 | 海华科技股份有限公司 | 系统级封装模块结构的制造方法 |
JP2010212410A (ja) * | 2009-03-10 | 2010-09-24 | Panasonic Corp | モジュール部品とモジュール部品の製造方法と、これを用いた電子機器 |
WO2010103756A1 (ja) * | 2009-03-10 | 2010-09-16 | パナソニック株式会社 | モジュール部品とその製造方法と、およびそのモジュール部品を用いた電子機器 |
JP2010225752A (ja) * | 2009-03-23 | 2010-10-07 | Tdk Corp | 樹脂封止型電子部品及びその製造方法 |
JP2010283111A (ja) * | 2009-06-04 | 2010-12-16 | Brother Ind Ltd | 電子機器 |
JP2013504883A (ja) * | 2009-09-14 | 2013-02-07 | メアス ドイチュラント ゲゼルシャフト ミット ベシュレンクテル ハフツング | 電気部品の製造方法及び電気部品 |
US9176207B2 (en) | 2009-09-14 | 2015-11-03 | Meas Deutschland Gmbh | Method for producing an electrical component and electrical component |
JP2011108929A (ja) * | 2009-11-19 | 2011-06-02 | Murata Mfg Co Ltd | 回路基板および回路基板の製造方法 |
US9137934B2 (en) | 2010-08-18 | 2015-09-15 | Rf Micro Devices, Inc. | Compartmentalized shielding of selected components |
US9287218B2 (en) | 2010-10-08 | 2016-03-15 | Universal Scientific Industrial (Shanghai) Co., Ltd. | Chip level EMI shielding structure and manufacture method thereof |
TWI491009B (zh) * | 2010-10-08 | 2015-07-01 | 晶片級電磁干擾屏蔽結構及製造方法 | |
JP2012151353A (ja) * | 2011-01-20 | 2012-08-09 | Sharp Corp | 半導体モジュール |
JP2012160634A (ja) * | 2011-02-02 | 2012-08-23 | Nec Corp | モジュール部品およびその製造方法 |
US9942994B2 (en) | 2011-02-25 | 2018-04-10 | Qorvo Us, Inc. | Connection using conductive vias |
US9420704B2 (en) | 2011-02-25 | 2016-08-16 | Qorvo Us, Inc. | Connection using conductive vias |
US8835226B2 (en) | 2011-02-25 | 2014-09-16 | Rf Micro Devices, Inc. | Connection using conductive vias |
US9627230B2 (en) | 2011-02-28 | 2017-04-18 | Qorvo Us, Inc. | Methods of forming a microshield on standard QFN package |
JP2012227213A (ja) * | 2011-04-15 | 2012-11-15 | Nec Access Technica Ltd | 電磁波シールド構造 |
US9076892B2 (en) | 2011-05-13 | 2015-07-07 | Sharp Kabushiki Kaisha | Method of producing semiconductor module and semiconductor module |
JP2012256842A (ja) * | 2011-05-13 | 2012-12-27 | Sharp Corp | 半導体モジュールの製造方法及び半導体モジュール |
JP2012253190A (ja) * | 2011-06-02 | 2012-12-20 | Powertech Technology Inc | 半導体パッケージ及びその実装方法 |
JP2013026518A (ja) * | 2011-07-22 | 2013-02-04 | Fdk Corp | 電子回路モジュール |
JP2014056880A (ja) * | 2012-09-11 | 2014-03-27 | Nec Corp | モジュール部品及びその製造方法 |
US8811021B2 (en) | 2012-11-07 | 2014-08-19 | Taiyo Yuden Co., Ltd. | Electronic circuit module |
JP5415649B1 (ja) * | 2012-11-07 | 2014-02-12 | 太陽誘電株式会社 | 電子回路モジュール及びその製造方法 |
JP5285819B1 (ja) * | 2012-11-07 | 2013-09-11 | 太陽誘電株式会社 | 電子回路モジュール |
KR20140136743A (ko) * | 2013-05-21 | 2014-12-01 | 삼성전기주식회사 | 고주파 모듈 |
KR101994714B1 (ko) | 2013-05-21 | 2019-07-01 | 삼성전기주식회사 | 고주파 모듈 |
US9807890B2 (en) | 2013-05-31 | 2017-10-31 | Qorvo Us, Inc. | Electronic modules having grounded electromagnetic shields |
WO2015015746A1 (ja) * | 2013-08-02 | 2015-02-05 | 日本特殊陶業株式会社 | 配線基板およびその製造方法 |
JP2015046571A (ja) * | 2013-08-02 | 2015-03-12 | 日本特殊陶業株式会社 | 配線基板およびその製造方法 |
JP2015109301A (ja) * | 2013-12-03 | 2015-06-11 | 新光電気工業株式会社 | 電子装置及び電子装置の製造方法 |
JPWO2016121491A1 (ja) * | 2015-01-30 | 2017-10-05 | 株式会社村田製作所 | 電子回路モジュール |
KR101940904B1 (ko) * | 2016-04-12 | 2019-01-21 | 티디케이가부시기가이샤 | 전자회로 모듈 및 그 제조방법 |
KR20170116959A (ko) * | 2016-04-12 | 2017-10-20 | 티디케이가부시기가이샤 | 전자회로 모듈 및 그 제조방법 |
JP2017199764A (ja) * | 2016-04-26 | 2017-11-02 | 京セラ株式会社 | モジュール印刷配線板およびその製造方法 |
JP2018056455A (ja) * | 2016-09-30 | 2018-04-05 | 日亜化学工業株式会社 | 基板の製造方法 |
US11229123B2 (en) | 2016-09-30 | 2022-01-18 | Nichia Corporation | Method of manufacturing the printed board |
JP2018088460A (ja) * | 2016-11-28 | 2018-06-07 | 株式会社村田製作所 | シールド層を有するモジュール |
US11127689B2 (en) | 2018-06-01 | 2021-09-21 | Qorvo Us, Inc. | Segmented shielding using wirebonds |
US11058038B2 (en) | 2018-06-28 | 2021-07-06 | Qorvo Us, Inc. | Electromagnetic shields for sub-modules |
US11219144B2 (en) | 2018-06-28 | 2022-01-04 | Qorvo Us, Inc. | Electromagnetic shields for sub-modules |
US11114363B2 (en) | 2018-12-20 | 2021-09-07 | Qorvo Us, Inc. | Electronic package arrangements and related methods |
US11515282B2 (en) | 2019-05-21 | 2022-11-29 | Qorvo Us, Inc. | Electromagnetic shields with bonding wires for sub-modules |
JP2020155781A (ja) * | 2020-05-28 | 2020-09-24 | 日亜化学工業株式会社 | 基板の製造方法 |
JP7089192B2 (ja) | 2020-05-28 | 2022-06-22 | 日亜化学工業株式会社 | 基板の製造方法 |
WO2022168478A1 (ja) * | 2021-02-05 | 2022-08-11 | 株式会社村田製作所 | モジュール |
Also Published As
Publication number | Publication date |
---|---|
CN101300911B (zh) | 2010-10-27 |
CN101300911A (zh) | 2008-11-05 |
JPWO2007060784A1 (ja) | 2009-05-07 |
US20080210462A1 (en) | 2008-09-04 |
JP4816647B2 (ja) | 2011-11-16 |
US7488903B2 (en) | 2009-02-10 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP4816647B2 (ja) | 回路モジュールの製造方法および回路モジュール | |
JP4650244B2 (ja) | 回路モジュールおよびその製造方法 | |
JP6281016B2 (ja) | 回路基板及びその製造方法 | |
JP5668627B2 (ja) | 回路モジュール | |
US9972599B2 (en) | Package structure and method of manufacturing the same | |
US8345433B2 (en) | Heterogeneous organic laminate stack ups for high frequency applications | |
US20060043562A1 (en) | Circuit device and manufacture method for circuit device | |
US7718901B2 (en) | Electronic parts substrate and method for manufacturing the same | |
JP2003347741A (ja) | 複合多層基板およびそれを用いたモジュール | |
JP5729186B2 (ja) | 半導体装置及びその製造方法 | |
WO1998047331A1 (fr) | Tableau de connexions, son procede de fabrication et boitier de semi-conducteur | |
WO2012023332A1 (ja) | 電子部品及びその製造方法 | |
JPWO2012165530A1 (ja) | 多層基板の製造方法および多層基板 | |
JP2006324568A (ja) | 多層モジュールとその製造方法 | |
JP5394560B2 (ja) | 複合多層基板およびそれを用いたモジュール | |
JP5577716B2 (ja) | 回路モジュール及び回路モジュールの製造方法 | |
JP5091021B2 (ja) | 複合多層基板およびそれを用いたモジュール | |
WO2012165111A1 (ja) | 多層基板の製造方法および多層基板 | |
TWI741574B (zh) | 內埋線路板及其製造方法 | |
JP6725378B2 (ja) | アンテナモジュール | |
JP2001291817A (ja) | 電子回路装置および多層プリント配線板 | |
WO2011024469A1 (ja) | 基板製造方法および樹脂基板 | |
JPH02164096A (ja) | 多層電子回路基板とその製造方法 | |
JP6068167B2 (ja) | 配線基板およびその製造方法 | |
WO2019198154A1 (ja) | 部品内蔵基板、及び部品内蔵基板の製造方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
WWE | Wipo information: entry into national phase |
Ref document number: 200680041007.1 Country of ref document: CN |
|
121 | Ep: the epo has been informed by wipo that ep was designated in this application | ||
ENP | Entry into the national phase |
Ref document number: 2007546373 Country of ref document: JP Kind code of ref document: A |
|
NENP | Non-entry into the national phase |
Ref country code: DE |
|
122 | Ep: pct application non-entry in european phase |
Ref document number: 06798106 Country of ref document: EP Kind code of ref document: A1 |