+

WO2005091367A1 - 電子回路、半導体装置及び実装基板 - Google Patents

電子回路、半導体装置及び実装基板 Download PDF

Info

Publication number
WO2005091367A1
WO2005091367A1 PCT/JP2004/003767 JP2004003767W WO2005091367A1 WO 2005091367 A1 WO2005091367 A1 WO 2005091367A1 JP 2004003767 W JP2004003767 W JP 2004003767W WO 2005091367 A1 WO2005091367 A1 WO 2005091367A1
Authority
WO
WIPO (PCT)
Prior art keywords
conductive layer
power supply
wiring
plane
semiconductor device
Prior art date
Application number
PCT/JP2004/003767
Other languages
English (en)
French (fr)
Inventor
Motoo Suwa
Yoshinori Miyaki
Toru Hayashi
Ryoichi Sano
Shigezumi Matsui
Takanobu Naruse
Takashi Sato
Hisashi Shiota
Original Assignee
Renesas Technology Corp.
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Renesas Technology Corp. filed Critical Renesas Technology Corp.
Priority to PCT/JP2004/003767 priority Critical patent/WO2005091367A1/ja
Priority to US10/592,948 priority patent/US7528473B2/en
Priority to JP2006511097A priority patent/JP4387403B2/ja
Publication of WO2005091367A1 publication Critical patent/WO2005091367A1/ja

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/552Protection against radiation, e.g. light or electromagnetic waves
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/498Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
    • H01L23/49838Geometry or layout
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • H05K1/0213Electrical arrangements not otherwise provided for
    • H05K1/0216Reduction of cross-talk, noise or electromagnetic interference
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • H05K1/0213Electrical arrangements not otherwise provided for
    • H05K1/0216Reduction of cross-talk, noise or electromagnetic interference
    • H05K1/023Reduction of cross-talk, noise or electromagnetic interference using auxiliary mounted passive components or auxiliary substances
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • H05K1/0213Electrical arrangements not otherwise provided for
    • H05K1/0237High frequency adaptations
    • H05K1/0246Termination of transmission lines
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • H05K1/0213Electrical arrangements not otherwise provided for
    • H05K1/0237High frequency adaptations
    • H05K1/0248Skew reduction or using delay lines
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • H05K1/11Printed elements for providing electric connections to or between printed circuits
    • H05K1/111Pads for surface mounting, e.g. lay-out
    • H05K1/112Pads for surface mounting, e.g. lay-out directly combined with via connections
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/18Printed circuits structurally associated with non-printed electric components
    • H05K1/181Printed circuits structurally associated with non-printed electric components associated with surface mounted components
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/4805Shape
    • H01L2224/4809Loop shape
    • H01L2224/48091Arched
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/481Disposition
    • H01L2224/48151Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/48221Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/48225Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • H01L2224/48227Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation connecting the wire to a bond pad of the item
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/481Disposition
    • H01L2224/48151Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/48221Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/48225Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • H01L2224/48235Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation connecting the wire to a via metallisation of the item
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/49Structure, shape, material or disposition of the wire connectors after the connecting process of a plurality of wire connectors
    • H01L2224/491Disposition
    • H01L2224/4912Layout
    • H01L2224/49171Fan-out arrangements
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/42Wire connectors; Manufacturing methods related thereto
    • H01L24/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L24/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/42Wire connectors; Manufacturing methods related thereto
    • H01L24/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L24/49Structure, shape, material or disposition of the wire connectors after the connecting process of a plurality of wire connectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/0001Technical content checked by a classifier
    • H01L2924/00014Technical content checked by a classifier the subject-matter covered by the group, the symbol of which is combined with the symbol of this group, being disclosed without further technical details
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01019Potassium [K]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01055Cesium [Cs]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01057Lanthanum [La]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01078Platinum [Pt]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01079Gold [Au]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/12Passive devices, e.g. 2 terminal devices
    • H01L2924/1204Optical Diode
    • H01L2924/12041LED
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/14Integrated circuits
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/151Die mounting substrate
    • H01L2924/1517Multilayer substrate
    • H01L2924/15172Fan-out arrangement of the internal vias
    • H01L2924/15173Fan-out arrangement of the internal vias in a single layer of the multilayer substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/151Die mounting substrate
    • H01L2924/153Connection portion
    • H01L2924/1531Connection portion the connection portion being formed only on the surface of the substrate opposite to the die mounting surface
    • H01L2924/15311Connection portion the connection portion being formed only on the surface of the substrate opposite to the die mounting surface being a ball array, e.g. BGA
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/181Encapsulation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/30Technical effects
    • H01L2924/301Electrical effects
    • H01L2924/30107Inductance
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/30Technical effects
    • H01L2924/301Electrical effects
    • H01L2924/3011Impedance
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/30Technical effects
    • H01L2924/301Electrical effects
    • H01L2924/3025Electromagnetic shielding
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • H05K1/0296Conductive pattern lay-out details not covered by sub groups H05K1/02 - H05K1/0295
    • H05K1/0298Multilayer circuits
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/09Shape and layout
    • H05K2201/09209Shape and layout details of conductors
    • H05K2201/09218Conductive traces
    • H05K2201/09227Layout details of a plurality of traces, e.g. escape layout for Ball Grid Array [BGA] mounting
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/09Shape and layout
    • H05K2201/09209Shape and layout details of conductors
    • H05K2201/09218Conductive traces
    • H05K2201/09236Parallel layout
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/09Shape and layout
    • H05K2201/09209Shape and layout details of conductors
    • H05K2201/09218Conductive traces
    • H05K2201/09263Meander
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/09Shape and layout
    • H05K2201/09209Shape and layout details of conductors
    • H05K2201/0929Conductive planes
    • H05K2201/093Layout of power planes, ground planes or power supply conductors, e.g. having special clearance holes therein
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/10Details of components or other objects attached to or integrated in a printed circuit board
    • H05K2201/10007Types of components
    • H05K2201/10022Non-printed resistor
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/10Details of components or other objects attached to or integrated in a printed circuit board
    • H05K2201/10007Types of components
    • H05K2201/10159Memory
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/10Details of components or other objects attached to or integrated in a printed circuit board
    • H05K2201/10431Details of mounted components
    • H05K2201/10507Involving several components
    • H05K2201/10522Adjacent components
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/10Details of components or other objects attached to or integrated in a printed circuit board
    • H05K2201/10613Details of electrical connections of non-printed components, e.g. special leads
    • H05K2201/10621Components characterised by their electrical contacts
    • H05K2201/10689Leaded Integrated Circuit [IC] package, e.g. dual-in-line [DIL]
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/10Details of components or other objects attached to or integrated in a printed circuit board
    • H05K2201/10613Details of electrical connections of non-printed components, e.g. special leads
    • H05K2201/10621Components characterised by their electrical contacts
    • H05K2201/10734Ball grid array [BGA]; Bump grid array
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02PCLIMATE CHANGE MITIGATION TECHNOLOGIES IN THE PRODUCTION OR PROCESSING OF GOODS
    • Y02P70/00Climate change mitigation technologies in the production process for final industrial or consumer products
    • Y02P70/50Manufacturing or production processes characterised by the final manufactured product

Definitions

  • the present invention relates to an electronic circuit in which a semiconductor device is mounted on a mounting board, a semiconductor device, and a mounting board.
  • a data processor and an SDRAM are mounted on a mounting board having a multilayer wiring structure.
  • Memory especially DDR (Double Data Rate) -related technology that is effective when applied to circuit modules equipped with SDRAM (JEDEC STANDARD: JESD 79).
  • Japanese Patent Application Laid-Open No. 2001-177046 is a document describing a circuit module having a processor and an SDRAM mounted on a mounting board. According to this, a data processor having a BGA package structure is placed at the center, an SDRAM is placed around the data processor, and a terminal to the SDRAM is placed at the center of the side of the BGA (ball grid array) package. Located in the department. Clock, address, and command output pins to SDRAM are located at the corners of the BGA package.
  • the international publication brochure of W 099/24896 describes a wiring design in consideration of clock and address wiring when connecting a microcomputer to a memory chip, and a clock terminal is arranged at the center of the package side. And put the address and data terminal on the left and right. Disclosure of the invention The present inventor independently examined the structure of the mounting board and the package for maximizing the operation performance when the data processor and the SDRAM having the BGA package structure were mounted on the mounting board.
  • the first is to reduce the skew between bits of parallel data.
  • Conventionally as described in Japanese Patent Application Laid-Open No. 2001-177046, in order to reduce a timing deviation of a clock signal between a plurality of SDRAMs and a chip that outputs a clock signal to the SDRAM. In some cases, countermeasures have been taken to make the clock wiring length of the wiring board closer to an equal length.
  • the data transfer speed of a memory interface between a data processor (microcomputer chip) and a memory chip controlled by the data processor and having a function of storing a large amount of data is determined. Further improvement is required.
  • a memory interface specification that realizes high-speed data transfer is DDR—SDRAM interface specification.
  • the clock wiring output from the data processor must have the same length, but in the DDR-SDRAM interface specification, the interface is required.
  • the timing margin of the data signal (DQ) corresponding to the data strobe signal (DQS) output from each memory chip is Strictly restricted.
  • the external terminals of a plurality of bits of the synchronous memory have data input / output timing synchronized with the clock signal, and the data processor outputs the clock signal (data strobe signal: D QS) output from the synchronous memory. ), And fetches data output from the synchronous memory.
  • the data processor uses the input signal as a data strobe signal (DQS).
  • DQS data strobe signal
  • FIG. 41 Among synchronous memories, data is output in synchronization with the rising and falling edges of the clock to achieve high-speed data transfer.
  • the DQ It is also required that the wiring for use be of equal length.
  • a large number of DQ wires are connected in parallel to ensure a high data transfer rate, ensuring a wide bus width.
  • the DDR-SDRAM interface is compared with the condition where the equal length of the master clock signal output from the data processor (memory control chip) is required.
  • the data processor memory control chip
  • the inventor independently examined what kind of configuration would contribute to higher performance and lower cost after looking around the entire system. ⁇
  • the second is the effect of coupling noise on a package substrate with a multilayer wiring structure.
  • Semiconductor chip inputs and uses reference potential from outside In this case, the present inventor has found that there is a possibility that the level may fluctuate due to the influence of the coupling noise.
  • a ground plane and a power plane are interposed between signal wiring layers from the viewpoint of shielding on the mounting board of the multilayer wiring structure, and a large number of via holes and through holes connecting the signal wiring layers penetrate the ground plane and the power plane without contact. I do.
  • the solder ball electrodes are arranged in a plurality of rows in an annular shape and the arrangement is narrow, so that the ground plane power supply plane has no via holes.
  • the sixth is the power wiring for the digital-to-analog converter (DAC) or analog-to-digital converter (ADC) on the package board.
  • the power wiring for the DAC or ADC is not used for other circuits.
  • the present inventor sees the necessity of improving the conversion accuracy by suppressing the influence on the signal of the DAC or ADC when the level of the power supply line for the DAC or ADC fluctuates even when it is independent from the power supply wiring. Was issued.
  • a first object of the present invention is to reduce the skew between bits of parallel data on a mounting board without requiring much processing and increasing the wiring area as compared with equal wiring.
  • a second object of the present invention is to suppress the reference potential from being affected by the coupling noise on a package substrate having a multilayer wiring structure.
  • a third object of the present invention is to suppress a decrease in the current path due to the influence of via holes and through holes penetrating the power supply plane and the ground plane of the mounting board.
  • a fourth object of the present invention is to improve the terminating performance of a one-way wiring having a branch on the mounting board.
  • a fifth object of the present invention is to prevent the clock wiring used by the PLL circuit or the DLL circuit of the semiconductor chip and the operating power supply wiring from being coupled on the package substrate, whereby the power supply swings and the synchronization performance is reduced. Deterrence Is to do.
  • a sixth object of the present invention is to improve the conversion accuracy by suppressing the influence on the DAC or ADC even if the level of the D8 (or 80 C power supply wiring) of the semiconductor chip on the package substrate fluctuates. is there.
  • a seventh object of the present invention is to provide a semiconductor device having a DAC of a type in which a constant current from a constant current source circuit is added to an output node using a switch, wherein a power supply noise due to the switching of the switch is reduced by a constant current source circuit.
  • the purpose is to improve the conversion accuracy without affecting the power supply.
  • the electronic circuit according to the present invention includes a first semiconductor device (4) and a second semiconductor device (3) on a mounting board (2).
  • the mounting board has a plurality of bits of external terminals (DQ0 to DQ3) of the first semiconductor device and a plurality of bits of external terminals (351 to 354) of the second semiconductor device. It has a plurality of mounting board wirings (201 to 204) connected in common.
  • the length of the mounting board wiring from the external terminal of the first semiconductor device to the external terminal of the second semiconductor device is not equal to Bit ⁇ , and the external terminal of the second semiconductor device is The length of the assembling wiring (361-1364) from the semiconductor chip (31) to the connection electrode of the semiconductor chip (31) is unequal for each bit. Has a relationship that cancels out the unequal length of the wiring for assembly described above. According to this, it is not necessary to make the length between the external terminal of the second semiconductor device and the connection electrode of the semiconductor chip equal.
  • the unequal length of the semiconductor device must be The wirings connected to the first semiconductor device and the second semiconductor device on the mounting board may have unequal lengths so as to cancel the length.
  • the first semiconductor device is a synchronous memory
  • the second semiconductor device is a data processor capable of controlling access to a synchronous memory
  • the data processor is the mounting device.
  • Parallel input / output of multiple bits of access data is performed with the sink memory via the board wiring. The skew between bits in the parallel access data can be reduced without trouble without increasing the wiring area.
  • the second semiconductor device has a BGA package structure in which a number of solder pole electrodes are formed as the external terminals on a package substrate, and a wiring for assembly in the package substrate is provided. The unequal length is due to the difference in the distance between the solder ball electrodes from the package edge.
  • the solder ball electrodes are arranged in a ring in a plurality of rows, and when the synchronous memory is arranged facing the side of the package substrate, the unequal length of the assembly wiring in the package substrate is equal to the solder ball. It is an integral multiple of the pitch in the column direction of the electrodes. Accordingly, the wiring of the mounting board on the mounting board may be set to have unequal lengths with a difference of an integral multiple of the pitch in the column direction. The significance of the unequal length is unified in both the semiconductor device and the mounting board by the common concept of an integral multiple of the pitch in the column direction of the solder-pole electrode.
  • the length of the assembly wiring of the first semiconductor device from the external terminal to the connection electrode of the semiconductor chip is equal. If the length of the assembling wiring from the external terminals of the first semiconductor device to the connection electrodes of the semiconductor chip is also unequal, the unequal length of the wiring on the mounting board should be determined in consideration of the unequal length. Just fine.
  • a semiconductor device (31) is mounted on a package substrate (30).
  • the semiconductor chip includes a determination circuit (399) for performing a determination operation using a reference potential provided from a predetermined pad electrode.
  • the package substrate includes a first conductive layer (Lp1) used for connection with a pad electrode of a semiconductor chip, a second conductive layer (Lp2) used for a ground plane, and a third conductive layer (Lp2) used for a power plane. It includes a conductive layer (Lp3) and a fourth conductive layer (Lp4) used for connection with a mounting substrate.
  • the third conductive layer includes a power supply plane (38e) connected to the determination circuit and a wiring of the reference potential (38g), and the wiring of the reference potential is arranged so as to be surrounded by the power supply plane. .
  • the reference potential coupled to the power supply plane also tries to change in phase, thereby contributing to prevention of malfunction by the decision circuit.
  • the power plane of the determination circuit is shielded from the signal line of the determination circuit by the ground plane, and the reliability of the determination operation by the determination circuit is improved.
  • the nature further increases.
  • the electronic circuit of the present invention has a semiconductor device (3) on a mounting board (2).
  • the mounting board includes a first conductive layer (Lml) on which a wiring pattern is formed, a second conductive layer (Lm2) used for a ground plane, a third conductive layer (Lm3) used for a power plane, and wiring.
  • an external terminal of the semiconductor device is coupled to a wiring pattern of the first conductive layer, and a ground wiring pattern of the first conductive layer is connected to a ground plane of the second conductive layer via a via hole or a through hole (35B).
  • the power supply wiring pattern of the first conductive layer is connected to the power supply plane via via holes or through holes (35C) penetrating the second conductive layer, and the predetermined signal wiring pattern of the first conductive layer is connected to the power supply plane.
  • the ground plane and the power plane each have a specific area (213, 223) through which a via hole or a through hole does not penetrate, and the specific area is at least one pitch of external terminals arranged in the semiconductor device.
  • the specific region of the ground plane has a connection portion with a via hole or a through hole connected to the ground wiring pattern of the first conductive layer.
  • a connection portion with a via hole or a through hole connected to the power supply wiring pattern of the first conductive layer is provided.
  • the current flowing in the specific region can be increased.
  • the specific region is located near a corner of the rectangular semiconductor device. Considering the reduction of skew between bits, it is desirable to place the parallel data terminals on the sides of the semiconductor device.
  • the semiconductor device has a BGA package structure in which a number of solder ball electrodes are annularly arranged in a plurality of rows on a package substrate.
  • the wiring pattern of the first conductive layer has lands connectable to the solder ball electrodes in a plurality of rows in a ring shape, and includes via holes or through holes connected to the ground plane and via holes or through holes connected to the power plane. Is disposed outside the outer periphery or inside the inner periphery of the region where the land is formed in an annular shape. The potential is easily supplied evenly to the ground plane and the power plane.
  • the mounting board on which the semiconductor device is mounted has a first conductive layer on which a wiring pattern having lands connectable to external terminals of the semiconductor device is formed, and a ground plane exclusively.
  • the ground wiring pattern of the first conductive layer is coupled to a ground plane via a via hole or a through hole
  • the power supply wiring pattern of the first conductive layer is connected to a via hole or a through hole passing through the second conductive layer.
  • a predetermined signal wiring pattern of the first conductive layer is connected to a wiring pattern of the fourth conductive layer through a via hole or a through hole passing through the second conductive layer and the third conductive layer.
  • the ground plane and the power plane have a specific area having a width of at least one pitch of the land and no via hole or through hole penetrating therethrough.
  • Termination processing of one-way wiring having branch has a plurality of semiconductor memory devices on a mounting board and a semiconductor control device capable of controlling access to the semiconductor memory devices.
  • the mounting board has a power supply plane (51) of a terminating power supply for terminating a wiring connecting the semiconductor memory device and the semiconductor control device via a terminating resistor.
  • the semiconductor memory device is mounted closer to a power plane of the terminal power supply than the semiconductor control device.
  • a plurality of terminating resistors (52, 53) connected to the wiring and a plurality of first stabilizing capacitors (54) arranged near the terminating resistors are connected to the power supply plane of the terminating power source in a distributed manner. Is done.
  • the power supply plane of the terminal power supply has a second stabilization capacity (56) larger than the first stabilization capacity at the far end of the power supply plane with respect to the supply end supplying the terminal power. Connected.
  • the first stabilizing capacitance compensates for a potential change near the terminating resistor.
  • the second stabilizing capacitance compensates for a potential change at the far end of the power plane of the terminating power supply.
  • the power supply plane of the terminal power supply has a shape including a rectangular corner of a rectangular mounting board, and a supply end of the terminal power is disposed near the rectangular corner.
  • the power supply plane of the terminal power supply extends on both sides of the supply terminal (55) of the terminal power supply. Considering the reduction of skew between bits, it is desirable to place the terminals for parallel data on the sides of the semiconductor device.Therefore, the power plane of the termination power supply that supplies the termination power for semiconductor transfer should not be placed at the corners. , Do not compete with that request in location.
  • the one-way wiring having the branch is, for example, a wiring for transmitting a command and an address from the semiconductor control device to a plurality of semiconductor memory devices.
  • a terminating resistor is divided with respect to the terminating power plane so that the terminating power is stabilized. Scattering is desirable, and with this in mind, it is not always best to couple the terminating resistors to the longer path.
  • a terminating resistor is coupled to the one-way wiring having a plurality of semiconductor memory devices connected in common and having a branch, which has a longer path length starting from the semiconductor control device. (L1 ⁇ : L4, L7, L8) and those with terminal resistance coupled to the shorter path (L5, L6) are mixed.
  • the maximum value of the difference in path length between the longer path and the shorter path in the one-way wiring in which a terminating resistor is coupled to the shorter path is the one in which the terminating resistor is coupled to the longer path. It shall be less than or equal to the minimum value of the difference in path length between the shorter path and the longer path in the directional wiring. As a result, it is possible to minimize the effect of voltage reflection while taking into account the dispersive arrangement of the terminating resistor with respect to the terminating power supply plane.
  • a semiconductor chip is mounted on a package substrate, and the semiconductor chip is a phase 'locked' loop (PLL) circuit or a delay 'port'. It has a quad loop (DLL) circuit, and the package substrate includes a first conductive layer used for connection with a pad electrode of a semiconductor chip.
  • the first conductive layer has a power supply line (380) for supplying power to a PLL circuit or a DLL circuit, and a clock line (381, 382) for supplying a clock signal to the PLL circuit or the DLL circuit.
  • the power supply wiring and the clock wiring are separated from each other by a distance larger than the minimum distance between the wirings in the first conductive layer.
  • the clock wiring used by the PLL circuit or the DLL circuit of the semiconductor chip and its operating power supply wiring from being coupled on the package substrate, and to provide a coupling noise synchronized with the oscillation cycle of the chip.
  • PLL circuit Alternatively, the oscillation frequency of the voltage-controlled oscillator or the current-controlled oscillator that greatly affects the synchronization performance in the DLL circuit fluctuates when the operating power supply fluctuates.
  • the package substrate has a second conductive layer used exclusively for a ground plane and a third conductive layer used exclusively for a power plane, and the PLL circuit is provided in the third conductive layer.
  • the power wiring for supplying power to the DLL circuit is independent of other power planes. This is to prevent the effects of power supply noise caused by the operation of other circuits.
  • a semiconductor device has a semiconductor chip mounted on a package substrate, and the semiconductor chip includes a digital-to-analog converter (DAC) and an analog-to-analog converter.
  • the package substrate has one or both converters (ADC), and the package substrate is used for the first conductive layer and ground plane used to connect to the pad electrodes of the semiconductor chip.
  • the power supply plane (396 A, 379 A) for the converter is separated from the power supply plane (38C) of other circuits.
  • converter signal wirings (398 a, 3998 b) are formed on the first conductive layer at positions overlapping the power supply plane for the converter.
  • the converter when the converter has a circuit for adding a constant current from a constant current source circuit to an output node via a switch (391), the third conductive layer (Lp3)
  • the power supply plane (396 A) for the converter formed in the above is used as the power supply plane for the constant current source circuit (390), and the power supply plane (395A) for the circuit (392) for controlling the switch (391).
  • a power supply plane for a converter formed on the third conductive layer and a power supply plane for a circuit for controlling the switch formed on the fourth conductive layer are provided. May be separately coupled to connection terminals to the mounting substrate, which are electrically separated from each other in the fourth conductive layer.
  • a semiconductor device has a semiconductor chip mounted on a package substrate, and the semiconductor chip has a DAC (334),
  • the package substrate includes a first conductive layer used for connection with a pad electrode of a semiconductor chip, a second conductive layer used for a ground plane, a third conductive layer used for a power plane, and a mounting substrate. Including a fourth conductive layer used for connection.
  • the DAC has a circuit for adding a constant current from a constant current source circuit (390) to an output node using a switch (391).
  • the semiconductor chip (31) includes a first analog power supply terminal (VCCA) and a first analog ground terminal (VSSA) for the constant current source circuit and a second analog terminal for the switch control circuit (392).
  • Power supply terminal (VCCA 1) and second analog ground terminal (VSSA 1) are provided separately.
  • the first analog ground terminal and the second analog ground terminal are connected to analog ground wires (393, 394) separately formed on the first conductive layer.
  • the respective analog ground wires are commonly connected to a ground plane of the second conductive layer.
  • the first analog power supply terminal and the second analog power supply terminal are separated from the respective analog power supply wirings (395, 396) formed on the first conductive layer by separate power supply planes (395A, 395A). Separately connected to the terminal of the fourth conductive layer via the 6 9 A).
  • the switching noise for the switch does not affect the power supply of the constant current source circuit, which can contribute to the improvement of the conversion accuracy.
  • FIG. 1 is a sectional view schematically showing a longitudinal sectional structure of an electronic circuit according to the present invention.
  • FIG. 2 is a plan view showing a planar pattern configuration of the first conductive layer L p1 on the package substrate.
  • FIG. 3 is a plan view showing a planar pattern configuration of the second conductive layer L p 2 on the package substrate.
  • FIG. 4 is a plan view showing a planar pattern configuration of the third conductive layer Lp3 on the package substrate.
  • FIG. 5 is a plan view showing a planar pattern configuration of the fourth conductive layer Lp4 on the package substrate.
  • FIG. 6 is a plan view showing the arrangement of solder ball electrodes exposed on the surface from the fourth conductive layer Lp4 of the package substrate.
  • FIG. 7 is a work diagram illustrating a power navigation system as an example of an electronic circuit.
  • FIG. 8 is an explanatory view exemplifying an equal-length wiring structure for reducing the skew between bits of parallel data.
  • FIG. 9 is an explanatory diagram showing a comparative example of FIG.
  • FIG. 10 is an explanatory diagram showing an example of termination processing of one-way wiring connected to command terminal address terminals of a plurality of SDRAMs.
  • FIG. 11 is a simulation result of a signal waveform observed at the input terminal of the DRAM (# 1) in FIG.
  • FIG. 12 is a simulation result of the signal waveform observed at the input terminal of the DRAM (# 4) in FIG.
  • FIG. 13 is a plan view exemplifying an arrangement example of the SDRAM and the terminating resistor with respect to the terminating power supply plane.
  • FIG. 14 is a circuit diagram illustrating an electrical connection configuration of the first stabilizing capacitor and the second stabilizing capacitor.
  • FIG. 15 is a circuit diagram illustrating an example of a termination processing result for an address line connecting two SDRAMs 4.
  • FIG. 16 is a plan view illustrating the arrangement of SDRAMs, terminating resistors, and the like with respect to the power plane when two SDRAMs 4 are mounted on the front and back surfaces of the mounting board.
  • FIG. 17 is an explanatory diagram exemplifying a state of a via penetrating the ground plane of the conductive layer Lm2.
  • FIG. 18 is an explanatory diagram illustrating a state of a via penetrating the power plane of the conductive layer Lm3.
  • FIG. 19 is an explanatory diagram exemplifying states of power supply wiring and ground wiring of the conductive layer Lm1 corresponding to FIG. 17 and FIG.
  • FIG. 20 is an explanatory view showing a modified example regarding the state of the via penetrating the ground plane of the conductive layer Lm2.
  • FIG. 21 is an explanatory diagram showing a modified example regarding the state of the via penetrating the ground plane of the conductive layer Lm2. It is.
  • FIG. 22 shows the power supply of the conductive layer Lm1 corresponding to FIGS. 20 and 21.
  • FIG. 4 is an explanatory diagram illustrating a state of a wiring and a ground wiring.
  • FIG. 23 is an explanatory diagram illustrating a power supply plane dividing mode of the third conductive layer Lm3.
  • FIG. 24 is a plan view illustrating another connection state with the via in the first conductive layer of the mounting board.
  • FIG. 25 is a plan view illustrating another state of connection with vias in the second conductive layer of the mounting board.
  • FIG. 26 is a plan view illustrating another state of connection with vias in the third conductive layer of the mounting board.
  • FIG. 27 is a plan view illustrating another connection state with the via in the fourth conductive layer of the mounting board.
  • FIG. 28 is a circuit diagram illustrating a determination circuit that performs a determination operation based on the reference potential Vref.
  • FIG. 29 is a plan view showing the layout of the power supply plane for the reference potential V ref: f in the third conductive layer L p3.
  • FIG. 30 is a cross-sectional view schematically showing a vertical cross-sectional structure near the reference potential wiring 38 g.
  • FIG. 31 is an explanatory diagram showing that the timing margin of the judgment result signal OUT changes when the reference potential Vre: f, which is the judgment reference voltage for the input signal IN, fluctuates.
  • FIG. 32 is a block diagram showing an example of CPG.
  • FIG. 33 is a block diagram illustrating a basic circuit unit of PLL.
  • FIG. 34 is a cross-sectional view illustrating a vertical cross-sectional structure of power supply wiring on a package substrate for supplying operating power to the CPG of the processor chip.
  • FIG. 35 is a plan view illustrating a planar arrangement relationship between a power supply wiring and a clock wiring for supplying power to the DLL circuit in the first conductive layer L p1.
  • FIG. 36 is a plan view illustrating a planar arrangement relationship of power supply wiring for supplying power to the PLL circuit in the third conductive layer Lp3.
  • FIG. 37 is a circuit diagram illustrating a main part of the DAC.
  • FIG. 38 is a plan view illustrating a power supply wiring pattern of DAC and ADC in the first conductive layer Lp1.
  • FIG. 39 is a plan view showing a power supply plane in the fourth conductive layer L p4 to which a via dedicated to VCCA 1 is connected.
  • FIG. 40 is a plan view showing a power supply plane in the third conductive layer Lp3 to which a via dedicated to VCCA of the DAC is connected.
  • FIG. 41 is an explanatory diagram illustrating a first clock-in face specification of DDR-SDRAM.
  • FIG. 42 is an explanatory diagram exemplifying a second clock-in face specification of DDR-SDRAM. BEST MODE FOR CARRYING OUT THE INVENTION
  • FIG. 1 shows an example of an electronic circuit according to the present invention.
  • the electronic circuit 1 shown in FIG. 1 has a data processor 3 as a first semiconductor device and an SDRAM 4 as a second semiconductor device on a mounting board 2. Although not particularly shown, a plurality of SDRAMs 4 are mounted.
  • the data processor 3 includes, for example, a package substrate 30 having a BGA package structure and a processor chip 31 mounted thereon, and the surface thereof is protected by a sealing resin 32.
  • the SDRAM 4 is not particularly limited, but is configured by sealing an SDRAM chip in a flat package such as an SOP (Small Outline Package).
  • SOP Small Outline Package
  • Processor chip Although not particularly limited, the SDRAM chip 31 and the illustration not shown are formed on a single semiconductor substrate such as single crystal silicon by a complementary MOS (CMOS) integrated circuit manufacturing technology.
  • CMOS complementary MOS
  • the package substrate 30 has a multi-layer wiring substrate structure.
  • a wiring used for connection to a pad electrode of the processor chip 31 is attached to an insulating substrate made of glass fiber cloth as a base material and impregnated with epoxy resin.
  • the second conductive layer L p 2 used for the ground plane
  • the third conductive layer L p 3 used for the power plane
  • the mounting board 2 And a fourth conductive layer L p4 on which a wiring or the like to be formed is formed.
  • the bonding between the bonding pad of the processor chip 31 and the corresponding wiring of the first conductive layer Lp1 is performed by a bonding wire 33 typically shown.
  • Solder ball electrodes 34 A to 34 C typified as solder ball electrodes are arranged on the wiring of the fourth conductive layer L 4, and are used for coupling with the corresponding wiring of the mounting board 2.
  • a through hole or a via hole (also simply referred to as a via) having an inner surface provided with a conductive plating is used.
  • the via 35A typically shown passes through the ground plane of the second conductive layer Lp2 and the power plane of the third conductive layer Lp3 in a non-contact manner, and passes a predetermined signal wiring of the first conductive layer Lp1. Conduction is made to the corresponding solder ball electrode 34A via a predetermined signal wiring of the fourth conductive layer Lp4.
  • the via 35 B representatively shown connects the ground wiring of the first conductive layer Lp1 to the ground plane of the second conductive layer Lp2 and does not contact the power plane of the third conductive layer Lp3 To conduct to the solder ball electrode 34B via the predetermined wiring of the fourth conductive layer Lp4.
  • the via 35 C typically shown penetrates the ground plane of the second conductive layer Lp2 in a non-contact manner and passes the power wiring of the first conductive layer Lp1 to the power plane of the third conductive layer Lp3. Connected to the fourth conductive layer L p 4 Through the predetermined wiring to the solder ball electrode 36C.
  • the mounting board 2 has a multilayer wiring board structure, for example, a first layer for mounting the data processor 3 and the SD RAM 4 on an insulating board impregnated with epoxy resin using a glass fiber cloth as a base material.
  • a through hole or a via hole (also simply referred to as a via) having an inner surface provided with a conductive pattern is used.
  • the via 20A typically shown passes through the ground plane of the second conductive layer Lm2 and the power plane of the third conductive layer ML3 in a non-contact manner and passes the predetermined signal wiring of the first conductive layer Lm1 to the fourth plane. Conducted to predetermined signal wiring of conductive layer Lm4.
  • the via 20B shown as a representative conducts the ground wiring of the first conductive layer Lm1 to the ground plane of the second conductive layer 202, and disconnects the power supply plane of the third conductive layer Lm3 and the wiring of the fourth conductive layer Lm4. Penetrates by contact.
  • FIG. 2 shows a planar pattern configuration of the first conductive layer Lp1 on the package substrate 30.
  • the processor chip 31 is mounted on the portion indicated by 36a.
  • the portion indicated by 36b is a region to be wire-bonded to the bonding pad of the ground potential in the processor chip 31.
  • Portions indicated by 36c, 36d, 36e, and the like are regions that are wire-bonded to bonding pads of a plurality of types of power supply voltages in the processor chip 31.
  • the part indicated by 36 f is the processor This is a region where the bonding pads specific to various signals in the chip 31 are wire-bonded.
  • 36 g is a signal wiring
  • 36 h is a region through which a via passes.
  • the wires indicated by 39 w and 39 X are wires for supplying a force source potential to the bonding pad 365 when applying electrolytic plating to the bonding pad 365 of the package substrate (mechanical power supply). Wiring).
  • FIG. 3 shows a planar pattern configuration of the second conductive layer Lp2 in the package substrate 30.
  • a ground potential supply pad is laid on the entire surface.
  • 37a is a region through which the via electrically contacts and penetrates
  • 37b is a region through which the via penetrates electrically without contact.
  • FIG. 4 shows a planar pattern configuration of the third conductive layer Lp3 on the package substrate 30.
  • the power supply voltage of the processor chip 31 is not particularly limited, but an external interface power supply having a voltage of 3.3 V, a power supply for interfacing with an SDRAM having a voltage of 2.5 V, 1.2. It is a digital internal circuit (core) power supply with a voltage like V.
  • 38 c is the power supply area for the external interface
  • 38 e is the power supply area for the interface with the SDRAM
  • 38 d is the digital core power supply area.
  • FIG. 5 shows a planar pattern configuration of the fourth conductive layer L p4 on the package substrate 30.
  • Wirings indicated by 39 y and 39 z indicate wiring for supplying power for applying gold plating to the bonding pad 365 of the package substrate.
  • the conductive pattern indicated by 399 A is a digital core power supply.
  • the conductive pattern indicated by 399 B is a ground potential supply pattern.
  • FIG. 6 shows an arrangement of solder ball electrodes exposed from the fourth conductive layer L p4 of the package substrate 30 to the surface.
  • the symbols with white circles ( ⁇ ) and double white circles ( ⁇ ) mean solder ball electrodes for signals.
  • Especially the double white circle symbol is SD This is the differential clock output pin for RAM4.
  • the symbol with a black circle (fist) over the X symbol is the solder pole electrode at ground potential.
  • the symbol superimposed on the square symbol (mouth) is the solder ball electrode for the power supply for the interface circuit with the SDRAM 4 at a voltage such as 2.5 V.
  • the white circle ( ⁇ ) is the black circle (cold).
  • solder ball electrode for a digital core power supply with a voltage of 1.2 V
  • simple black circle (Hata) symbol is a solder ball electrode for an external interface power supply with a voltage of 3.3 V.
  • the solder ball electrodes are arranged in a ring in five rows on the package substrate 30, and a power supply potential and a ground potential supply function are assigned to the corners of the chip and the innermost solder ball electrodes.
  • the signal input / output function is assigned to the solder ball electrodes in the portion along the side arranged in a line.
  • Fig. 7 shows a block diagram of a car navigation system as an example of an electronic circuit.
  • the data processor 3 is a system-on-chip one-chip microcomputer that performs data processing required for power navigation, such as map data display control, display control, voice guidance control, and video data input. It is positioned as evening.
  • the data processor 3 incorporates a CPU (Central Processing Unit) 302, and a first bus 303 to which the CPU 302 is connected has a bus pre-gage circuit (BBRG) 304, a direct memory access controller (DMAC) 305, a three-dimensional A 3D graphics module (3DGFIC) 306, a clock pulse generator (CPG) 343, and a memory interface circuit (MRYIF) 307 are connected as a 3D image processing unit that performs 3D image processing such as image drawing processing. You.
  • the page circuit 304 is further connected to a second bus 310, a third bus 311, a fourth bus 312, and an external bus 313.
  • the memory controller 305 Is further connected to a 3D dedicated bus 3 14.
  • the SDRAM 4 is connected to the memory interface circuit 307 as an external memory via a memory bus 316.
  • the SDRAM 4 is used as a main memory used by the CPU 302, for example, and further as an image memory such as a frame buffer.
  • the memory interface circuit 307 performs bus arbitration and memory control.
  • Bus arbitration is a control for arbitrating contention for external memory access via buses 303, 310, and 314, and is performed by a bus arbiter (ARBT) 318.
  • Memory control is based on the DDR-SDRAM specification as shown in Fig. 41 according to the access request via the bus, and the SDRAM 4 is read or written in synchronization with the rising and falling edges of the clock signal. This is a control to operate the SDRAM 4 by forming a timing signal such as a strobe signal to be activated, and is performed by the memory control logic (MCNT) 319.
  • MCNT memory control logic
  • the 3D graphics module 306 connected to the dedicated 3D bus 314 receives an image processing command such as a 3D drawing command from the CPU 302 via the first bus 303 and performs 3D drawing processing. I do. Drawing is performed on the frame buffer area of the SD RAM 4.
  • the second bus 310 has a first circuit module, a 2D graphics module (2DGF IC) 320 as a two-dimensional image processing unit, a video signal input circuit (VD OIN) 321, and a display control circuit.
  • DU 2D graphics module
  • AT attachment packet interface circuit (ATAP I) 323 are connected.
  • the two-graphics module 320 is a circuit that performs two-dimensional image processing such as two-dimensional image drawing processing, and has, for example, a thick line drawing function. Drawing is performed on the frame buffer area of SDRAM4.
  • Display control circuit 32 2 is the frame buffer area of SDRAM 4 The control is such that the image data drawn on the screen is sequentially read out and output to the raster scan type display 325 in synchronization with the display timing.
  • the video signal input circuit 321 inputs a digital video signal.
  • the digital video signal is output from an NTSC (National Television System Committee) decoder (N TCDEC) 326 which encodes and outputs an analog video signal such as a television signal.
  • N TCDEC National Television System Committee
  • the ATAP I 323 is connected to a disk drive device (DDRV) 327 such as a hard disk drive, DVD or CD-ROM drive, and reads and reads recorded information from a recording medium such as a DVD or CD-ROM.
  • DDRV disk drive device
  • DVDs and CD-ROMs record map data and other data.
  • a 2D graphics module 320 To the fourth bus 312, a 2D graphics module 320, a video signal input circuit 321, and a display control circuit 322 are connected.
  • the third bus 311 has a second circuit module as a SPD IF-compliant audio data input / output interface (SPD IF) 330, digital 'analog' converter (DAC) 334, GPS (Global A baseband processing unit (GPSBB) 331 for the Positioning System, a start-stop synchronization serial communication unit (SCIF) 332, and a timer unit (TMU) 333 are connected.
  • SPD IF SPD IF-compliant audio data input / output interface
  • DAC digital 'analog' converter
  • GPS Global A baseband processing unit
  • SCIF start-stop synchronization serial communication unit
  • TMU timer unit
  • the GP S BB 331 is connected to a GP SRF high-frequency unit (GP SRF) 336 and reflects radio waves to artificial satellites via an antenna module to perform satellite acquisition calculation processing.
  • GP SRF GP SRF high-frequency unit
  • the external bus 313 has electrically rewritable flash memory (FLASH) 337 for storing navigation programs and control data, and static used for the work memory of the CPU 302 and the like.
  • a random access memory (SRAM) 338 is connected. In the case of configuring a multi-CPU system, it is possible to connect another processor to the external bus 313, though not shown.
  • the CPU 302 is, for example, a 32-bit CPU and has a data processing unit of 32 bits.
  • the CPU 302 has a sparse scalar structure that issues a plurality of instructions in one cycle, and thus has an instruction processing execution capability of about twice the operating frequency. That is, the CPU 302 has a so-called 2-way space scalar structure.
  • the first bus 303 is a 64 bit bus. Therefore, the CPU 302 executes two instructions in parallel, prepares two sets of 32-bit data each, and stores the prepared two sets of 64 bits in the first bus cycle in one bus cycle. Transfer to bus 303 is possible. Also, the CPU 302 reads 64 bits of data from the first bus 303 in one bus cycle, and separately parallels the read lower 32 bits and upper 32 bits. Arithmetic processing.
  • the SDRAM 4 is formed on a single semiconductor substrate such as single crystal silicon by a known MOS semiconductor integrated circuit manufacturing technique.
  • SD The AM4 has dynamic memory cells arranged in a matrix. The selection terminals of the memory cells are connected to word lines, the data input / output terminals of the memory cells are connected to bit lines, and the bit lines are sense amplifiers. It is a complementary bit line with a folded bit line structure centered on the. A word line is selected by a row address signal, and a bit line is selected by a column address signal. The sense amplifier detects and amplifies a minute potential difference appearing on each complementary bit line by reading data from the memory cell overnight.
  • the complementary bit line is conducted to a common data line via a column selection circuit which is switch-controlled by a decode signal of a column address signal.
  • a read amplifier and a write amplifier are connected to the common data line, The output of the sense amplifier is amplified by the read amplifier and output to the outside from the data output circuit.
  • the write amplifier drives the complementary bit line according to the write data input from the data input circuit and writes the data to the memory cells.
  • the input terminal of the data input circuit and the output terminal of the data output circuit are coupled to, but not limited to, 16-bit data input / output terminals DQ0 to DQ15.
  • the SDRAM 4 has 15-bit address input terminals A0 to A14, and supplies a row address signal and a column address signal in an address multiplex form.
  • SDRAM has a control circuit, and is not particularly limited.
  • Clock signals CLK, / CLK symbol “/” means that a signal to which the signal is attached is a low enable signal or a level inversion signal
  • External control signals such as enable signal CKE, chip select signal / CS ⁇ column address strobe signal / CAS AS row address strobe signal /: AS, write enable signal / WE, and data strobe signal DQS Will be entered.
  • the operation of the SDRAM 4 is determined by a command defined by a combination of the states of the input signals, and the control circuit includes control logic for forming an internal timing signal according to the operation specified by the command. Have.
  • the clock signals CLK and / CLK are used as the master clock of the SDRAM, and other external input signals are made significant in synchronization with the rising edge of the clock signal CLK.
  • the data strobe signal DQS is externally supplied as a write strobe signal during a write operation. That is, when a write operation is instructed in synchronization with the clock signal CLK, the data synchronized with the data signal DQS from the clock signal cycle after the clock signal cycle in which the instruction is issued is given. Supply is regulated.
  • the data strobe signal DQS is applied to the read slope signal. Output to the outside as That is, in the data read operation, the data strobe signal is changed in synchronization with the external output of the read data.
  • a DLL (Deayed Lock Loop) circuit and DQS output buffer are provided.
  • the DLL circuit uses a clock signal for controlling the data output operation (the data strobe signal DQS in phase with the read operation).
  • the phase of the control clock signal is adjusted.
  • the DLL circuit reproduces an internal clock signal capable of compensating for the signal propagation delay time characteristic of the internal circuit by using the replica circuit technology and the phase synchronization technology, although not particularly limited, thereby forming an internal clock signal.
  • the data output circuit which is operated based on the output, can output the data at a timing surely synchronized with the external clock signal CLK.
  • the DQS buffer outputs the data strobe signal DQS to the outside in the same phase as the internal clock signal.
  • the row address signal is defined by the level of the address input terminals A0 to A12 in a row address strobe 'bank active command (active command) cycle described later, which is synchronized with the rising edge of the clock signal CLK.
  • the column address signal is supplied to terminals A0 to A11 in a column address 'read command (read command) cycle and a column address' write command (write command) cycle, which will be described later, in synchronization with the rising edge of the clock signal CLK.
  • the addresses supplied to A0 to A12 are taken as low address signals, and the signals supplied to A13 and A14 are called addresses. It is taken in as a select signal of the memory bank.
  • the SDRAM 4 enables data input / output synchronized with both the rising and falling edges of the data strobe signal DQS synchronized with the clock signal CLK, and the address and control are synchronized with the clock signal CLK. Since signals can be input and output, large-capacity memories similar to DRAM can be operated at a high speed comparable to SRAM, and how many data can be accessed for a single selected read line. It is also possible to read or write multiple data continuously by switching the selection state of the sequential column system by the built-in RAM address count It is possible.
  • FIG. 8 illustrates an equal-length wiring structure for reducing the skew between bits of parallel data such as the terminals DQ0 to DQ15 of the SDRAM.
  • signal input / output functions are assigned to the solder ball electrodes on the sides of the package substrate.
  • the through holes are provided near the solder ball electrodes (not shown here) for data input / output connected to terminals DQ0 to DQ3.
  • the length of the mounting board wiring 201 to 204 from the terminals DQ 0 to DQ 3 of the SD RAM 4 to the solder ball electrodes 35 1 to 354 of the data processor 3 is unequal to bit ⁇ .
  • the bonding wires that are part of the wiring for assembly are not shown.
  • the bonding wire connects the bonding wire of the processor chip 31 to the bonding pad 365 on the assembly board 30.
  • the unequal length of the assembly wiring 36 1 to 36 4 in the package substrate is an integral multiple of the pitch in the column direction of the solder ball electrodes 35 1 to 35 4 Become.
  • the mounting board wirings 201 to 204 on the mounting board 2 may also be set to have unequal lengths with a difference of an integral multiple of the pitch in the column direction.
  • the meaning of the unequal length is not limited to this, but is unified in both the data processor 3 and the mounting board 2 by a common concept of an integral multiple of the pitch of the solder ball electrodes in the column direction. The same applies to other data input / output terminals.
  • the wiring connecting the data processor 3 and the SDRAM 4 on the mounting board 2 may be made unequal in length so as to cancel the unequal length.
  • the wiring length correction method may be clarified in advance to determine how unequal the length of the wiring on the mounting board 3 is to be set.
  • the wiring length connected to the solder bump electrode located on the innermost circumference is amm longer than the wiring length connected to the solder bump electrode located on the second circumference from the innermost circumference, and 3 wirings from the innermost circumference. It is defined to be 2 mm longer than the wiring length connected to the solder bump electrode placed on the eye, and 3 ctmm longer than the wiring length connected to the solder bump electrode placed on the fourth circumference from the innermost circumference. You should leave it.
  • the string is, for example, an arrangement pitch of solder bump electrodes. Therefore, as shown in the comparative example of FIG. 9, it is necessary to perform bending or bending in the middle of the data processor and further on the mounting board in order to make the wirings have the same length. do not do.
  • the skew between bits of parallel access data can be reduced without trouble without increasing the wiring area due to bending.
  • the data processor outputs several tens of bits output from the plurality of SDRAMs 4 in synchronization with the change of the data opening signal: DQS.
  • Parallel data can be imported without error.
  • the length of the assembling wiring from the external terminal to the connection electrode of the semiconductor chip is assumed to be the same length in the SDRAM 4, but in the case of adopting another package structure, the semiconductor terminal is connected from the external terminal. If the length of the assembly wiring to the connection electrode of the chip is unequal, the unequal length of the wiring on the mounting board may be determined in consideration of the unequal length.
  • FIG. 10 shows an example of termination processing of one-way wiring connected to command terminals and address terminals of a plurality of SDRAMs 4.
  • the signal wiring on the mounting board 2 is terminated by a terminating resistor according to its characteristic impedance. t) to reduce noise due to unwanted voltage reflections.
  • the data terminals DQ 0 to DQ 15 of the respective SD RAMs 4 are connected to the corresponding data terminals of the data processor 3 in a bit-by-bit manner via their own signal wiring. Therefore, termination processing for such a signal wiring may be performed by branching the wiring from near the SDRAM and coupling it to Vtt via a terminating resistor.
  • the connection of the data terminal is unique to the bit even in the usage mode where the SDRAM 4 is accessed in parallel.
  • the command input terminals such as / 183, / CAS of 301] ⁇ 4, and AO to A14 are commonly connected to multiple SDRAM4s.
  • the address terminal A0 is commonly connected to the corresponding address output terminal of the data processor.
  • Such a wiring 50 on the mounting board is likely to be a unidirectional wiring having a branch.
  • the one-way wiring 50 having the branch has a longer path length starting from the data processor 3. It is good to couple the terminating resistor R t to The shorter path is considered the lumped parameter capacity, so the shorter the better.
  • FIG. 11 shows the simulation result of the signal waveform observed at the input terminal of the DRAM (# 4) in FIG.
  • the bold waveform shows the case where the longer path on the SDRAM (# 4) side is terminated
  • the thin waveform shows the case where the shorter path on the SDRAM (# 1) side is terminated. It can be seen that the thick line waveform that terminates the longer path has much less noise, such as overshoot.
  • the time required to stabilize at the Hign level is short, and the timing margin is large.
  • FIG. 12 shows the simulation result of the signal waveform observed at the input terminal of the DRAM (# 1) in FIG.
  • Thick line waveform is SD RAM
  • the thin line waveform is the case where the shorter path on the SDRAM (# 1) side is terminated. It can be seen that even when the longer path is terminated, noise such as overshoot hardly changes. In addition, the time required to stabilize at the Hign level is short, and the evening imaging margin is large.
  • FIG. 13 shows an example of the arrangement of the SDRAM and the terminating resistor with respect to the terminating power plane 51. Since the total number of bits of the data input / output terminal, command, and address terminal of SDRAM4 is relatively large, and the state of those terminals is changed in parallel, it is connected to a terminating resistor (the symbol Rt is used when collectively referred to).
  • the terminating power supply vtt requires a relatively large current supply capability and is required to be stable. From this point of view, the SDRAM 4 is dispersedly arranged on the terminal power supply plane 51 of Lm5, and the terminal power supply plane 51 is connected to the terminal resistance 52 connected to the data wiring, and to the wiring such as command and address.
  • a plurality of terminating resistors 53 and a plurality of first stabilizing capacitors 54 arranged near the terminating resistors are dispersedly coupled.
  • the terminating resistor 52 is for terminating the wiring connected to the data terminals DQ0 to DQ15, and is disposed immediately adjacent to the corresponding SDRAM4.
  • the terminating resistor 53 is for terminating one-way wiring having a branch connected to the command and address terminals, and is arranged at the end of the terminal power plane.
  • the first stabilizing capacitor 54 is a capacitive element having a small parasitic inductance component so as not to generate an undesired inductance component.
  • a second stabilizing capacitance 56 larger than the first stabilizing capacitance 54 is provided at the far end of the power plane with respect to the supply end 55 for supplying the terminal power to the terminal power plane 51.
  • the first stabilizing capacitor 54 compensates for a potential change near the terminating resistor Rt.
  • the second stabilizing capacitance 56 compensates for a potential change at the far end of the termination power plane 51.
  • the terminal power supply plane 51 has a shape including a rectangular corner of the rectangular mounting board 2, and a supply terminal 55 of the terminal power supply Vtt is provided near the rectangular corner. And the power supply plane 51 of the terminal power supply Vtt extends on both sides of the supply end 55 of the terminal power supply Vtt.
  • FIG. 14 exemplifies an electrical connection state of the first stabilizing capacitor 54 and the second stabilizing capacitor 56.
  • the first stabilizing capacitors 5 4 may be arranged at a ratio of one to four terminating resistors, and one half may be connected to the power supply voltage V dd and the other half may be connected to the ground potential GND.
  • the second stabilizing capacitance 5 6 can be arranged on one side of the terminating power plane 51 by connecting it between the terminating voltage V tt and the power supply voltage V dd and between the terminating voltage V tt and the ground potential GND, respectively. Good.
  • Another viewpoint can be added to the termination processing described with reference to FIG. That is, since the command and the address are signals of a plurality of bits, it is desirable to disperse the terminating resistors in the terminating power plane so that the terminating power is stabilized. Considering this, it is not always best to couple the terminating resistor to the longer path.
  • a plurality of SDRAMs 4 are connected in common, and a one-way wiring having a branch has a terminating resistor coupled to a path having a longer path length starting from the data processor 3. And one in which a terminating resistor is coupled to the shorter path.
  • the maximum value of the difference in the path length between the longer path and the shorter path in the one-way wiring in which the shorter path is coupled to a terminator is: It is set to be equal to or less than the minimum value of the difference in the path length between the shorter path and the longer path in the directional wiring.
  • the address wiring AL1 to AL4, AL7, and AL8 have the longer distance from the address output buffer.
  • a terminating resistor is coupled to the branch path of the address wiring, and a terminating resistor is coupled to the address wiring AL5 and AL6 in the branch path having a shorter distance from the address output buffer ABUF.
  • the maximum value La of the path length difference between the longer path and the shorter path in the address wiring AL5 and AL6 in which the terminating resistor is coupled to the shorter path is the address. This is the difference between the long and short paths in the wiring AL5, and is the difference between the shorter path and the longer path in the address wiring AL1 to AL4, AL7, and AL8 in which a terminating resistor is coupled to the longer path. Assuming that the minimum value Lb of the path length difference is the long / short path difference Ld in the address wiring AL7, the maximum value La is set to be equal to or smaller than the minimum value Lb.
  • the noise generated in the long path of AL5 is the noise generated in the longer path of AL7 when the longer path is terminated. Not to be exceeded. Therefore, it is possible to minimize the influence of voltage reflection while considering the dispersive arrangement of the terminating resistors in the terminating power supply plane 51.
  • FIG. 16 shows an arrangement example of the SDRAM and the terminating resistor with respect to the power supply plane 51 when two SDRAMs 4 are mounted on the front and back surfaces of the mounting board 2, respectively.
  • the second stabilizing capacitor 56 is arranged at the far end of the terminating power supply plane 51, and the first stabilizing capacitor 53 and the terminating resistor 54 are dispersed near the SDRAM 4.
  • the mounting board 2 having the multilayer wiring structure has a ground plane and a power plane formed on the conductive layers Lm 2 and Lm 3 between the conductive layers L ml and Lm 4 from the viewpoint of shielding and the like. Numerous vias to connect Holes and through holes penetrate through the ground plane and the power plane without contact.
  • the data processor 3 mounted on the mounting substrate 2 has an external interface in which solder ball electrodes are arranged in a plurality of rows and in a ring as represented by a BGA package structure.
  • the ground plane and the power plane of the conductive layer Lm2Lm3 have no via holes or through holes connected to the land to which the solder ball electrodes are connected.
  • a large number of contact through holes are formed in a ring shape.
  • the current path between the outer peripheral portion and the inner peripheral portion of the annular arrangement of such a large number of through holes is not substantially narrowed, or the required current supply capability cannot be obtained.
  • the following configuration is adopted for the mounting board 2.
  • FIG. 17 illustrates the state of the via penetrating the ground plane of the conductive layer Lm2
  • FIG. 18 illustrates the state of the via penetrating the power plane of the conductive layer Lm3.
  • a region denoted by 210 is a generic name of a region through which a via penetrates (via penetrating region).
  • a black circle (Oka) indicates a contacting via
  • a white circle ( ⁇ ) indicates a non-contact penetrating via.
  • the signal via 20A and the power supply via 20C penetrate the ground plane without contact, and the ground potential supply via 20B contacts.
  • the ground plane has a specific area in which no via is penetrated as indicated by 213, and the specific area 213 is an external area arranged in the data processor 3. It has a width of at least one pitch of the solder ball electrode 3 as a terminal.
  • the area indicated by 220 is the area through which the via penetrates (the Through-hole region).
  • a closed circle (Hata) indicates a contacting via
  • a white circle ( ⁇ ) indicates a non-contacting penetrating via.
  • the signal via 20A and the ground potential supply via 20B penetrate the power plane in a non-contact manner, and the power supply via 20C contacts.
  • the power plane has a specific area in which no via is penetrated as indicated by reference numeral 23, and the specific area 222 is an external terminal arranged in the data processor 3.
  • the width of the solder ball electrode 34 is one pitch or more.
  • the specific regions 2 13 and 2 23 are formed at four corners of the rectangular mounting board 2.
  • FIG. 19 illustrates the state of the power supply wiring and the ground wiring of the conductive layer L m1 corresponding to FIGS. 17 and 18.
  • 2 3 1 is a power supply wiring, and 2 32 is a ground wiring.
  • the specific areas 2 1 3 and 2 2 3 are located near the corners of the rectangular data processor 3 mounted thereon.
  • the state of vias passing through the ground plane of the conductive layer Lm2 is changed to the state of vias passing through the power supply plane of the conductive layer Lm3 as shown in Fig. 20.
  • the state is as shown in Fig. 21.
  • the state of the line and the ground wiring can be as shown in FIG. In this case, it becomes possible to draw out the signal wiring 233 across the upper layer of the specific region 213, 223 in the first conductive layer Lm1.
  • FIG. 23 illustrates a power supply plane dividing mode of the third conductive layer Lm3.
  • the corner of the mounting board is It is also possible to provide the specific region 237 similar to the above in the middle of the side as well as the part.
  • FIGS. 24 to 27 show another example of the connection state with the vias in the first to fourth conductive layers of the mounting board.
  • the square (mouth) is the ground via 20B
  • the triangle is the power supply via 20C
  • the circle is the signal via 20A
  • the X symbol indicates the electrical connection between the via, the ground brain, and the power plane.
  • the data processor 3 inputs the reference potential V ref from outside, although not particularly limited.
  • the reference potential V r ⁇ f is used, for example, for determining a logical value of an input level in an input port of the memory interface circuit 307 or the like.
  • the determination circuit 399 for performing a logical value determination is constituted by, for example, a differential input circuit illustrated in FIG.
  • the I / O power supply means an SDRAM power supply such as the above 2.5V.
  • the reference potential Vref is set to 2.5 V / 2.
  • the reference potential wiring 38g for supplying the reference potential on the package substrate 30 is provided on the third conductive layer Lp3 where the power supply plane is formed. It is arranged to be surrounded by. More specifically, as shown in FIG.
  • FIG. 30 shows a schematic vertical cross section near the reference potential wiring 38 g.
  • a ground plane is formed in the upper layer Lp2 of the reference potential wiring 38g. Therefore, power plane 3 for SDRAM
  • the reference potential wiring 38 g and the reference potential wiring 38 g are both coupled to the ground potential of the ground plane. Further, a ground plane is interposed between the reference potential wiring 38 g and the SDRA M signal wiring 351 of the first conductive layer Lp 1 connected to the address and data terminal of the SDRA M4, and the capacitance with the SDRAM signal wiring 351 is provided. Sexual coupling is also avoided.
  • the reference potential wiring 38g attempts to change its level in the same phase as that due to the capacitive coupling therewith. Further, a signal change on the SDRAM signal wiring 351 is not superimposed on the reference potential wiring 38 g by capacitive coupling. As shown in FIG. 31, when the reference potential V ref, which is a judgment reference voltage for the input signal IN, fluctuates, the judgment circuit 3
  • the timing margin of the determination result signal OUT obtained in 99 will be undesirably deteriorated, but this can prevent such a situation from occurring. Accordingly, high reliability can be obtained for the determination operation by the determination circuit 399.
  • FIG. 32 shows an example of the CPG 343.
  • the CPG 343 includes a first PLL circuit (PLL 1) 361, a second PLL circuit (PLL2) 362, and a DLL circuit 363.
  • the circuit module 364 that receives the clock signal generated by the PLL circuit 361, the PLL circuit 362, and the DLL circuit 633 includes, for example, the A TAP I 323, GPSBB 331, MRY It is a circuit such as IF 307.
  • the clock signal from the crystal oscillator is input to the CPG 343 from the clock pad XTAL, EXT A of the processor chip 31 via the I / O buffer (I / O BUF) 365, 366.
  • the power supplies of the PLL circuit 361, the PLL circuit 362, and the DLL circuit 633 are supplied from dedicated power pads and ground pads, respectively, to VDD pl, VSS 1, VDD p 2, VSS p 2, VDD d, VS S d is supplied.
  • An I / O power supply V DD io and a ground potential for I / O such as 3.3 V are supplied to the I / O BUFs 365 and 366.
  • FIG. 33 illustrates a basic circuit unit of the PLL circuit.
  • the input clock signal CLK is compared in frequency with the feedback clock signal CLKr by a frequency comparator (CMP) 366, and a voltage signal corresponding to the frequency difference is formed.
  • the voltage controlled oscillator (VCO) 368 oscillates using the voltage signal as a frequency control voltage.
  • the oscillation frequency is frequency-divided by an output frequency divider 369 to form an output clock signal CLKs to a subsequent circuit, and is also frequency-divided by a frequency divider 370 and fed back to the frequency comparator 367.
  • the clock signal CLKs is a clock signal having a predetermined phase difference and a predetermined frequency division ratio with respect to the input clock signal CLK.
  • the basic configuration of the DLL circuit has been described together with the configuration of the SDRAM, and will not be described again here.
  • FIG. 34 illustrates a vertical cross-sectional structure of power supply wiring on a package substrate 30 for supplying an operation power supply to the CPG 343 of the processor chip 31.
  • the first conductive layer Lp1 includes a power supply line 380 for supplying power to the DLL circuit 363 and a clock line 38 for supplying a clock signal to the PLL circuits 361, 362 and the DLL circuit 363. 1 and 382, and the power supply wiring 380 and the clock wirings 381 and 382 are separated from each other at a distance larger than the minimum distance between the wirings in the first conductive layer Lp1.
  • the first conductive layer L p 1 The distance between the second conductive layer L p 2 and the interlayer insulating film is twice as long as the thickness of the insulating film.
  • the power supply lines 38 i and 38 j for supplying power to the PLL circuits 36 1 and 36 2 are formed on the third conductive layer L p 3, and are provided between the clock lines 38 1 and 38 2. Are at least insulated and the second conductive layer L p2 is interposed. Therefore, the clock wirings 38 1 and 38 2 supply power to the power supply wirings 38 i and 38 j for supplying power to the PLL circuits 36 1 and 36 2 and the DLL circuit 36 3.
  • the power supply wiring 380 is separated by a distance at least twice the thickness of the interlayer insulating film of the conductive layer.
  • the clock wiring 3811 382 and the operating power supply wiring 380 used by the PLL circuits 361, 362 and the DLL circuit 363 of the processor chip 31 are coupled with the circuit board 30 by the cutting.
  • the operating power of the PLL circuit 361, 362 or the DLL circuit 365 may fluctuate due to coupling noise synchronized with the clock oscillation cycle, and the synchronization performance may be degraded. Can be prevented beforehand.
  • the oscillation frequency of a voltage-controlled oscillator or a current-controlled oscillator that greatly affects synchronization performance fluctuates when the operating power supply fluctuates.
  • FIG. 35 shows an example of a planar arrangement relationship between the power supply line 380 for supplying power to the DLL circuit 363 and the clock lines 381 and 382 in the first conductive layer Lp1.
  • You. Vias 38 3 and 38 4 are electrically connected to power supply lines 38 i and 38 j for supplying power to the PLL circuits 36 1 and 36 2.
  • FIG. 36 exemplifies a planar arrangement relationship of power supply wires 38 i, 38 j for supplying power to the PLL circuits 36 1, 36 2 in the third conductive layer L p 3.
  • the power supply wirings 38 i and 38 j for supplying power to the PLL circuits 36 1 and 36 2 are electrically independent of the power supply plane 38 c around them. .
  • the PLL circuits 361 and 362 are less susceptible to power supply noise caused by the operation of other circuits. ⁇ Power supply separation of constant current source circuit in DAC ⁇
  • FIG. 37 shows an example of the main part of the DAC 334.
  • the digital data of a plurality of bits is converted into a power of 2 signal corresponding to the number of bits by a decoder not shown.
  • FIG. 37 shows a unit circuit of DA conversion for one of the converted signals.
  • the DA conversion unit circuit includes a constant current source circuit 390, a switch 391 for controlling whether a constant current from the constant current circuit 390 is added to the output node Aout, and a flip-flop for holding a switch control signal. 392.
  • the flip-flop 39 2 holds the decoded output of the decoder in units of one signal.
  • a plurality of DA conversion unit circuits share the output terminal A out, and a current corresponding to the value of digital data is added to the output terminal A out based on the decoded output by the decoder, and a current-voltage conversion (not shown) is performed. A voltage corresponding to the current value is output via the circuit as a digital-to-analog conversion result.
  • the DAC 334 described with reference to FIG. 37 is also employed as a local DAC of the DAC provided in the GPSB 331, for example.
  • the operation power supply of the DAC 334 is separated between the constant current source circuit 390 and the flip-flop 392.
  • the power supply voltage VC CA and the ground voltage VS SA are assigned to the constant current source circuit 390.
  • the power supply voltage VC CA 1 and the ground voltage VSS A 1 are assigned to the flip-flop circuit 392.
  • For the other circuits of D AC 334 assign power supply voltage VC CA and ground voltage VS SA for analog circuits, and allocate power supply voltage VC CA 1 and ground voltage VS SA 1 for digital circuits.
  • FIG. 38 illustrates the power supply wiring pattern of DAC and ADC in the first conductive layer Lp1.
  • 393 is a via dedicated to VSSA1, and is connected to the ground plane of the second conductive layer Lp2.
  • Reference numeral 394 is a ground wiring to which VS SA and the like are supplied, and also supplies a ground potential of other circuits. It is connected to the ground plane of the second conductive layer Lp2.
  • Reference numeral 395 denotes a via dedicated to the VCCA1, which is connected to the power supply plane 395A of the fourth conductive layer Lp4 illustrated in FIG. 39, and is connected to a dedicated solder ball electrode therefrom.
  • Reference numeral 396 denotes a via dedicated to the VCCA of the DAC, which is connected to the dedicated power plane 396 A in the third conductive layer Lp 3 in FIG. 40 and from here is electrically connected to the dedicated solder ball electrode. .
  • Reference numeral 397 denotes a via dedicated to the VCCA of the ADC, which is connected to the dedicated power supply plane 397 A in the third conductive layer Lp3 in FIG. 40, and is connected to a dedicated solder ball electrode therefrom.
  • the power supply plane 39A of the VCCA formed on the third conductive layer Lp3 is a power supply plane of the constant current source circuit 390, and a power supply plane for supplying the power supply VCCA1 to the flip-flop 392.
  • 395 A is formed on the fourth conductive layer L p4 separately from the power plane of the constant current source circuit 39.
  • the switching noise for the switch 391 does not affect the power supply of the constant current source circuit 390, which can contribute to the improvement of the conversion accuracy.
  • a power supply plane 396 A formed on the third conductive layer L p 3 and a power supply plane 395 A of a circuit for controlling the switch formed on the fourth conductive layer are connected to a fourth conductive layer. In this case, the above-described effects can be further ensured because the connection terminals are separately connected to the connection terminals to the mounting substrate, which are electrically separated from each other.
  • reference numeral 398a denotes the signal wiring of the ADC
  • 398b denotes the signal wiring of the DAC, and both are arranged separately and collectively.
  • the power plane 3 966 A for DAC is D
  • the power supply plane for the ADC 399A is placed at a position almost overlapping the signal wiring 398a for the ADC in the vertical direction. Placed in As a result, even if the power plane for DAC or ADC on the package board is made independent of the power plane of other circuits, the converter that couples to the power plane when the power plane for DAC or ADC swings. Since the signal wiring for the power supply tries to change the level in the same phase, it is possible to minimize the decrease in conversion accuracy due to power fluctuations during the conversion.
  • the number of layers of the package substrate and the mounting substrate is not limited to four, and may be more.
  • the semiconductor device is not limited to the BGA package structure.
  • the semiconductor device mounted on the mounting board is not limited to the data processor and the SDRAM. It may be a memory controller and a memory, a data processor and a liquid crystal driver, or the like.
  • the memory-in-memory specification has been described in the case of DDR-SDRAM.
  • the present invention is not limited to this, and as shown in FIG.
  • the present invention can be widely applied to various electronic circuits in which a semiconductor device is mounted on a mounting board.

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Physics & Mathematics (AREA)
  • Electromagnetism (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Power Engineering (AREA)
  • Geometry (AREA)
  • Health & Medical Sciences (AREA)
  • Toxicology (AREA)
  • Semiconductor Integrated Circuits (AREA)

Abstract

 電子回路は実装基板に第1の半導体装置(4)と第2の半導体装置(3)を有する。実装基板は前記第1の半導体装置の複数ビットの外部端子と前記第2の半導体装置の複数ビットの外部端子にビット対応で共通接続される複数の実装基板配線(201~204)を有する。実装基板配線は、前記第1の半導体装置の外部端子から前記第2の半導体装置の外部端子までの長さがビット毎に不等長であり、前記第2の半導体装置の外部端子から半導体チップの接続電極に至る組立て用配線(361~364)の長さがビット毎に不等長であり、このとき、前記実装基板配線の不等長は前記組立て用配線の不等長を相殺する関係を有する。これにより、第2の半導体装置の外部端子とその半導体チップの接続電極との間を等長にすることを要しない。

Description

明 細 書 電子回路、 半導体装置及び実装基板 技術分野
本発明は、実装基板に半導体装置が搭載された電子回路、半導体装置、 更には実装基板に関し、 例えば、 多層配線構造の実装基板にデータプロ セヅサと SDRAM (シンクロナス 'ダイナミック ·ランダム ·ァクセ ス 'メモリ)、 特に D D R (ダブル ·データ ' レート) 一 SDRAM (J EDEC S TAND ARD: J E SD 79 ) を搭載した回路モジユー ルに適用して有効な技術に関する。 背景技術
実装基板にデ一.夕プロセッサと S D R A Mを搭載した回路モジユー ルについて記載された文献として特開 200 1 - 177046号公報 がある。 これによれば、 B GAパッケージ構造のデータプロセヅサを中 央に配置し、 その周囲に S D RAMを配置し、 SDRAMへのデ一夕端 子を BGA (ボール 'グリッ ド ·アレイ) パッケージの辺の中央部に配 置している。 SDRAMへのクロヅク、 アドレス、 及びコマンドの出力 端子は B G Aパッケージのコーナー部に配置される。
また、 W 099/24896の国際公開パンフレヅ トには、 マイコン とメモリチップを接続するときのクロック及びァドレス配線を考慮し た配線設計について記載があり、パッケージの辺の中央部にクロック端 子を配置し、 その左右にァドレス及びデ一夕端子を配置する。 発明の開示 本発明者は実装基板に B G Aパッケージ構造のデータプロセッサと S DRAMを搭載したとき、その動作性能を最大限に引き出すための実 装基板とパッケージの構造について独自に検討した。
第 1は並列データのビッ ト間スキューの低減である。従来、 前記特開 2001- 177046号公報にも記載されているように、複数の S D RAMと、 前記 SD RAMにクロヅク信号を出力するチヅプとの間で、 クロック信号のタイミングのずれを低減するために、配線基板のクロッ ク配線長さをより等長に近づける対策がなされる場合があった。
半導体装置の高性能化のために、 データプロセッサ (マイコンチヅ プ) と、 前記デ一夕プロセッサによって制御され、 大容量のデーターを 格納する機能を有するメモリチップとの間のメモリインターフェース のデータ転送速度の更なる向上が求められている。高速デ一夕転送を実 現するメモリインターフェース仕様として D D R— SDRAMイン夕 一フェース仕様がある。
前述の S D R AMィン夕一フェースでは、デ一夕プロセッサから出力 されるクロック配線の等長性が要求されたが、 DDR— SDRAMイン 夕一フェース仕様においては、そのィン夕一フヱ一スの高速性を実現す るために、 クロック配線の等長性だけでなく、 各メモリチップから出力 されるデータ一ス トローブ信号(D Q S)に対応するデータ信号(D Q) のタイミングマ一ジンも厳しく制限される。
シンクロナスメモリの複数ビヅ トの外部端子はデ一夕入出力タイ ミ ングがクロック信号に同期され、前記データプロセッサは前記シンクロ ナスメモリから出力される前記クロック信号(デ一タス トローブ信号: D QS)に同期して前記シンクロナスメモリから出力されるデータを取 り込む。データプロセッサは入力されるク口ック信号をデ一タストロー ブ信号 (DQS) として利用する。 第 41図に記載されるように、 シン クロナスメモリの中でも、クロックの立ち上がりとたち下がりに同期し てデータを出力することで、高いレートでのデータ転送を実現する D D R— S D R A Mィン夕ーフェース仕様においては、 D Q S用配線に対す る D Q用配線の等長性も求められる。 また、 D Q用配線は、 やはり高い データ転送レートを確保するために、非常に多くの本数が並列して接続 されることで、 広いバス幅を確保されているものである。 このように、 従来 S D R A Mィン夕一フェースにおいて、 デ一夕プロセヅサ(メモリ 制御チップ)から出力されるマス夕クロック信号の等長性が求められて いた条件に比較して、 D D R— S D R A Mィンターフェースを実現する ためには、 膨大な本数の配線に対して、 厳しい夕イミングマージンの遵 守、 すなわち配線の等長性が課せられることとなる。 このような要求を 満たすにあたって、システム全体を見回した上でどのような構成にする ことが高性能化かつ低コスト化に寄与するかについて発明者は独自に 検討した。 ■
B G Aパッケージに代表されるように外部端子が複数列で配置され ている場合、半導体装置内部ではパッケージの端子の配置列の相違によ りチップの端子までの距離が相違され、その相違を吸収するようにパッ ケージ内配線を少しずつ屈曲させて配線長の合わせ込みを行なわなけ ればならない。同様に、 B G Aパッケージに代表されるように外部端子 が複数列で配置されている場合、 実装基板上の配線についても、 パッケ ージの外部端子の配置列の相違に応じてその差を吸収するように少し ずつ屈曲させて配線長の合わせ込みを行なわなければならない。この配 線等長化の思想は、半導体装置と実装基板の双方において手間のかかる 処理が必要になり、 配線領域も増えてしまう。
· 第 2は、多層配線構造のパヅケージ基板上でのカヅプリングノイズに よる影響である。半導体チツプが外部から参照電位を入力して利用する 場合、特にそのレベルが前記カップリングノイズによる影響で変動する 虞のあることが本発明者によって見出された。
第 3は、実装基板に多数環状に形成されるスルーホール等の貫通孔に よる電源及びグランドブレーン上での電流径路の減少についてである。 多層配線構造の実装基板はシールドの観点より信号配線層の間にグラ ンドプレーンや電源プレーンが介在され、信号配線層間を接続する多数 のビアホールやスルーホールがグランドプレーンや電源プレーンを非 接触で貫通する。 B G Aパヅケージ構造に代表されるパヅケージ構造で は半田ボール電極が複数列で環状に配置され、 しかもその配置は狭ピッ チであるから、グランドブレ一ンゃ電源プレーンにはビアホールゃスル —ホールの非接触貫通孔が環状に多数形成されることが予想され、これ によって環状貫通孔の外周部分と内周部分との間での電流経路が実質 的に狭くなり、必要な電流供給能力を得ることが出来なくなる虞が本発 明者によって見出された。
第 4は、複数の S D R A Mにコマンド及びァドレスを供給する配線の 終端処理についてである。そのような配線は途中で分岐を有する一方向 配線となり、分岐先の何れを終端させるかによつて電圧反射ノィズの低 減効果に差の有ることが見出された。更に、 コマンド及びァドレスは複 数ビッ トの信号であるから終端電源が安定するように終端電源プレ一 ンに対して終端抵抗を分散配置することが望ましく、 これを考慮して、 一方向配線の何れの分岐先を終端させるかを決めることの必要性が本 発明者によって見出された。
第 5は、多層配線構造のパヅケージ基板上でのカツプリングノィズに よる別の影響である。 半導体チップがフェーズ ' ロック ド 'ル一プ (P L L回路又はディレイ ·ロヅク ド .ループ (D L L ) 回路を有する場合 にその動作に用いるクロック配線と P L L回路又は D L L回路の動作 電源配線がパッケージ基板上でカツプリングすることにより当該電源 が揺れて同期性能が低下する虞のあることが本発明者によって見出さ れた。
第 6は、 パヅケージ基板上におけるディジ夕ル ·アナログ ·コンバ一 夕 (D A C ) 又はアナログ ·ディジタル ·コンバータ (A D C ) 用の電 源配線についてであり、 D A C又は A D C用の電源配線をその他の回路 の電源配線と独立させるとき、それでも当該 D A C又は A D C用の電源 配線のレベルが揺れたとき D A C又は A D Cの信号への影響を抑えて 変換精度を向上させ.ることの必要性が本発明者に見出された。
第 7は、定電流源回路からの定電流をスイッチを用いて出カノ一ドに 加算する回路を有する D A Cについて、前記スィツチに対するスィヅチ ングノィズが定電流源回路の電源に影響を与えないようにして変換精 度を向上させることの必要性が本発明者に見出された。
本発明の第 1の'目的は、配線等長化に比べて処理に手間がかからず配 線領域も増やすことなく実装基板上における並列データのビッ ト間ス キューを低減することにある。
本発明の第 2の目的は、多層配線構造のパッケージ基板上でカツプリ ングノイズにより参照電位が影響されることを抑制することにある。 本発明の第 3の目的は、実装基板の電源プレーン及びグランドブレ一 ンを貫通するビアホール及びスル一ホールの影響による電流径路の減 少を抑制することにある。
本発明の第 4の目的は、実装基板上途中で分岐を有する一方向配線の 終端性能を向上させることにある。
本発明の第 5の目的は、半導体チップの P L L回路又は D L L回路が 用いるクロヅク配線とその動作電源配線がパヅケージ基板上で力ヅプ リングすることにより当該電源が揺れて同期性能が低下するのを抑止 することにある。
本発明の第 6の目的は、パッケ一ジ基板上における半導体チップの D 八( 又は八0 C用電源配線のレベルが揺れても D A C又は A D Cへの 影響を抑えて変換精度を向上させることにある。
本発明の第 7の目的は、定電流源回路からの定電流をスィツチを用い て出力ノードに加算する形式の D A Cを備えた半導体装置において、前 記スィツチのスィツチングによる電源ノィズが定電流源回路の電源に 影響を与えないようにして変換精度を向上させることにある。
本発明の上記並びにその他の目的と新規な特徴は本明細書の以下の 記述と添付図面から明らかにされるであろう。
本願において開示される発明のうち代表的なものの概要を説明すれ ば下記の通りである。
〔 1〕 《並列デ一夕のビット間スキュー低減》本発明に係る電子回路 は実装基板 ( 2 ) に第 1の半導体装置 ( 4 ) と第 2の半導体装置 ( 3 ) を有する。前記実装基板は前記第 1の半導体装置の複数ビットの外部端 子(D Q 0〜D Q 3 ) と前記第 2の半導体装置の複数ビットの外部端子 ( 3 5 1〜3 5 4 )にビット対応で共通接続される複数の実装基板配線 ( 2 0 1〜2 0 4 ) を有する。 前記実装基板配線は、 前記第 1の半導体 装置の外部端子から前記第 2の半導体装置の外部端子までの長さがビ ット每に不等長であり、前記第 2の半導体装置の外部端子から半導体チ ヅプ ( 3 1 ) の接続電極に至る組立て用配線 (3 6 1〜3 6 4 ) の長さ がビット毎に不等長であり、 このとき、 前記実装基板配線の不等長は前 記組立て用配線の不等長を相殺する関係を有する。 これによれば、 第 2 の半導体装置の外部端子とその半導体チップの接続電極との間を等長 にすることを要しない。その半導体装置を実装する実装基板を設計-製 造するときは、 その半導体装置の不等長の内容にしたがって、 その不等 長を相殺するように実装基板上で第 1の半導体装置と第 2の半導体装 置と接続する配線を不等長にすればよい。 したがって、 少なくとも、 第 2の半導体装置内において、 更には実装基板上において、 夫々配線を等 長にするためのに途中で屈曲させたりする合わせ込みを要しない。 本発明の具体的な形態として、前記第 1の半導体装置はシンクロナス メモリであり、前記第 2の半導体装置はシンクロナスメモリをアクセス 制御可能なデ一夕プロセッサであり、前記データプロセッサは前記実装 基板配線を介してシンクロイナスメモリとの間で複数ビッ トのァクセ スデ一夕の並列入出力を行なう。配線領域も増えずに手間無く並列ァク セスデ一夕のビヅ ト間スキュ一を低減することができる。
前記シンクロナスメモリの複数ビヅ 卜の外部端子はデータ入出力夕 ィミングがクロック信号に同期され、前記デ一夕プロセヅサは前記シン クロナスメモリから出力される前記クロック信号(D Q S ) に同期して 前記シンクロナスメモリから出力されるデータを取り込む。データプロ セッサは入力されるクロック信号をデータストローブとして利用する。 本発明の更に具体的な形態として、前記第 2の半導体装置はパッケ一 ジ基板に前記外部端子として多数のソルダーポール電極が形成された B G Aパッケージ構造を有し、パッケージ基板内の組立て用配線の不等 長はソルダーボ一ル電極相互間のパッケージ縁辺からの距離の差によ る。 要するに、 ソルダーボール電極は複数列で環状に配置され、 パヅケ —ジ基板の辺に対向してシンクロナスメモリが配置されるとき、パッケ ージ基板内の組立て用配線の不等長はソルダ一ボール電極の列方向ピ ツチの整数倍となる。 これに応じて、 実装基板上の実装基板配線も前記 列方向ピッチの整数倍の相違をもって不等長に設定されればよい。不等 長の意義は、 半導体装置と実装基板の双方において、 ソルダ一ポール電 極の列方向ピツチの整数倍、 という共通概念で統一されている。 本発明の具体的な形態では前記第 1の半導体装置はその外部端子か ら半導体チップの接続電極に至る組立て用配線の長さが等長とされる。 第 1の半導体装置もその外部端子から半導体チップの接続電極に至る 組立て用配線の長さが不等長であるときは、その不等長も加味して実装 基板配線の不等長を決定すればよい。
〔2〕 《Vr e f配線》別の観点による本発明の半導体装置はパッケ —ジ基板 (30) に半導体チップ (31) が搭載される。 前記半導体チ ップは、所定のパッド電極から与えられる参照電位を用いて判定動作を 行なう判定回路 ( 399 ) を含む。 前記パッケージ基板は、 半導体チッ プのパッド電極との接続に利用される第 1導電層 (Lp 1)、 グランド プレーンに利用される第 2導電層 (Lp 2)、 電源プレーンに利用され る第 3導電層 (Lp 3)、 及び実装基板との接続に利用される第 4導電 層 (Lp 4) を含む。 前記第 3導電層は、 前記判定回路に接続する電源 プレーン (38 e) と前記参照電位の配線 (38 g) とを含み、 前記参 照電位の配線は前記電源プレーンに取り囲まれて配置される。これによ り、判定回路の電源プレーンのレベルが揺れると、 これにカップリング する参照電位も追従して同相で変化しょうとするから、判定回路による 誤動作防止に資することが出来る。
更に、前記第 1導電層と第 3導電層の間に第 2導電層を配置すること により、判定回路の電源プレーンはグランドプレーンにより判定回路の 信号線からシールドされ、判定回路による判定動作の信頼性が更に増す。
〔3〕 《実装基板上 VCC(VSS)プレーンの分断防止》別の観点による 本発明の電子回路は実装基板 (2) に半導体装置 (3) を有する。 前記 実装基板は、 配線パターンが形成された第 1導電層 (Lml) 、 グラン 'ドブレーンに利用される第 2導電層 (Lm2)、 電源プレーンに利用さ れる第 3導電層 (Lm3)、 及び配線パターンが形成された第 4導電層 ( L m 4 ) を含む。例えば、 前記半導体装置の外部端子は第 1導電層の 配線パターンに結合され、第 1導電層のグランド配線パターンはビアホ ール又はスルーホール(3 5 B ) を介して第 2導電層のグランドプレー ンに結合し、第 1導電層の電源配線パターンは第 2導電層を貫通するビ ァホール又はスルーホール (3 5 C ) を介して電源プレーンに結合し、 第 1導電層の所定の信号配線パターンは第 2導電層及び第 3導電層を 貫通するビアホール又はスルーホール ( 3 5 A )を介して第 4導電層の 配線パターンに結合する。前記グランドプレーンと電源プレーンは、 ビ ァホール又はスルーホールが貫通されていない特定領域( 2 1 3 , 2 2 3 ) を有し、 前記特定領域は半導体装置に配列された外部端子の 1ピ チ以上の幅を有する。 これにより、 グランドブレ一ンゃ電源プレーンに ビアホールやスルーホールの非接触貫通孔が環状に多数形成されて環 状貫通孔の外周部分と内周部分との間での電流経路が実質的に狭くな ることを抑止することができる。換言すれば、 グランドプレーンや電源 プレーンが電流供給能力の点において内外で分断される事態を阻止す ることができる。
本発明の具体的な形態では、前記グランドプレーンの特定領域には第 1導電層のグランド配線パ夕一ンに接続するビアホール又はスルーホ ールとの結合部を有する。 また、 前記電源プレーンの特定領域には第 1 導電層の電源配線パターンに接続するビアホ一ル又はスルーホールと の結合部を有する。 特定領域に流れる電流を多くすることが出来る。 本発明の具体的な形態では、前記特定領域は矩形の半導体装置の角部 近傍に位置する。ビット間スキュー低減などを考慮すれば並列データの 端子は半導体装置の辺の部分に配置するのが望ましいから、上記電源プ
'レーンゃグランドプレーンの分断防止を角部で行なうのは、場所的にそ の要請と競合しない。 本発明の別の具体的な形態では、前記半導体装置はパッケージ基板に 多数のソルダ一ボール電極が複数列で環状配置された B G Aパッケ一 ジ構造を有する。第 1導電層の配線パターンは前記ソルダーボール電極 に接続可能なランドを複数列で環状に有し、前記グランドプレーンに接 続するビアホール又はスルーホールと電源プレーンに接続するビアホ ール又はスルーホールとは前記ランドが環状に形成されている領域の 外周部よりも外側又は内周部よりも内側に配置される。グランドブレー ン及び電源プレーンに電位が均等に供給され易くなる。
本発明を実装基板の観点に立って把握すると、半導体装置が実装され る実装基板は、前記半導体装置の外部端子に接続可能なランドを有する 配線パターンが形成された第 1導電層、専らグランドプレーンに利用さ れる第 2導電層、 専ら電源プレーンに利用される第 3導電層、 及び配線 パターンが形成された第 4導電層を含む。例えば前記第 1導電層のグラ ン ド配線パターンはビアホール又はスルーホールを介してグランドプ レーンに結合し、前記第 1導電層の電源配線パターンは第 2導電層を貫 通するビアホール又はスルーホールを介して電源プレーンに結合し、第 1導電層の所定の信号配線パターンは第 2導電層及び第 3導電層を貫 通するビアホール又はスルーホールを介して第 4導電層の配線パター ンに結合する。前記グランドプレーンと電源プレーンは、 前記ランドの 1 ピッチ以上の幅でビアホール又はスルーホールが貫通していない特 定領域を有する。
〔4〕 《分岐を有する一方向配線の終端処理》別の観点による本発明 の電子回路は、実装基板に複数の半導体メモリ装置と前記半導体メモリ 装置をアクセス制御可能な半導体制御装置とを有する。前記実装基板は 前記半導体メモリ装置と前記半導体制御装置とを接続する配線を終端 抵抗を介して終端させる為の終端電源の電源プレーン( 5 1 )を有する。 前記半導体制御装置よりも前記半導体メモリ装置が前記終端電源の電 源プレーン寄りに実装される。前記終端電源の電源プレーンに、前記配 線に接続する終端抵抗( 5 2, 5 3 ) と前記終端抵抗寄りに配置された 第 1の安定化容量 ( 5 4 ) とが複数個分散して接続される。前記終端電 源の電源プレーンには終端電源を供給する供給端に対して当該電源プ レーンの遠端部に前記第 1の安定化容量よりも大きな第 2の安定化容 量 (5 6 ) が接続される。第 1の安定化容量は終端抵抗近傍における電 位変化を補償する。第 2の安定化容量は終端電源の電源プレーンの遠端 における電位変化を補償する。
本発明の具体的な形態では、前記終端電源の電源プレーンは矩形の実 装基板における矩形の角部を包含する形状を有し、前記矩形の角部近傍 に前記終端電源の供給端が配置され、前記終端電源の電源プレーンは前 記終端電源の供給端 ( 5 5 ) の両側に延在する。 ビット間スキュー低減 などを考慮すれば並列データの端子は半導体装置の辺の部分に配置す るのが望ましいから、半導体送致に終端電源を供給する終端電源の電源 プレーンを角部に配置するのは、 場所的にその要請と競合しない。 本発明の更に具体的な形態では、終端処理される前記配線として、複 数個の半導体メモリ装置が共通接続されていて分岐を有する一方向配 線 (5 0 ) に着目する。 前記分岐を有する一方向配線は、 例えば前記半 導体制御装置から複数個の半導体メモリ装置にコマンド及びァドレス を伝達する配線である。信号終端による電圧反射の抑止を最優先にする ときは、前記分岐を有する一方向配線には、 半導体制御装置を起点とす る経路長が長い方の経路に終端抵抗を結合するのがよい。短い方の経路 は、 集中定数容量とみなされるので、 短ければ短い程よい。
別の形態として、コマンド及びァドレスは複数ビヅトの信号であるか ら終端電源が安定するように終端電源プレーンに対して終端抵抗を分 散配置することが望ましく、 これを考慮すると、 全て長い方の経路に終 端抵抗を結合するのが最良とは限らない。 そのために、 前記配線のうち 複数個の半導体メモリ装置が共通接続されていて分岐を有する一方向 配線には、半導体制御装置を起点とする経路長が長い方の経路に終端抵 抗が結合されるもの (L 1〜: L4, L 7 , L 8) と、 短い方の経路に終 端抵抗が結合されるもの (L 5, L 6) とが混在される。 前記短い方の 経路に終端抵抗が結合された一方向配線における長い方の経路と当該 短い方の経路との経路長の差の最大値は、前記長い方の経路に終端抵抗 が結合された一方向配線における短い方の経路と当該長い方の経路と の経路長の差の最小値以下とされる。 これにより、 終端電源プレーンに 対して終端抵抗を分散配置することを考慮しながら、電圧反射による影 響も最小限に抑え留事ができる。
〔5〕 《PLL/DLLクロック配線》更に別の観点による本発明の 半導体装置は、 パッケージ基板に半導体チップが搭載され、 前記半導体 チップはフェーズ 'ロヅク ド 'ループ (P L L) 回路又はディレイ ' 口 ック ド ·ループ (DLL) 回路を有し、 前記パヅケージ基板は半導体チ ップのパッ ド電極との接続に利用される'第 1導電層を含む。前記第 1導 電層は、 P L L回路又は D L L回路に電源を供給する電源配線 (38 0)と、 PLL回路又は DLL回路にクロック信号を供給するクロック 配線 (381, 382 ) とを有し、 前記電源配線とクロヅク配線は第 1 導電層における配線の最小間隔寸法よりも大きな間隔で離間される。こ れにより、半導体チヅプの P L L回路又は D L L回路が用いるクロック 配線とその動作電源配線がパッケージ基板上で力ップリングするのを 抑えることができ、ク口ックの発振周期に同期するカツプリングノィズ 。 により P L L回路又は D L L回路の動作電源が揺れてその同期化性能 が低下してしまう虞を未然に防止することができる。例えば P L L回路 又は D L L回路において同期化性能に大きく影響する電圧制御発振器 又は電流制御発振器はその動作電源が変動すればそれによつて発振周 波数が変動するからである。
本発明の具体的な形態として、前記パッケージ基板は専らグランドプ レーンに利用される第 2導電層と、専ら電源プレーンに利用される第 3 導電層を有し、前記第 3導電層において前記 P L L回路又は D L L回路 に電源を供給する電源配線はその他の電源プレーンから独立される。他 の回路の動作に起因する電源ノィズの影響を受けないようにするため である。
〔 6〕 《D A C /A D C用独立電源プレーン》本発明の別の観点によ る半導体装置はパッケージ基板に半導体チップを搭載し、前記半導体チ ップはディジタル 'アナログ ·コンバータ (D A C ) とアナログ .ディ ジ夕ル .コンバ一夕 (A D C ) の一方又は双方のコンパ一夕を有し、 前 記パッケージ基板は、半導体チップのパッド電極との接続に利用される 第 1導電層、 グランドプレーンに利用される第 2導電層、 電源プレーン に利用される第 3導電層、及び実装基板との接続に利用される第 4導電 層を含む。 前記第 3導電層において前記コンバ一夕用の電源プレーン ( 3 9 6 A , 3 9 7 A ) はその他の回路の電源プレーン ( 3 8 C ) から 分離される。更に、 前記第 1導電層には前記コンバ一夕用の電源プレー ンに重なる位置にコンバータ用信号配線 (3 9 8 a, 3 9 8 b ) が形成 される。 これにより、 パッケージ基板上における D A C又は A D C用の 電源プレーンをその他の回路の電源プレーンと独立させても、当該 D A C又は A D C用の電源プレーンが揺れたとき、当該電源プレーンにカツ プリングするコンバ一夕用信号配線は同相でレベル変化しょうとする ので、コンバータの電源変動による変換精度の低下を極力抑えることが できる。 本発明の具体的な形態として、前記コンバータが定電流源回路からの 定電流をスィツチ(39 1)を介して出力ノードに加算する回路を有す るとき、 前記第 3導電層 (Lp 3)に形成されたコンバータ用の電源プ レーン (396 A) は前記定電流源回路 ( 390 ) の電源プレーンとさ れ、 前記スィツチ (39 1) を制御する回路 ( 392 ) の電源プレーン (395 A)は前記定電流源回路の電源プレーンとは分離して前記第 4 導電層 (Lp4) に形成される。 これにより、 前記スィツチに対するス ィツチングノイズが定電流源回路の電源に影響を与えないようになり、 変換精度の向上に資することができる。この効果を更に確実なものにす るには、 前記第 3導電層に形成されたコンバータ用の電源プレーンと、 前記第 4導電層に形成された前記スィツチを制御する回路の電源プレ —ンとを、第 4導電層において夫々電気的に分離された実装基板への接 続端端子に別々に結合するのがよい。
〔7〕 《D ACにおける定電流源回路の電源分離》本発明の更に別の 観点による半導体装置は、 パッケージ基板に半導体チップを搭載し、前 記半導体チップは D AC ( 334) を有し、 前記パッケージ基板は、 半 導体チップのパッド電極との接続に利用される第 1導電層、グランドプ レーンに利用される第 2導電層、電源プレーンに利用される第 3導電層、 及び実装基板との接続に利用される第 4導電層を含む。前記 D ACは定 電流源回路 ( 390 ) からの定電流をスィツチ (391 ) を用いて出力 ノードに加算する回路を有する。前記半導体チップ(3 1)は前記定電 流源回路用の第 1アナログ電源端子(VC C A)及び第 1アナログ接地 端子 (VSSA) と前記スィッチの制御回路 ( 392 )用の第 2アナ口 グ電源端子 (VCCA 1)及び第 2アナログ接地端子 (VSSA 1) を 夫々別々に持つ。前記第 1アナログ接地端子と第 2アナログ接地端子は 第 1導電層に別々に形成されたアナログ接地配線 ( 393, 394) に 接続され、前記夫々のアナ口グ接地配線は第 2導電層のグランドブレー ンに共通接続される。前記第 1アナログ電源端子と第 2アナログ電源端 子は第 1導電層に形成された夫々に固有のアナログ電源配線 ( 3 9 5 , 3 9 6 ) から別々の電源プレーン (3 9 5 A, 3 9 6 A ) を介して第 4 導電層の端子に別々に接続する。前記スィツチに対するスィツチングノ ィズが定電流源回路の電源に影響を与えないようになり、変換精度の向 上に資することができる。 図面の簡単な説明
第 1図は本発明に係る電子回路の縦断面構造の概略を示す断面図で ある。
第 2図はパッケージ基板における第 1導電層 L p 1の平面的なパ夕 ーン構成を示す平面図である。
第 3図はパッケージ基板における第 2導電層 L p 2の平面的なパ夕 —ン構成を示す平面図である。
第 4図はパッケージ基板における第 3導電層 L p 3の平面的なパ夕 —ン構成を示す平面図である。
第 5図はパッケージ基板における第 4導電層 L p 4の平面的なパ夕 ーン構成を示す平面図である。
第 6図はパッケージ基板の第 4導電層 L p 4から表面に露出する半 田ボール電極の配列を示す平面図である。
第 7図は電子回路の一例として力一ナビゲ一シヨンシステムを例示 するプロヅクダイアグラムである。
第 8図は並列データのビット間スキューを低減するための等長配線 構造を例示する説明図である。
第 9図は第 8図の比較例を示す説明図である。 第 1 0図は複数個の SDRAMのコマンド端子ゃァドレス端子に接 続する一方向配線の終端処理の一例を示す説明図である。
第 1 1図は第 10図における DRAM (# 1 )の入力端子で観測され る信号波形のシミュレ一シヨン結果である。
第 12図は第 10図における DRAM (#4)の入力端子で観測され る信号波形のシミュレーション結果である。
第 13図は終端電源プレーンに対する S D R A M及び終端抵抗など の配置例を例示する平面図である。
第 14図は第 1の安定化容量と第 2の安定化容量の電気的接続形態 を例示する回路図である。
第 1 5図は 2個の S D RAM 4を接続するァドレス配線に対する終 端処理結果を例示する回路図である。
第 1 6図は実装基板の表裏面に 2個づっ SDRAM 4を実装したと きの電源プレーンに対する S D RAM及び終端抵抗などの配置を例示 する平面図である。
第 1 7図は導電層 Lm 2のグランドブレ一ンを貫通するビアの状態 を例示する説明図である。
第 18図は導電層 Lm3の電源プレーンを貫通するビアの状態を例 示する説明図である。
第 1 9図は第 17図及び第 18図に対応される導電層 Lm 1の電源 配線とグランド配線の状態を例示する説明図である。
第 20図は導電層 Lm 2のグランドプレーンを貫通するビアの状態 に関する変形例を示す説明図である。
第 2 1図は導電層 Lm2のグランドプレーンを貫通するビアの状態 に関する変形例を示す説明図である。 である。
第 22図は第 20図及び第 2 1図に対応される導電層 Lm 1の電源 配線とグランド配線の状態を例示する説明図である。
第 2 3図は第 3導電層 L m 3の電源プレーン分割態様を例示する説 明図である。
第 2 4図は実装基板の第 1導電層におけるビアとの別の接続状態を 例示する平面図である。
第 2 5図は実装基板の第 2導電層におけるビアとの別の接続状態を 例示する平面図である。
第 2 6図は実装基板の第 3導電層におけるビアとの別の接続状態を 例示する平面図である。
第 2 7図は実装基板の第 4導電層におけるビアとの別の接続状態を 例示する平面図である。
第 2 8図は参照電位 V r e f を基準に判定動作を行なう判定回路を 例示する回路図である。
第 2 9図は第 3·導電層 L p 3において参照電位 V r e: f用の電源プ レーンのレイァゥト形態を示す平面図である。
第 3 0図は参照電位配線 3 8 g近傍の縦断面構造の概略を示す断面 図である。
第 3 1図は入力信号 I Nに対する判定基準電圧である参照電位 V r e: f が変動するとき判定結果信号 O U Tのタイミングマージンが変化 することを示すための説明図である。
第 3 2図は C P Gの一例を示すプロック図である。
第 3 3図は P L Lの基本回路ュニットを例示するブロック図である。 第 3 4図はプロセッサチップの C P Gに動作電源を供給するパッケ —ジ基板上の電源配線の縦断面構造を例示する断面図である。
。 第 3 5図は第 1導電層 L p 1において D L L回路に電源を供給する 電源配線とクロック配線との平面的な配置関係を例示する平面図であ る o
第 36図は第 3導電層 L p 3において P L L回路に電源を供給する 電源配線の平面的な配置関係を例示する平面図である。
第 37図は D ACの要部を例示する回路図である。
第 38図は第 1導電層 Lp 1における D AC、 AD Cの電源配線パ夕 ーンを例示する平面図である。
第 39図は VCCA 1専用のビアが接続される第 4導電層 L p 4に おける電源プレーンを示す平面図である。
第 40図は DACの VC C A専用のビアが接続される第 3導電層 L p 3における電源プレーンを示す平面図である。
第 41図は DDR— SDRAMの第 1のクロヅクイン夕フェース仕 様を例示する説明図である。
第 42図は DDR— S D RAMの第 2のクロヅクイン夕フェース仕 様を例示する説明図である。 発明を実施するための最良の形態
《電子回路の実装基板とパッケージ構造の概略》
第 1図には本発明に係る電子回路の一例が示される。同図に示される 電子回路 1は、実装基板 2に第 1の半導体装置としてデータプロセッサ 3と、第 2の半導体装置として SDRAM4を有する。特に図示はしな いが、 SDRAM4は複数個搭載されている。
前記デ一夕プロセッサ 3は、例えば B G Aパッケージ構造を有するパ ッケージ基板 30とその上に搭載されたプロセヅサチップ 31を有し、 表面が封止用樹脂 32で保護されて構成される。 SDRAM4は特に制 限されないが SOP (Small Outline Package) めようなフラットパヅ ケージに S D RAMチップが封止されて構成される。プロセヅサチップ 3 1及び図示を省略する SDRAMチップは、特に制限されないが、相 補型 MO S (CMO S)集積回路製造技術により、 単結晶シリコンなど の 1個の半導体基板に形成される。
前記パッケージ基板 30は、 多層配線基板構造を有し、例えばガラス 繊維布を基材としエポキシ樹脂を含浸させた絶縁基板に、プロセッサチ ップ 3 1のパッ ド電極との接続に利用される配線等が形成された第 1 導電層 Lp 1、 グランドプレーンに利用される第 2導電層 L p 2、 電源 プレーンに利用される第 3導電層 L p 3、及び実装基板 2との接続に利 用される配線等が形成された第 4導電層 L p 4を含む。プロセッサチヅ プ 3 1のボンディングパヅドと第 1導電層 L p 1の対応配線との結合 は代表的に示されたボンディングワイヤ 33で行われる。第 4導電層 L 4の配線にはソルダ一ボール電極として代表的に示された半田ボー ル電極 34 A〜34 Cが配置され、実装基板 2の対応配線との結合に利 用される。 ·
前記導電層 L p 1〜Lp 4の配線を層間で接続するには、内面に導電 メツキが施されたスルーホ一ル又はビアホール(単にビアとも記す)が 用いられる。代表的に示されたビア 35 Aは第 2導電層 Lp 2のグラン ドプレーンおよび第 3導電層 L p 3の電源プレーンを非接触で貫通し て第 1導電層 L p 1の所定の信号配線を第 4導電層 L p 4の所定の信 号配線を介して対応する半田ボール電極 34 Aに導通させる。代表的に 示されたビア 3 5 Bは第 1導電層 L p 1のグランド配線を第 2導電層 L p 2のグランドプレーンに導通させ且つ第 3導電層 L p 3の電源プ レーンを非接触で貫通し第 4導電層 L p 4の所定配線を介して半田ボ ール電極 34 Bに導通させる。代表的に示されたビア 3 5 Cは第 2導電 '層 L p 2のグランドプレーンを非接触で貫通し第 1導電層 L p 1の電 源配線を第 3導電層 L p 3の電源プレーンに接続し第 4導電層 L p 4 の所定配線を介して半田ボール電極 36 Cに導通させる。
前記実装基板 2は、 多層配線基板構造を有し、 例えばガラス繊維布を 基材としエポキシ樹脂を含浸させた絶縁基板に、デ一夕プロセッサ 3や S D RAM 4などを搭載するための第 1層目の配線パターンなどが形 成された第 1導電層 Lm 1、グランドプレーン等に利用される第 2導電 層 Lm2、 電源プレーン等に利用される第 3導電層 Lm3、 第 2層目の 配線パターンなどが形成された第 4導電層 Lm4、および SDRAM4 の終端電源プレーンに利用される第 5導電層 Lin 5を含む。前記導電層 Lm 1〜Lm 5の配線を層間で接続するには、内面に導電メヅキが施さ れたスル一ホール又はビアホール (単にビアとも記す) が用いられる。 代表的に示されたビア 20 Aは第 2導電層 Lm 2のグランドプレーン および第 3導電層 ML 3の電源プレーンを非接触で貫通して第 1導電 層 Lm 1の所定の信号配線を第 4導電層 Lm 4の所定の信号配線に導 通させる。代表的に示されたビア 20 Bは第 1導電層 Lm 1のグランド 配線を第 2導電層 202のグランドプレーンに導通させ且つ第 3導電 層 Lm3の電源プレーンおよび第 4導電層 Lm4の配線を非接触で貫 通する。代表的に示されたビア 20 Cは第 2導電層 Lm2のグランドプ レーンおよびを第 4導電層 Lm 4の配線を非接触で貫通し第 1導電層 Lmlの電源配線を第 3導電層 Lm3の電源プレーンに接続する。 第 2図にはパッケージ基板 30における第 1導電層 Lp 1の平面的 なパターン構成が示される。 36 aで示される部分にプロセッサチヅプ 3 1が搭載される。 36 bで示される部分はプロセヅサチップ 3 1にお けるグランド電位のボンディングパッ ドにワイヤボンディングされる 領域になる。 36 c、 36 d , 36 eなどで示される部分はプロセヅサ チップ 3 1における複数種類の電源電圧のボンデ'ィングパッ ドにワイ ャボンディングされる領域になる。 36 fで示される部分はプロセッサ チップ 3 1における各種信号に固有のボンディングパッ ドにワイヤボ ンディングされる領域になる。 3 6 gは信号配線、 3 6 hはビアが通る 領域である。 3 9 w、 3 9 Xで示される配線はパッケージ基板のボンデ ィングパッド 3 6 5に電解金メツキを施す際に、前記ボンディングパッ ド 3 6 5に力ソード電位を供給するための配線(メツキ給電用配線) を 示している。
第 3図にはパッケージ基板 3 0における第 2導霉層 L p 2の平面的 なパターン構成が示される。概略全面にグランド電位供給用パ夕一ンが 敷設されている。 3 7 aは前記ビアが電気的に接触して貫通する領域、 3 7 bはビアが電気的に非接触で貫通する領域である。
第 4図にはパッケージ基板 3 0における第 3導電層 L p 3の平面的 なパターン構成が示される。 プロセッサチヅプ 3 1の電源電圧は、 特に 制限されないが、 3 . 3 Vのような電圧の外部ィン夕フェース電源、 2 . 5 Vのような電圧の S D R A Mとのインターフェース用電源、 1 . 2 V のような電圧のディジタル用内部回路 (コア) 電源とされる。 3 8 cは 外部ィン夕フェース用電源の領域、 3 8 eは S D R A Mとのィン夕一フ エース用電源の領域、 3 8 dはディジタルコア電源の領域とされる。 第 5図にはパッケージ基板 3 0における第 4導電層 L p 4の平面的 なパターン構成が示される。 3 9 y、 3 9 zで示される配線はパヅケ一 ジ基板のボンディングパヅ ド 3 6 5に電解金メツキを施すためのメヅ キ給電用配線を示している。第 5図において 3 9 9 Aで示される導電パ タ一ンはディジタルコア電源である。 また、 3 9 9 Bで示される導電パ ターンはグランド電位供給用パターンである。
第 6図にはパッケージ基板 3 0の第 4導電層 L p 4から表面に露出 する半田ボール電極の配列が示される。 白丸 (〇) 及び二重白丸 (◎) の記号は信号用半田ボール電極を意味する。特に二重白丸の記号は S D RAM4用への差動クロヅク出力端子となる。 X記号に黒丸 (拳) を重 ねた記号はグランド電位の半田ポール電極である。 四角記号 (口) に黒 丸 (き) に重ねた記号は 2. 5 Vのような電圧の S D RAM 4とのイン ターフェース回路用電源の半田ボール電極、 白丸 (〇) に黒丸 (寒) に 重ねた記号は 1.2 Vのような電圧のディジタルコア電源用半田ボール 電極、 単なる黒丸 (秦) 記号は 3. 3 Vのような電圧の外部インタフエ ース電源用の半田ボール電極である。第 6図より明らかなように、 半田 ボール電極はパッケージ基板 30に 5列で環状に配置され、チップのコ ーナ部及び最内周の半田ボール電極に電源電位及びグランド電位供給 機能を割り当て、一列に並んだ辺に沿った部分の半田ボール電極には信 号入出力機能を割当てている。
《電子回路のプロックダイアグラム》
第 7図には電子回路の一例としてカーナビゲーションシステムのブ 口ックダイアグラムが示される。前記デ一夕プロセッサ 3は、 地図デ一 夕の描画制御、 表示制御、 音声案内制御、 ビデオデータ入力など、 力一 ナビゲ一ションに必要なデータ処理を行なうシステムオンチヅプの 1 チップマイクロコンピュ一夕として位置付けられる。
前記データプロセッサ 3は、 CPU(Central Processing Unit) 30 2を内蔵し、 CPU302が接続する第 1バス 303には、 バスプリヅ ジ回路(BBRG) 304、ダイレク トメモリアクセスコントローラ(D MAC) 305、 3次元画像の描画処理などの 3次元画像処理を行う 3 次元画像処理部としての 3 Dグラフィ ヅクスモジュール ( 3 D G F I C) 306、 クロックパルスジェネレータ (CPG) 343及びメモリ インタフェース回路 (MRYI F) 307が接続される。前記バスプリ 。ヅジ回路 304には更に第 2バス 3 10、 第 3バス 3 1 1、 第 4バス 3 12及び外部バス 3 13に接続される。前記メモリコントローラ 305 には更に 3 D専用バス 3 1 4が接続される。
メモリイン夕フェース回路 3 07にはメモリバス 3 1 6を介して外 部メモリとして前記 SDRAM 4が接続される。 SDRAM 4は例えば C P U 302が使用するためのメインメモリ、さらにはフレームバヅフ ァ等の画像メモリとして利用される。メモリ ンタフェース回路 3 07 はバスァービトレーションとメモリ制御を行う。バスァ一ビトレーショ ンはバス 303, 3 1 0, 3 1 4を介する外部メモリアクセスの競合を 調停する制御であり、 バスアービタ (ARBT) 3 1 8で行う。 メモリ 制御は、バスを介するアクセス要求にしたがって第 4 1図に記載されて いるように、 D D R— S D R AM仕様であり、 クロック信号の立ち上り 及び立ち下がりに同期して SDRAM 4をリード又はライ ト動作させ るス トローブ信号などのタイ ミング信号を形成して S D RAM 4を動 作させる制御であり、 メモリコントロールロジック (MCNT) 3 1 9 で行う。 ·
前記 3 D専用バス 3 1 4に接続される 3 Dグラフィ ヅクスモジユー ル 3 0 6は第 1バス 30 3を介して C P U 30 2から 3 D描画コマン ドなどの画像処理コマンドを受取って 3 D描画処理を行う。描画は SD RAM 4のフレームバヅファ領域に対して行なわれる。
第 2バス 3 1 0には第 1回路モジュールとして、 2次元画像処理部と しての 2 Dグラフィ ヅクスモジュール (2 DGF I C) 320、 ビデオ 信号入力回路 (VD O I N) 32 1、 表示制御回路 (DU) 3 22、 及 び ATアタッチメントパケッ トィン夕フェース回路(ATAP I ) 32 3等が接続される。前記 2グラフィ ックスモジュール 3 20は 2次元画 像の描画処理などの 2次元画像処理を行う回路であり、例えば太線描画 機能も備える。描画は S DRAM 4のフレームバッファ領域に対して行 なわれる。表示制御回路 32 2は S DRAM 4のフレームバッファ領域 に描画された画像データを順次読み出して、ラスタスキャン型のディス プレイ 325に表示タイ ミングに同期させて出力する制御を行う。ビデ ォ信号入力回路 32 1はディジタルビデオ信号を入力する。ディジ夕ル ビデオ信号はテレビ信号などのアナログビデオ信号をコード化して出 力する NTS C (National Television System Committee)デコーダ(N TCDEC) 326から出力される。 ATAP I 323はハ一ドデイス ク ドライブ、 D V D又は C D— R 0 Mドライブ等のディスク ドライブ装 置 (DDRV) 327に接続され、 DVD又は CD— ROM等の記録媒 体から記録情報を読取って取り込むためのィン夕フェース制御を行う。 ナビゲーシヨンシステムにおいて D V Dや C D— R 0 Mには地図デー 夕などが記録されている。
第 4バス 312には 2 Dグラフィ ックスモジュ一ル 320、ビデオ信 号入力回路 32 1、 及び表示制御回路 322が接続される。
第 3バス 3 1 1には第 2回路モジュールとして、 SPD I F準拠の音 声データ入出力ィン夕フエ一ス (SPD I F) 330、 ディジタル 'ァ ナログ ' コンバータ (DAC) 334、 GP S (Global Positioning System)用のベースバンド処理部 (GPSBB) 331、 調歩同期シリ アルコミュニケ一ションィン夕フエ一ス回路(S C I F) 332及び夕 イマ (TMU) 333などが接続される。 SPD I F33 1には音声用 の D AC 334が接続され、変換されたアナログ音声信号はスピーカ 3 35で音声に変換される。 GP S BB 331は GP S用の高周波部(G P SRF) 336が接続され、 アンテナモジュールを介して人工衛星に 電波を反射させて、 衛星の捕捉演算処理などを行う。
外部バス 3 13にはナビゲーシヨン用のプログラム及び制御データ 等を格納する電気的に書換え可能なフラッシュメモリ (FLASH) 3 37及び CPU302のワークメモリなどに利用されるスタティ ック ランダムアクセスメモリ (S RAM) 3 3 8などが接続される。 尚、 マ ルチ CPUシステムを構成する場合には、 図示はしないが、 外部バス 3 1 3に更に別のプロセヅサを接続することが可能である。
前記 C P U 3 0 2は例えば 3 2ビヅ ト C P Uでありデータ処理単位 は 3 2ビヅ トとされる。この CPU 3 0 2は 1サイクルで複数の命令を 発行するス一パースカラ構造を有することにより、動作周波数の約 2倍 の命令処理実行能力を有する。 即ち、 CPU 3 0 2は所謂 2ウェイ ·ス —パースカラ構造を有する。これに呼応して前記第 1バス 3 0 3は 6 4 ビヅ トバスとされる。 したがって、 CPU 3 0 2は並行に 2命令を実行 して夫々 3 2ビッ トのデ一夕を 2組用意し、用意された合計 6 4ビッ ト の 2組のデータを 1バスサイクルで第 1バス 3 0 3へ転送可能である。 また、 C P U 3 0 2は 1バスサイクルで第 1バス 3 0 3から 6 4ビッ ト のデータをリ一ドし、 リ一ドした下位 3 2ビッ トと上位 3 2ビッ トを 別々に並行して演算処理することも可能にされる。
前記 S DRAM 4は、 特に制限されないが、 公知の MO S半導体集積 回路製造技術によって単結晶シリコンのような一つの半導体基板に形 成されている。 S D: AM4は、 マトリクス配置されたダイナミック型 のメモリセルを備え、 メモリセルの選択端子はワード線に結合され、 メ モリセルのデータ入出力端子はビッ ト線に結合され、ビッ ト線はセンス アンプを中心とした折り返しビッ ト線構造による相補ビッ ト線とされ る。 ワード線はロウアドレス信号にて選択され、 ビッ ト線はカラムアド レス信号にて選択される。センスアンプは、 メモリセルからのデ一夕読 出しによって夫々の相補ビッ ト線に現れる微小電位差を検出して増幅 する。相補ビッ ト線はカラムアドレス信号のデコード信号でスイツチ制 御されるカラム選択回路を介して共通データ線に導通される。共通デー 夕線にはリードアンプとライ トアンプが結合され、読み出し動作ではセ ンスアンプの出力がリードアンプで増幅されて、データ出力回路から外 部に出力される。書き込み動作ではライ 卜アンプがデータ入力回路から 入力される書込みデータにしたがって相補ビッ ト線を駆動してメモリ セルにデータを書き込む。前記データ入力回路の入力端子と前記デ一夕 出力回路の出力端子は、 特に制限されないが、 16ビッ トのデ一夕入出 力端子 D Q 0〜D Q 15に結合される。
SDRAM4は、 特に制限されな が、 15ビヅ トのァ ドレス入力端 子 A 0〜A 14を有し、ァドレスマルチプレクス形態でロウァドレス信 号とカラムァドレス信号が供給される。 SDRAMは制御回路を有し、 特に制限されないが、 クロヅク信号 CLK、 /CLK (記号 "/" はそ れが付された信号がローイネーブルの信号又はレベル反転信号である ことを意味する) 、 クロックイネ一ブル信号 CKE、 チヅプセレク ト信 号/ C Sヽ カラムアドレスストロープ信号/ C ASs ロウアドレススト ローブ信号/: AS、 ライ トイネープル信号/ WE、 及びデータスト口 —ブ信号 D Q Sなどの外部制御信号が入力される。 S D R AM 4の動作 はそれら入力信号の状態の組み合わせによって規定されるコマン ドで 決定され、 制御回路は、 そのコマンドで指示される動作に応じた内部夕 ィ ミング信号を形成するための制御ロジックを有する。
クロヅク信号 CLK、/CLKは SDRAMのマス夕クロックとされ、 その他の外部入力信号は当該クロヅク信号 C L Kの立ち上がりエッジ に同期して有意とされる。前記データス トローブ信号 D Q Sは書込み動 作時にライ トストロ一ブ信号として外部から供給される。即ち、 クロッ ク信号 CLKに同期して書き込み動作が指示されたとき、その指示が行 われた前記クロック信号周期の後のクロック信号周期からのデ一夕ス 小口一ブ信号 D Q Sに同期するデータの供給が規定されている。読み出 し動作時には前記データス トローブ信号 DQSはリードス トロープ信 号として外部に出力される。即ち、 データの読み出し動作では読み出し データの外部出力に同期してデータストローブ信号が変化される。その ために D L L (D e 1 a y e d Lo ck Lo op)回路及び DQS 出力バッファが設けられている。 D LL回路は、 SDRAM 4が受ける クロック信号 C LKとデータ出力回路によるデータの出力タイ ミング を同期させるために、 データ出力動作制御用のクロック信号(リード動 作時におけるデータス トローブ信号 D Q Sと同相の制御クロック信 号) の位相を整えるものである。 DLL回路は、 特に制限されないが、 レプリカ回路技術と、 位相同期技術とによって、 内部回路の信号伝播遅 延時間特性を補償し得る内部クロック信号を再生し、 これにより、 内部 ク口ック信号に基づいて出力動作されるデータ出力回路は、外部クロッ ク信号 CLKに確実に同期したタイミングでデ一夕を出力することが 可能とされる。 D Q Sバッファは前記内部クロック信号と同相でデータ ストローブ信号 DQSを外部に出力する。
ロウァドレス信号は、クロック信号 C LKの立ち上がりエッジに同期 する後述のロウアドレスストローブ 'バンクアクティブコマンド (ァク ティブコマンド)サイクルにおけるァドレス入力端子 A 0〜A 12のレ ベルによって定義される。前記カラムァドレス信号は、 クロック信号 C LKの立ち上がりエッジに同期する後述のカラムァドレス'リードコマ ンド(リードコマンド)サイクル、 カラムアドレス 'ライ トコマンド(ラ ィ トコマンド)サイクルにおける端子 A 0〜A 1 1のレベルによって定 義される。前記ロウァドレスストロ一ブ'バンクァクティブコマンドは、 ロウアドレスストローブの指示などを有効にするコマンドであり、/ C S, /RAS =ローレベル ( "0" )、 /CAS, /WE=ハイレベル ·( "1" ) によって指示され、 このとき A0〜A 12に供給されるアド レスがロウァドレス信号とされ、 A 13, A 14に供給される信号がメ モリバンクの選択信号として取り込まれる。 カラムアドレス . リ一ドコ マンドは、バーストリード動作を開始するために必要なコマンドである と共に、 カラムアドレスストローブの指示を与えるコマンドであり、 / C S , /CAS, =ローレベル、 /RAS, /WE=ハイレベルによつ て指示され、このとき A0〜A 1 1に供給されるァドレスがカラムァド レス信号として取り込まれる。 その他に、 カラムアドレス 'ライ トコマ ンド、 プリチャージコマンド、 セルフリフレッシュエントリコマンドな どがある。 S DRAM 4は、 クロック信号 C LKに同期するデ一タスト ローブ信号 D Q Sの立ち上がり及び立ち下がりの両エッジに同期した デ一夕入出力が可能にされ、 クロック信号 C LKに同期してアドレス、 制御信号を入出力できるため、 D RAMと同様の大容量メモリを S RA Mに匹敵する高速で動作させることが可能であり、 また、 選択された 1 本のヮード線に対して幾つのデータをアクセスするかをバーストレン グスによつて指定することによって、内蔵力ラムアドレスカウン夕で順 次カラム系の選択状態を切換えていって複数個のデータを連続的にリ ード又はライ トすることも可能である。
《並列データのビット間スキュー低減》
第 8図には S D R AMの端子 D Q 0〜D Q 1 5のような並列データ のビッ ト間スキューを低減するための等長配線構造が例示される。前述 のように 5列で環状に配置された半田ボール電極の内、パッケージ基板 の辺の部分の半田ボール電極には信号入出力機能が割当てられ、例えば 3 5 1〜 3 5 4は S D R AMの端子 D Q 0〜D Q 3に対応して接続さ れるデ一夕入出力用の半田ボール電極(ここでは図示しない)近傍に設 置されたスルーホールとされる。前記 S D RAM 4の端子 D Q 0〜D Q 3からデ一夕プロセッサ 3の前記半田ボール電極 3 5 1〜3 54まで の実装基板配線 20 1〜204の長さがビッ ト每に不等長であり、前記 データプロセッサ 3の半田ボ^ル電極 3 5 1〜 3 5 4からプロセッサ チヅプ 3 1のボンディングパヅドに至る組立て用配線 (パッケージ配 線) 3 6 1〜3 6 4の長さがビヅト毎に不等長であり、 このとき、 前記 実装基板配線 2 0 1〜 2 0 4の不等長は前記組立て用配線 3 6 1〜3 6 4の不等長を相殺する関係を有する。不等長を相殺するとは、組み立 て用配線の長さが不等長である場合に、組み立て用配線と、 それぞれ対 応する実装基板配線との長さの和がより等長に近づくことを示す。すな わち、 各組立て用配線と、 対応する各実装基板配線との長さの和を、 デ 一夕バスのビット毎の配線全体の長さと見た場合に、前記ビット毎の配 線全体の長さの差が、組み立て用配線におけるビット每の配線長さの差 に比較して小さくなつていると言い換えることもできる。
第 8図では組立て用配線の一部であるボンディングワイヤは図示を 省略してある。ボンディングワイヤは組立て基板 3 0上のボンディング • パヅ ド 3 6 5から'プロセッサチヅプ 3 1のボンディングワイャを接続 している。前記配線の不等長につき、 具体的には、 パッケージ基板内の 組立て用配線 3 6 1〜 3 6 4の不等長は半田ボール電極 3 5 1〜 3 5 4の列方向ピッチの整数倍となる。 これに応じて、 実装基板 2上の実装 基板配線 2 0 1〜 2 0 4も前記列方向ピッチの整数倍の相違をもって 不等長に設定されればよい。不等長の意義は、 これに限るものではない が、 データプロセッサ 3と実装基板 2の双方において、 半田ボール電極 の列方向ピッチの整数倍、 という共通概念で統一されている。他のデー 夕入出力端子などに対しても同様に構成される。
上記によれば、データプロセッサ 3の半田ポール電極 3 5 1〜3 5 4 のような外部端子とそのプロセッサチップ 3 1の対応ボンディングパ ッドとの間を等長にすることを要しない。そのデータプロセッサ 3を実 装する実装基板 2を設計'製造するときは、 そのデ一夕プロセッサ 3の 不等長の内容にしたがって、その不等長を相殺するように実装基板 2上 でデ一タプロセッサ 3と S DRAM4とを接続する配線を不等長にす ればよい。実装基板上 3の配線をどの程度不等長にするかは予め配線長 補正方法を明らかにしておけばよい。例えば最内周に配置された半田バ ンプ電極に接続する配線長は、最内周から 2周目に配置された半田バン プ電極に接続する配線長よりも amm長く、最内周から 3周目に配置さ れた半田バンプ電極に接続する配線長よりも 2ひ mm長く、最内周から 4周目に配置された半田バンプ電極に接続する配線長よりも 3 ctmm 長くというように定義しておけばよい。前記ひは例えば半田バンプ電極 の配列ピヅチである。 したがって、 第 9図の比較例に示されるように、 デ一夕プロセッサ内において、 更には実装基板上において、 夫々配線を 等長にするために途中で屈曲させたりする合わせ込みを行なうことを 要しない。屈曲による配線領域も増えずに手間無く並列アクセスデータ のビヅト間スキューを低減することができる。これによりシステムの動 作速度が高速化されても、デ一夕プロセッサはデ一夕スト口一ブ信号: D Q Sの変化に同期して複数個の SDRAM 4から出力される数十ビヅ トの並列データを誤り無く取込み可能になる。
尚、ここでは SDRAM4はその外部端子から半導体チッブの接続電 極に至る組立て用配線の長さが等長とされるものとしているが、別のパ ッケージ構造を採用する場合にその外部端子から半導体チップの接続 電極に至る組立て用配線の長さが不等長であるときは、その不等長も加 味して実装基板配線の不等長を決定すればよい。
《分岐を有する一方向配線の終端処理》
図 1 0には複数個の S DRAM4のコマンド端子やアドレス端子に 接続する一方向配線の終端処理の一例が示される。実装基板 2上の信号 配線はその特性インピーダンスにしたがつて終端抵抗で終端電源( V t t ) に結合され、 不所望な電圧反射によるノイズが抑えられている。例 えば夫々の S D RAM4のデータ端子 D Q 0〜D Q 1 5は夫々固有の 信号配線を介してビット対応でデ一夕プロセッサ 3の対応するデータ 端子に接続される。したがってそのような信号配線に対する終端処理は S D RAM近傍から配線を分岐し、終端抵抗を介して Vt tに結合すれ ばよい。データ端子の接続は SDRAM 4が並列アクセスされる利用形 態においてもビヅト每に固有の接続になるが、 301 ]\ 4の/1 八3、 /CASなどのコマンド入力端子や、 A O〜A 14などのアドレス入力 端子は、複数個の SDRAM4に共通接続される。例えば 4個の SDR AM (# 1 ) 4〜SDRAM (# 4) 4が分散配置されるとき、 そのァ ドレス端子 A 0はデ一夕プロセッサの対応ァドレス出力端子に共通接 続される。実装基板上でそのような配線 50は、 分岐を有する一方向配 線となる可能性が高い。その場合の終端処理において、信号終端による 電圧反射の抑止を最優先にするときは、前記分岐を有する一方向配線 5 0には、デ一夕プロセッサ 3を起点とする経路長が長い方の経路に終端 抵抗 R tを結合するのがよい。短い方の経路は、集中定数容量とみなさ れるので、 短ければ短い程よい。
第 1 1図には第 1 0図における DRAM (# 4)の入力端子で観測さ れる信号波形のシミユレーシヨン結果である。 太線波形は S D RAM (# 4)側の長い方の経路を終端させた場合、細線波形は SDR AM (# 1 )側の短い方の経路を終端させた場合である。長い方の経路を終端さ せた太線波形の方がオーバ一シュートのようなノィズが大幅に小さい ことが解る。 また、 H i gnレベルに安定するまでの時間が短く、 タイ ミングマージンが大きい。
' 第 1 2図には第 1 0図における DRAM (# 1 )の入力端子で観測 される信号波形のシミユレ一シヨン結果である。太線波形は S D RAM (# 4)側の長い方の経路を終端させた場合、細線波形は S D RAM(# 1 )側の短い方の経路を終端させた場合である。長い方の経路を終端さ せたときでも、オーバ一シユートのようなノイズがほとんど変化ないこ とが解る。 また、 H i gnレベルに安定するまでの時間が短く、 夕イミ ングマージンが大きい。
第 1 3図には終端電源プレーン 51に対する S D RAM及び終端抵 抗などの配置例が示される。 SDRAM4のデータ入出力端子、 コマン ド及びァドレス端子の合計ビット数は比較的多く、しかもそれら端子の 状態は並列的に変化されるから、終端抵抗(総称するときは符号 R tを 付す)に接続する終端電源 vt tは比較的大きな電流供給能力が必要で あって、 安定的であることが必要になる。 この観点より Lm 5の終端電 源プレーン 51に対して SDRAM4を分散配置し、前記終端電源プレ —ン 51に、 データ用配線に接続する終端抵抗 52、 コマンド及びァド レスなどの配線に接続する終端抵抗 53、更に前記終端抵抗近傍に配置 された第 1の安定化容量 54が夫々複数個分散して結合される。終端抵 抗 52はデ一夕端子 D Q 0〜D Q 15に接続する配線の終端用であり、 対応する SDRAM4の直近に配置される。終端抵抗 53はコマンド及 びァドレス端子に接続する分岐を有する一方向配線の終端用であり、終 端電源プレーンの端に配置される。第 1の安定化容量 54は不所望なィ ンダク夕ンス成分を生じないように寄生ィンダクタンス成分の小さな 容量素子とされる。更に、 前記終端電源プレーン 5 1には終端電源を供 給する供給端 55に対して当該電源プレーンの遠端部に前記第 1の安 定化容量 54よりも大きな第 2の安定化容量 56が接続される。第 1の 安定化容量 54は終端抵抗 R t近傍における電位変化を補償する。第 2 の安定化容量 56は終端電源プレーン 51の遠端における電位変化を 補償する。 第 1 3図では前記終端電源プレーン 5 1は矩形の実装基板 2におけ る矩形の角部を包含する形状を有し、前記矩形の角部近傍に前記終端電 源 V t tの供給端 5 5が配置され、前記終端電源 V t tの電源プレーン 5 1は前記終端電源 V t tの供給端 5 5の両側に延在する。上述よりビ ッ ト間スキュー低減などを考慮すれば S D R A M 4の D Q 0〜D Q 1 5のような並列データの端子はデータプロセッサ 3の辺の部分に配置 するのが望ましいから、終端電源 V t tを供給する終端電源プレーン 5 1を角部に配置するのは、 場所的にその要請と競合しない。
第 1 4図には第 1の安定化容量 5 4と第 2の安定化容量 5 6の電気 的接続状態形態が例示される。第 1の安定化容量 5 4は 4個の終端抵抗 • に 1個の割合で配置し、半分は電源電圧 V d dに、残り半分は接地電位 G N Dに接続すればよい。第 2の安定化容量 5 6は、 終端電源プレーン 5 1の片側で夫々終端電圧 V t tと電源電圧 V d dとの間、終端電圧 V t tと接地電位 G N Dとの間に接続して配置すればよい。
第 1 0図に基づいて説明した上記終端処理に関し別の観点を加味す ることができる。即ち、 コマンド及びァドレスは複数ビヅ卜の信号であ るから終端電源が安定するように終端電源プレーンに対して終端抵抗 を分散配置することが望ましい。これを考慮すると、全て長い方の経路 に終端抵抗を結合するのが最良とは限らない。そのために、 前記配線の うち複数個の S D R A M 4が共通接続されていて分岐を有する一方向 配線には、データプロセッサ 3を起点とする経路長が長い方の経路に終 端抵抗が結合されるものと、短い方の経路に終端抵抗が結合されるもの とが混在される。前記短い方の経路に終端抵抗が結合された一方向配線 における長い方の経路と当該短い方の経路との経路長の差の最大値は、 前記長い方の経路に終端抵抗が結合された一方向配線における短い方 の経路と当該長い方の経路との経路長の差の最小値以下とされる。例え ば第 1 5図のように 2個の S D RAM 4を接続するァドレス配線につ いて考えれば、 ァドレス配線 AL 1〜AL4、 AL 7、 AL 8にはァド レス出力バッファからの距離が長い方の分岐経路に終端抵抗が結合さ れ、 アドレス配線 A L 5、 A L 6にはアドレス出力バッファ A B U Fか らの距離が短い方の分岐経路に終端抵抗が結合される。 ここで、 前記短 い方の経路に終端抵抗が結合されたァドレス配線 AL 5、 AL 6におけ る長い方の経路と当該短い方の経路との経路長の差の最大値 L aがァ ドレス配線 A L 5における長短経路差であり、前記長い方の経路に終端 抵抗が結合されたァドレス配線 A L 1〜AL 4、 AL 7、 AL 8におけ る短い方の経路と当該長い方の経路との経路長の差の最小値 L bがァ ドレス配線 AL 7における長短経路差 L dであるとすると、前記最大値 L aは最小値 L b以下とされる。要するに、 AL 5のように短い方の経 路を終端させたとき当該 A L 5の長い経路で生ずるノイズは A L 7の ように長い方の経路を終端させたとき当該 A L 7の短い経路で生ずる ノイズを超えないようにされることが保証される。 したがって、 終端電 源プレーン 5 1に対して終端抵抗を分散配置することを考慮しながら、 電圧反射による影響も最小限に抑える事ができる。
第 1 6図には実装基板 2の表裏面に 2個づっ SDRAM4を実装し たときの電源プレーン 5 1に対する S DRAM及び終端抵抗などの配 置例が示される。図 13同様に、 終端電源プレーン 51の遠端に第 2の 安定化容量 56が配置され、 SDRAM 4の近傍に第 1の安定化容量 5 3と終端抵抗 54が分散配置される。
《実装基板上 vcc(vss)プレーンの分断防止》
第 1図で説明したように多層配線構造の実装基板 2はシールド等の 観点より導電層 L mlと Lm4の間の導電層 Lm 2, Lm 3にはグラン ドプレーンや電源プレーンが形成され、導電層間を接続する多数のビア ホールやスルーホールがグランドブレ一ンゃ電源プレーンを非接触で 貫通する。特に、 その実装基板 2に搭載されるデータプロセッサ 3は第 6図に例示されるように B G Aパッケージ構造に代表されるように半 田ボール電極が複数列で環状に配置された外部ィン夕フェース端子を 有し、 しかもその配置は狭ピッチであるから、 導電層 L m 2 L m 3の グランドプレーンや電源プレーンには半田ボール電極が結合されたラ ンドに接続されるビアホールやスルーホールの非接触貫通孔が環状に 多数形成される。それら多数の貫通孔の環状配列の外周部分と内周部分 との間での電流経路が実質的に狭くなたり、必要な電流供給能力を得る ことが出来なくなったりする事態を生ずることのないように、実装基板 2には以下の構成を採用する。
第 1 7図には導電層 L m 2のグランドプレーンを貫通するビアの状 態が例示され、第 1 8図には導電層 L m 3の電源プレーンを貫通するビ ァの状態が例示される。
第 1 7図において、 2 1 0で示される領域はビアが貫通する領域(ビ ァ貫通領域) を総称する。 黒丸 (翁) は接触するビアを示し、 白丸 (〇) は非接触で貫通するビアを示す。グランドプレーンに対して信号用のビ ァ 2 O A及び電源供給用のビア 2 0 Cが非接触で貫通し、グランド電位 供給用のビア 2 0 Bが接触する。その領域 2 1 0において、 前記グラン ドプレーンは、 2 1 3で示されるようにビアが貫通されていない特定領 域を有し、前記特定領域 2 1 3はデ一夕プロセッサ 3に配列された外部 端子としての半田ボール電極 3 の 1ピッチ以上の幅を有する。これに より、グランドプレーンにビァの非接触貫通孔が環状に多数形成されて 環状貫通孔の外周部分と内周部分との間での電流経路が実質的に狭く なることを抑止することができる。
第 1 8図において、 2 2 0で示される領域はビアが貫通する領域(ビ ァ貫通領域) を総称する。黒丸(秦) は接触するビアを示し、 白丸(〇) は非接触で貫通するビアを示す。電源プレーンに対して信号用ビア 2 0 A及びグランド電位供給用のビア 2 0 Bが非接触で貫通し、電源供給用 のビア 2 0 Cが接触する。その領域 2 2 0において、 前記電源プレーン は、 2 2 3で示されるようにビアが貫通されていない特定領域を有し、 前記特定領域 2 2 3はデータプロセッサ 3に配列された外部端子とし ての半田ボール電極 3 4の 1ピヅチ以上の幅を有する。 これにより、 電 源プレーンにビアの非接触貫通孔が環状に多数形成されて環状貫通孔 の外周部分と内周部分との間での電流経路が実質的に狭くなることを 抑止することができる。特に図示はしないが、 特定領域 2 1 3 , 2 2 3 は矩形の実装基板 2の 4個の角部に形成されている。
上記より、実装基板 2のグランドプレーンや電源プレーンが電流供給 能力の点において内外で分断される事態を阻止することができる。 第 1 9図には第 1 7図及び第 1 8図に対応される導電層 L m 1の電 源配線とグランド配線の状態が例示される。 白四角 (口) に Xの合成記 •号は信号ビア 2 0 A、 白四角 (口)はグランドビア 2 0 B、 黒四角 (酾) は電源ビア 2 0 C、白丸(〇)はランドを意味する。 2 3 1は電源配線、 2 3 2はグランド配線である。
前記特定領域 2 1 3 , 2 2 3は、 その上方に実装される矩形のデータ プロセッサ 3の角部近傍に位置する。前記ビット間スキュー低減などを 考慮すれば並列データの端子はデ一夕プロセッサ 3の辺の部分に配置 するのが望ましいから、上記電源プレーンゃグランドプレーンの分断防 止を角部で行なうのは、 場所的にその要請とも競合しない。
ビァや電源配線等の配置に関しては、導電層 L m 2のグランドプレー シを貫通するビアの状態を第 2 0図のように、導電層 L m 3の電源プレ ーンを貫通するビアの状態を第 2 1図のように、導電層 L m 1の電源配 線とグランド配線の状態を第 22図のようにすることも可能である。こ の場合には、 第 1導電層 Lm 1において特定領域 2 13, 223の上層 を横切って信号配線 233を引き出すことが可能になる。
第 23図には第 3導電層 Lm 3の電源プレーン分割態様が例示され る。実装基板 2の電源プレーンは S D RAM 4用の電源プレーン 235、 データプロセヅサ 3のコア用電源プレーン 236というように分割さ れているとき、 コア用分割電源プレーン 236に示されるように、実装 基板の角部だけでなく、辺の部分の途中に前述同様の特定領域 237を 設けることも可能である。
第 24図乃至第 27図には実装基板の第 1導電層乃至第 4導電層に おけるビアとの接続状態を別の例として示す。 各図において四角 (口) はグランドビア 20 B、三角は電源ビア 20 C、 丸は信号ビア 20 Aで あり、 X記号はビアとグランドブレ一ン、 電源プレーンとの電気的接続 を意味する。
《Vre f配線》
前記データプロセッサ 3は、特に制限されないが外部から参照電位 V r e f を入力する。参照電位 V r Θ fは例えばメモリィン夕フェース回 路 307などの入力バヅプアにおける入力レベルの論理値判定など用 いられる。論理値判定を行なう判定回路 399は例えば第 28図に例示 される差動入力回路で構成される。 I/O電源とは前記 2. 5Vのよう な SDRAMィン夕フヱ一ス電源を意味する。 参照電位 Vr e fは 2. 5 V / 2とされる。パッケージ基板 30上において前記参照電位を供給 する参照電位配線 38 gは第 4図に例示されるように、電源プレーンが 形成される第 3導電層 Lp 3において、前記 S DRAM用電源プレーン -38 eに取り囲まれて配置される。更に詳しくは、 第 29図に例示され るように、参照電位配線 38 gの両側における S D R A M用電源プレー ン 38 eには 2.5 V供給用の半田ボール電極が導通するビア 350が 結合され、参照電位配線 38 gは S DRAM用電源の 2. 5 Vと電位的 に強固にカツプリングされている。第 30図には参照電位配線 38 g近 傍の縦断面の概略が示される。参照電位配線 38 gの上層 Lp 2にはグ ランドプレーンが形成される。したがって SDRAM用電源プレーン 3
8 e及び参照電位配線 38 gは共にグランドプレーンのグランド電位 に対してもカヅプリングされる。更に参照電位配線 38 gは、 S D R A M4のァドレスやデータ端子に接続する第 1導電層 Lp 1の SDRA M用信号配線 35 1との間にグランドプレーンが介在され、 SDRAM 用信号配線 351との容量性カップリングも避けられている。
したがって、判定回路 399の電源プレーン 38 θのレベルが揺れて も、 参照電位配線 38 gは、 それとの容量性カップリングによりその摇 れと同相でレベル変化しょうとする。 また、 SDRAM用信号配線 35 1上における信号変化は容量性力ップリングによって参照電位配線 3 8 gに重畳されない。第 3 1図に示されるように、 入力信号 I Nに対す る判定基準電圧である参照電位 V r e f が変動するとその判定回路 3
99で得られる判定結果信号 OUTのタイ ミングマージンが不所望に 悪化することになるが、これによりそのような事態の発生を防止するこ とが可能である。 これにより、 判定回路 399による判定動作に高い信 頼性を得ることができる。
《P L L/D L Lクロック配線》
第 32図には前記 CP G 343の一例が示される。 CP G 343は第 1 PLL回路 (PLL 1) 36 1、 第 2 PLL回路 (PLL2) 362 及び D LL回路 363を有する。前記 PLL回路 361、 PLL回路 3 62、 DLL回路 633で生成されるクロック信号を受ける回路モジュ ール 364は例えば前記 A TAP I 323、 GPSBB 331、 MRY I F 307などの回路とされる。 C P G 343にはプロセッサチップ 3 1のクロヅクパッ ド XT AL, EXT A から I/Oバッファ ( I/O BUF) 3 65, 3 6 6を介して水晶発振子からのクロヅク信号が入力 される。前記 P L L回路 3 6 1、 PLL回路 3 62、 D LL回路 633 の電源は夫々専用の電源パッド及びグランドパッ ドから、 VDD p l , VS S 1, VDD p 2 , VS S p 2, VDD d, VS S dが供給され る。 I/OBUF 3 6 5 , 36 6には 3. 3 Vのような I / 0用電源 V DD i oと I/O用グランド電位が供給される。
第 33図には P L L回路の基本回路ュニットが例示される。入力クロ ック信号 C LKは周波数比較器(CMP) 3 67により帰還クロック信 号 C LK rと周波数比較され、周波数差に応ずる電圧信号が形成される。 電圧制御発振器(V CO) 3 68はその電圧信号を周波数制御電圧とし て発振動作する。その発振周波数は出力分周器 3 6 9で 2分周され、 後 段回路への出力クロック信号 CLKsにされると共に、分周器 370で 分周されて前記周波数比較器 3 67へ帰還される。 これにより、 クロヅ ク信号 C L K sは入力クロック信号 C L Kに対して所定の位相差と所 定の分周比を持ったクロック信号とされる。 D L L回路の基本構成につ いては S D RAMの構成と一緒に説明した通りであり、ここでは繰り返 し説明しない。
第 3 4図にはプロセッサチヅプ 3 1の CP G 3 43に動作電源を供 給するパッケージ基板 30上の電源配線の縦断面構造が例示される。前 記第 1導電層 Lp 1は、 D L L回路 3 63に電源を供給する電源配線 3 80と、 P LL回路 3 6 1 , 3 62及び D LL回路 3 63にクロヅク信 号を供給するクロック配線 38 1, 382とを有し、 前記電源配線 38 0とクロヅク配線 38 1, 382は第 1導電層 L p 1における配線の最 小間隔寸法よりも大きな間隔で離間される。例えば第 1導電層 L p 1と 第 2導電層 L p 2との層間の絶縁膜の厚さの 2倍の距離で離間される。 また、 P L L回路 3 6 1, 3 6 2に電源を供給する電源配線 3 8 i , 3 8 jは第 3導電層 L p 3に形成され、 クロック配線 3 8 1 , 3 8 2との 間には少なくとも絶縁されて第 2導電層 L p 2が介在される。したがつ て、 クロック配線 3 8 1, 3 8 2は、 P L L回路 3 6 1, 3 6 2に電源 を供給する電源配線 3 8 i, 3 8 j及び D L L回路 3 6 3に電源を供給 する電源配線 3 8 0に対して少なくとも導電層の層間絶縁膜の厚さの 2倍の距離で離間される。 これにより、 プロセッサチップ 3 1の P L L 回路 3 6 1, 3 6 2及び D L L回路 3 6 3が用いるクロヅク配線 3 8 1 3 8 2とその動作電源配線 3 8 0がパッケージ基板上 3 0でカツプリ ングするのを抑えることができ、クロックの発振周期に同期するカップ リングノイズにより P L L回路 3 6 1 , 3 6 2又は D L L回路 3 6 3の 動作電源が揺れてその同期化性能が低下してしまう虞を未然に防止す ることができる。例えば P L L回路又は D L L回路において同期化性能 に大きく影響する電圧制御発振器又は電流制御発振器はその動作電源 が変動すればそれによつて発振周波数が変動するからである。
第 3 5図には第 1導電層 L p 1において D L L回路 3 6 3に電源を 供給する電源配線 3 8 0とクロック配線 3 8 1 , 3 8 2との平面的な配 置関係が例示される。 ビア 3 8 3 , 3 8 4は P L L回路 3 6 1 , 3 6 2 に電源を供給する電源配線 3 8 i , 3 8 jに導通される。
第 3 6図には第 3導電層 L p 3において P L L回路 3 6 1 , 3 6 2に 電源を供給する電源配線 3 8 i , 3 8 jの平面的な配置関係が例示され る。前記第 3導電層 L p 3において前記 P L L回路 3 6 1, 3 6 2に電 源を供給する電源配線 3 8 i , 3 8 jはその周りの電源プレーン 3 8 c から電気的に独立される。 これにより、 P L L回路 3 6 1, 3 6 2は他 の回路の動作に起因する電源ノイズの影響を受け難い。 《D A Cにおける定電流源回路の電源分離》
第 3 7図には D AC 334の要部が例示される。複数ビットのディジ タルデータは図示を省略するデコーダでそのビッ ト数に応ずる 2のべ き乗数の信号に変換される。第 37図にはその変換された一つの信号に 対する D A変換の単位回路が示される。 DA変換単位回路は、定電流源 回路 39 0と、この定電流回路 3 90からの定電流を出力ノード Ao u tに加算するか否かを制御するスィツチ 39 1と、スィツチ制御信号を 保持するフリップフロヅプ 392とを有する。フリヅプフロヅプ 39 2 は前記デコーダによるデコード出力を 1信号単位で保持する。複数の D A変換単位囱路は出力端子 A o u tを共有し、出力端子 A ou tにはデ コーダによるデコード出力に基づいてディジタルデータの値に応じた 電流が加算され、図示を省略する電流電圧変換回路を介してその電流値 に応ずる電圧がディジ夕ル ·アナログ変換結果として出力される。第 3 7図に基づいて説明した D AC 334は、例えば GP S B B 33 1が備 える D ACの局部 D ACとしても採用されている。
前記 D AC 334の動作電源は、定電流源回路 390とフリップフロ ヅプ 3 9 2との間で分離されている。定電流源回路 39 0には電源電圧 VC CAとグランド電圧 VS S Aが割当てられる。フリヅプフ口ヅプ回 路 3 9 2には電源電圧 VC CA 1とグランド電圧 VS S A 1が割当て られる。 D AC 334のその他の回路には、 アナログ系回路であれば電 源電圧 VC C Aとグランド電圧 VS S Aを割当て、ディジ夕ル系回路で あれば電源電圧 VC CA 1とグランド電圧 VS S A 1を割当てる。 第 38図には第 1導電層 Lp 1における DA C;、 AD Cの電源配線パ ターンが例示される。 3 93は VS S A 1専用のビアであり、 第 2導電 層 Lp 2のグランドプレーンに接続される。 394は VS S Aなどが供 給されるグランド配線であり他の回路のグランド電位の供給も行ない、 第 2導電層 L p 2のグランドプレーンに接続される。 39 5は VC CA 1専用のビアであり、第 39図に例示される第 4導電層 L p 4の電源プ レーン 39 5 Aに接続され、ここから専用の半田ボール電極に導通され る。 396は D ACの VC C A専用のビアであり、第 40図の第 3導電 層 Lp 3におけるそれ専用の電源プレーン 39 6 Aに接続され、ここか ら専用の半田ボ一ル電極に導通される。 397は AD Cの VC CA専用 のビアであり、第 40図の第 3導電層 L p 3におけるそれ専用の電源プ レーン 39 7 Aに接続され、ここから専用の半田ボール電極に導通され る。 これにより、前記スィヅチ 39 1のスィツチング動作による電源 V C CA 1、 VS SA 1にノイズが生じても、定電流源回路 390の電源 はその電源とは別であるから影響を受けず、 D AC更には A D Cの変換 精度の向上に資することができる。
前記第 3導電層 L p 3に形成された V C C Aの電源プレーン 3 9 6 Aは前記定電流源回路 390の電源プレーンとされ、前記フリップフ口 ップ 3 9 2に電源 V C C A 1を供給する電源プレーン 3 95 Aは前記 •定電流源回路 3 9 0の電源プレーンとは分離して前記第 4導電層 L p 4に形成される。 これにより、 前記スィヅチ 39 1に対するスィヅチン グノィズが定電流源回路 390の電源に影響を与えないようになり、変 換精度の向上に資することができる。さらに前記第 3導電層 L p 3に形 成された電源プレーン 39 6 Aと、前記第 4導電層に形成された前記ス ィツチを制御する回路の電源プレーン 39 5 Aとを、第 4導電層におい て夫々電気的に分離された実装基板への接続端端子に別々に結合され るから、 上記効果を更に確実なものにすることができる。
第 38図において 3 98 aは AD Cの信号配線、 3 98 bは D ACの 信号配線であり、 両者は夫々に分離してかたまって配置される。第 40 図の第 3導電層 L p 3において DA C用の電源プレーン 3 9 6 Aは D A C用の信号配線 3 9 8 bと上下方向でほぼ重なる位置に配置され、同 様に、 A D C用の電源プレーン 3 9 7 Aは A D C用の信号配線 3 9 8 a と上下方向でほぼ重なる位置に配置される。 これにより、 パッケージ基 板上における D A C又は A D C用の電源プレーンをその他の回路の電 源プレーンと独立させても、当該 D A C又は A D C用の電源プレーンが 揺れたとき、当該電源プレーンに力ップリングするコンバータ用信号配 線は同相でレベル変化しょうとするので、コンバ一夕の電源変動による 変換精度の低下を極力抑えることができる。
以上本発明者によってなされた発明を実施例に基づいて具体的に説 明したが本発明はそれに限定されるものではなく、その要旨を逸脱しな い範囲において種々変更可能である。
例えば、パッケージ基板及び実装基板の層数は 4層に限定されずそれ 以上であってもよい。 また、 半導体装置は B G Aパッケージ構造に限定 されない。 また、実装基板に搭載される半導体装置はデータプロセッサ 及び S D R A Mに限定されない。メモリコントローラとメモリ、 データ プロセッサと液晶ドライバ等であってもよい。
また、 メモリイン夕一フエ一ス仕様については、 本実施例においては D D R— S D R A Mの場合について説明したが、これに限るものでなく、 第 4 2図に記載されているように D D R 2 - S D R A M仕様など、より 高レートでデータ転送するィン夕フエ一ス仕様を採用するシステムに 本発明を適用することももちろん可能である。 産業上の利用可能性
本発明は、実装基板に半導体装置を搭載した種々の電子回路に広く適 用することが可能である。

Claims

請 求 の 範 囲
1 .実装基板に第 1の半導体装置と第 2の半導体装置を有する電子回路 であって、
前記実装基板は前記第 1の半導体装置の複数ビットの外邰端子と前 記第 2の半導体装置の複数ビッ トの外部端子にビット対応で共通接続 される複数の実装基板配線を有し、
前記実装基板配線は、前記第 1の半導体装置の外部端子から前記第 2 の半導体装置の外部端子までの長さがビット毎に不等長であり、 前記第 2の半導体装置の外部端子から半導体チップの接続電極に至 る組立て用配線の長さがビット每に不等長であり、
前記実装基板配線の不等長は前記組立て用配線の不等長を相殺する 関係を有する、 電子回路。
2 . 前記第 1の半導体装置はシンクロナスメモリであり、
前記第 2の半導体装置はシンクロナスメモリをァクセス制御可能な データプロセッサであり、
前記データプロセッサは前記実装基板配線を介してシンクロイナス メモリとの間で複数ビッ卜のアクセスデータの並列入出力を行なう、請 求の範囲第 1項記載の電子回路。
3 .前記シンクロナスメモリの複数ビッ 卜の外部端子はデ一夕入出力夕 イミングがクロック信号に同期され、前記デ一夕プロセッサは前記シン クロナスメモリから出力される前記クロック信号に同期して前記シン クロナスメモリから出力されるデ一夕を取り込む、請求の範囲第 2項記 載の電子回路。
4 .前記第 2の半導体装置はパッケージ基板に前記外部端子として多数 のソルダーボール電極が複数列で環状に配置されたパッケージ構造を 有し、パッケージ基板内の組立て用配線の不等長はソルダーボール電極 の列方向ピッチの整数倍の差を持つ、請求の範囲第 3項記載の電子回路。
5 .前記第 1の半導体装置はその外部端子から半導体チップの接続電極 に至る組立て用配線の長さが等長である、請求の範囲第 1項記載の電子 回路。
6 . パッケージ基板に半導体チップを搭載した半導体装置であって、 前記半導体チップは、所定のパッド電極から与えられる参照電位を用 いて判定動作を行なう判定回路を含み、
前記パッケージ基板は、半導体チップのパッド電極との接続に利用さ れる第 1導電層、 グランドプレーンに利用される第 2導電層、 電源プレ —ンに利用される第 3導電層、及び実装基板との接続に利用される第 4 導電層を含み、
前記第 3導電層は、前記判定回路に接続する電源プレーンと前記参照 電位の配線とを含み、前記参照電位の配線は前記電源プレーンに取り囲 まれて配置された、 半導体装置。
7 . 前記第 1導電層と第 3導電層の間に第 2導電層が配置されている、 請求の範囲第 6項記載の半導体装置。
8 . 実装基板に半導体装置を有する電子回路であって、
前記実装基板は、 配線パターンが形成された第 1導電層、 グランドプ レーンに利用される第 2導電層、電源プレーンに利用される第 3導電層、 及び配線パ夕一ンが形成された第 4導電層を含み、
前記グランドプレーンと電源プレーンは、半導体装置に配列された外 部端子の 1ピッチ以上の幅をもってビアホール又はスルーホールが貫 通されていない特定領域を有する、 電子回路。
9 ·前記半導体装置の外部端子は第 1導電層の配線パターンに結合され、 第 1導電層のグランド配線パターンはビアホール又はスルーホールを 介して第 2導電層のグランドプレーンに結合し、第 1導電層の電源配線 パターンは第 2導電層を貫通するビアホール又はスルーホールを介し て電源プレーンに結合し、第 1導電層の所定の信号配線パターンは第 2 導電層及び第 3導電層を貫通するビアホール又はスルーホールを介し て第 4導電層の配線パターンに結合する、請求の範囲第 8項霄 3載の電子 回路。
1 0 .前記グランドプレーンの特定領域には第 1導電層のグランド配線 パターンに接続するビアホール又はスルーホールとの結合部を有する、 請求の範囲第 9項記載の電子回路。
1 1 .前記電源プレーンの特定領域には第 1導電層の電源配線パターン に接続するビアホール又はスルーホールとの結合部を有する、請求の範 囲第 1 0項記載の電子回路。
1 2 .前記特定領域は矩形の半導体装置の角部近傍に位置する、 請求の 範囲第 1 1項記載の電子回路。
1 3 .前記半導体装置はパッケージ基板に多数のソルダーボール電極が 複数列で環状配置されたパッケージ構造を有し、
第 1導電層の配線パターンは前記ソルダーボール電極に接続可能な ランドを複数列で環状に有し、
前記グランドプレーンに接続するビアホール又はスルーホールと電 源プレーンに接続するビアホール又はスルーホールとは前記ランドが 環状に形成されている領域の外周部よりも外側又は内周部よりも内側 に配置される、 請求の範囲第 9項記載の電子回路。
1 4 . 半導体装置が実装される実装基板であって、
前記実装基板は、前記半導体装置の外部端子に接続可能なランドを有 する配線パターンが形成された第 1導電層、グランドプレーンに利用さ れる第 2導電層、 電源プレーンに利用される第 3導電層、 及び配線パ夕 ーンが形成された第 4導電層を含み、
前記グランドプレーンと電源プレーンは、前記ランドの 1ピッチ以上 の幅をもってビアホール又はスルーホールが貫通していない特定領域 を有する、 実装基板。
1 5 .前記第 1導電層のグランド配線パターンはビアホール Xはスルー ホールを介してグランドプレーンに結合し、前記第 1導電層の電源配線 パターンは第 2導電層を貫通するビアホール又はスルーホールを介し て電源プレーンに結合し、第 1導電層の所定の信号配線パターンは第 2 導電層及び第 3導電層を貫通するビアホール又はスルーホールを介し て第 4導電層の配線パターンに結合する、請求の範囲第 1 4項記載の実 装基板。 .
1 6 .前記グランドプレーンの特定領域には第 1導電層のグランド配線 パターンに接続するビアホール又はスルーホールとの結合部が形成さ れる、 請求の範囲第 1 5項記載の実装基板。
1 7 .前記電源プレーンの特定領域には第 1導電層の電源配線パターン + に接続するビアホール又はスルーホールとの結合部が形成される、請求 の範囲第 1 5項記載の実装基板。
1 8 .実装基板に複数の半導体メモリ装置と前記半導体メモリ装置をァ クセス制御可能な半導体制御装置とを有する電子回路であって、 前記実装基板は前記半導体メモリ装置と前記半導体制御装置とを接 続する配線を終端抵抗を介して終端させる為の終端電源の電源プレー ンを有し、
前記半導体制御装置よりも前記半導体メモリ装置が前記終端電源の 電源プレーン寄りに実装され、
前記終端電源の電源プレーンに、前記配線に接続する終端抵抗と前記 終端抵抗寄りに配置された第 1の安定化容量とが複数個分散して接続 され、
前記終端電源の電源プレーンには終端電源を供給する供給端に対し て当該電源プレーンの遠端部に前記第 1の安定化容量よりも大きな第 2の安定化容量が接続された、 電子回路。
1 9 .前記終端電源の電源プレーンは矩形の実装基板における矩形の角 部を包含する形状を有し、前記矩形の角部近傍に前記終端電源の供給端 が配置され、前記終端電源の電源プレーンは前記終端電源の供給端の両 側に延在する、 請求の範囲第 1 8項記載の電子回路。
2 0 .前記配線のうち C L K、 / C L Kを除く複数個の半導体メモリ装 置が共通接続されていて分岐を有する一方向配線には、半導体制御装置 を起点とする経路長が長い方の経路に終端抵抗が結合される、請求の範 囲第 1 8項記載の電子回路。
2 1 .前記配線のうち C L K、 / C L Kを除く複数個の半導体メモリ装 置が共通接続されていて分岐を有する一方向配線には、半導体制御装置 を起点とする経路長が長い方の経路に終端抵抗が結合されるものと、短 い方の経路に終端抵抗が結合されるものとが混在され、
前記短い方の経路に終端抵抗が結合された一方向配線における長い 方の経路と当該短い方の経路との経路長の差の最大値は、前記長い方の 経路に終端抵抗が結合された一方向配線における短い方の経路と当該 長い方の経路との経路長の差の最小値以下である、請求の範囲第 1 8項 記載の電子回路。
2 2 .前記分岐を有する一方向配線は、 前記半導体制御装置から複数個 の半導体メモリ装置にコマンド及びァドレスを伝達する配線である、請 ' 求の範囲第 2 1項記載の電子回路。
"2 3 . パッケージ基板に半導体チヅプを搭載した'半導体装置であって、 前記半導体チップはフェーズ ·ロックド■ループ回路又はディレイ - 口ヅク ド · ループ回路を有し、
前記パッケージ基板は半導体チップのパヅ ド電極との接続に利用さ れる第 1導電層を含み、
前記第 1導電層は、 前記フェーズ 'ロック ド つレープ回路又はディレ ィ 'ロック ド ·ループ回路に電源を供給する電源配線と、前記フヱ一ズ · ロヅク ド 'ループ回路又はディレイ 'ロヅク ド 'ループ回路にクロヅク 信号を供給するクロック配線とを有し、前記電源配線とクロック配線は 第 1導電層における配線の最小間隔寸法よりも大きな間隔で離間され る、 半導体装置。
2 4 .前記パヅケ一ジ基板は専らグランドプレーンに利用される第 2導 電層と、 専ら電源プレーンに利用される第 3導電層を有し、
前記第 3導電層において前記フェーズ 'ロック ド 'ループ回路又はデ ィレイ ·ロック ド ·ループ回路に電源を供給する電源配線はその他の電 源プレーンから独立される、 請求の範囲第 2 3項記載の半導体装置。 2 5 . パッケージ基板に半導体チップを搭載した半導体装置であって、 前記半導体チヅプはディジ夕ル ·アナログ ·コンバータとアナログ · ディジ夕ル · コンバ一夕の一方又は双方のコンバータを有し、
前記パッケージ基板は、専ら半導体チップのパッ ド電極との接続に利 用される第 1導電層、 グランドプレーンに利用される第 2導電層、 電源 プレーンに利用される第 3導電層、及び実装基板との接続に利用される 第 4導電層を含み、
前記第 3導電層において前記コンバ一夕用の電源プレーンはその他 の回路の電源プレーンから分離され、
前記第 1導電層には前記コンバ一夕用の電源プレーンに重なる位置 にコンパ一夕用信号配線が形成される、 半導体装置。
2 6 .前記コンバータは定電流源回路からの定電流をスィツチを介して 出力ノードに加算する回路を有し、
前記第 3導電層に形成されたコンバータ用の電源プレーンは前記定 電流源回路の電源プレーンとされ、前記スィツチを制御する回路の電源 プレーンは前記定電流源回路の電源プレーンとは分離して前記第 4導 電層に形成される、 請求の範囲第 2 5項記載の半導体装置。 .
2 7 .前記第 3導電層に形成されたコンパ'一夕用の電源プレーンと、 前 記第 4導電層に形成された前記スィツチを制御する回路の電源プレー ンとは、第 4導電層において夫々電気的に分離された実装基板への接続 端端子に別々に結合する、 請求の範囲第 2 6項記載の半導体装置。 2 8 . パヅケージ基板に半導体チップを搭載した半導体装置であって、 前記半導体チップはディジタル ·アナログ ·コンバータを有し、 前記パッケージ基板は、半導体チップのパッド電極との接続に利用さ れる第 1導電層、 グランドプレーンに利用される第 2導電層、 電源プレ —ンに利用される第 3導電層、及び実装基板との接続に利用される第 4 導電層を含み、
前記ディジタル ·アナログ'コンパ一夕は定電流源回路からの定電流 をスィツチを用いて出力ノードに加算する回路を有し、
前記半導体チップは前記定電流源回路用の第 1アナログ電源端子及 び第 1アナログ接地端子と前記スィツチの制御回路用の第 2アナログ 電源端子及び第 2アナログ接地端子を夫々別々に持ち、
前記第 1アナログ接地端子と第 2アナログ接地端子は第 1導電層に 別々の形成されたアナ口グ接地配線に接続され、前記夫々のアナ口グ接 地配線は第 2導電層のグランドプレーンに共通接続され、
前記第 1アナログ電源端子と第 2アナログ電源端子は第 1導電層に 形成された夫々に固有のアナログ電源配線から別々の電源プレーンを 介して第 4導電層の端子に別々に接続する、 半導体装置。
2 9 .実装基板に第 1の半導体装置と第 2の半導体装置を有する電子回 路であって、
前記実装基板は前記第 1の半導体装置の複数ビットの外部端子と前 記第 2の半導体装置の複数ビットの外部端子にビット対応で共通接続 される複数の実装基板配線を有し、
前記実装基板配線は、前記第 1の半導体装置の外部端子から前記第 2 の半導体装置の外部端子までの長さがビット毎に不等長であり、 前記第 2の半導体装置の外部端子から半導体チップの接続電極に至 る組立て用配線の長さがビット每に不等長であり、
前記実装基板配線の不等長は前記組立て用配線の不等長を相殺する 関係を有する、 電子回路。
3 0 .前記半導体チップは、所定のパッド電極から与えられる参照電位 を用いて判定動作を行なう判定回路を含み、
前記パッケージ基板は、半導体チップのパッド電極との接続に利用さ れる第 1導電層、 グランドプレーンに利用される第 2導電層、 電源プレ ーンに利用される第 3導電層、及び実装基板との接続に利用される第 4 導電層を含み、
前記第 3導電層は、前記判定回路に接続する電源プレーンと前記参照 電位の配線とを含み、前記参照電位の配線は前記電源プレーンに取り囲 まれて配置された、 請求の範囲第 2 9項記載の半導体装置。
3 1 .前記グランドプレーンと電源プレーンは、 半導体装置に配列され た外部端子の 1ピッチ以上の幅をもってビアホール又はスルーホール が貫通されていない特定領域を有する、請求の範囲第 3 0項記載の電子 回路。
-3 2 .前記第 1の半導体装置は複数の半導体メモリ装置であり、前記第 2の半導体装置は前記半導体メモリ装置をアクセス制御可能な半導体 制御装置であり、
前記実装基板は前記半導体メモリ装置と前記半導体制御装置とを接 続する配線を終端抵抗を介して終端させる為の終端電源の電源プレー ンを有し、
前記半導体制御装置よりも前記半導体メモリ装置が前記終端電源の 電源プレーン寄りに実装され、
前記終端電源の電源プレーンに、前記配線に接続する終端抵抗と前記 終端抵抗寄りに配置された第 1の安定化容量とが複数個分散して接続 され、
前記終端電源の電源プレーンには終端電源を供給する供給端に対し て当該電源プレーンの遠端部に前記第 1の安定化容量よりも大きな第 2の安定化容量が接続された、 請求の範囲第 3 1項記載の電子回路。 3 3 .前記配線のうち複数個の半導体メモリ装置が共通接続されていて 分岐を有する一方'向配線には、半導体制御装置を起点とする経路長が長 い方の経路に終端抵抗が結合されるものと、短い方の経路に終端抵抗が 結合されるものとが混在され、
前記短い方の経路に終端抵抗が結合された一方向配線における長い 方の経路と当該短い方の経路との経路長の差の最大値は、前記長い方の 経路に終端抵抗が結合された一方向配線における短い方の経路と当該 長い方の経路との経路長の差の最小値以下である、請求の範囲第 3 2項 記載の電子回路。
3 4 .前記半導体制御装置はパッケージ基板に搭載された半導体チップ を有し、
前記半導体チップはフェーズ ·ロックド .ループ回路又はディレイ · 口ヅクド 'ループ回路を有し、
前記パツケージ基板の前記第 1導電層は半導体チップのパッ ド電極 との接続に利用され、
前記第 1導電層は、 前記フヱーズ ·ロックド ·ループ回路又はディレ ィ ·ロックド 'ループ回路に電源を供給する電源配線と、前記フヱーズ · ロックド .ループ回路又はディレイ ·口ヅクド ·ループ回路にクロック 信号を供給するクロック配線とを有し、前記電源配線とクロック配線は 第 1導電層における配線の最小間隔寸法よりも大きな間隔で離間され る、 請求の範囲第 3 3項記載の電子回路。
3 5 . 前記半導体チヅプはディジタル ·アナログ ·コンバータとアナ口 グ ·ディジ夕ル■ コンバ一夕の一方又は双方のコンバータを有し、 前記第 3導電層において前記コンバ一夕用の電源プレーンはその他 の回路の電源プレーンから分離され、
前記第 1導電層には前記コンバ一夕用の電源プレーンに重なる位置 にコンバータ用信号配線が形成される、請求の範囲第 3 4項記載の電子 回路。 '
3 6 . 前記ディジタル 'アナログ ·コンバータは定電流源回路からの定 電流をスィツチを用いて出力ノードに加算する回路を有し、
前記半導体チップは前記定電流源回路用の第 1アナログ電源端子及 び第 1アナログ接地端子と前記スィツチの制御回路用の第 2アナログ 電源端子及び第 2アナログ接地端子を夫々別々に持ち、
前記第 1アナログ接地端子と第 2アナログ接地端子は第 1導電層に 別々に形成されたアナ口グ接地配線に接続され、前記夫々のアナ口グ接 地配線は第 2導電層のグランドプレーンに共通接続され、
前記第 1アナログ電源端子と第 2アナログ電源端子は第 1導電層に 形成された夫々に固有のアナログ電源配線から別々の電源プレーンを 介して第 4導電層の端子に別々に接続する、請求の範囲第 3 5項記載の 電子回路。
PCT/JP2004/003767 2004-03-19 2004-03-19 電子回路、半導体装置及び実装基板 WO2005091367A1 (ja)

Priority Applications (3)

Application Number Priority Date Filing Date Title
PCT/JP2004/003767 WO2005091367A1 (ja) 2004-03-19 2004-03-19 電子回路、半導体装置及び実装基板
US10/592,948 US7528473B2 (en) 2004-03-19 2004-03-19 Electronic circuit, a semiconductor device and a mounting substrate
JP2006511097A JP4387403B2 (ja) 2004-03-19 2004-03-19 電子回路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
PCT/JP2004/003767 WO2005091367A1 (ja) 2004-03-19 2004-03-19 電子回路、半導体装置及び実装基板

Publications (1)

Publication Number Publication Date
WO2005091367A1 true WO2005091367A1 (ja) 2005-09-29

Family

ID=34993975

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2004/003767 WO2005091367A1 (ja) 2004-03-19 2004-03-19 電子回路、半導体装置及び実装基板

Country Status (3)

Country Link
US (1) US7528473B2 (ja)
JP (1) JP4387403B2 (ja)
WO (1) WO2005091367A1 (ja)

Cited By (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2006310411A (ja) * 2005-04-26 2006-11-09 Fujitsu Ltd 半導体装置
JP2007213375A (ja) * 2006-02-10 2007-08-23 Renesas Technology Corp マイクロコンピュータ及び半導体装置
JP2011096268A (ja) * 2010-12-06 2011-05-12 Renesas Electronics Corp マルチチップモジュール
US7958375B2 (en) 2005-01-19 2011-06-07 Lg Electronics Inc. Recording medium, apparatus for decrypting data and method thereof
JP2011159958A (ja) * 2010-01-08 2011-08-18 Sony Corp 半導体装置、固体撮像装置、およびカメラシステム
WO2016046987A1 (ja) * 2014-09-26 2016-03-31 ルネサスエレクトロニクス株式会社 電子装置および半導体装置
WO2016208081A1 (ja) * 2015-06-26 2016-12-29 ルネサスエレクトロニクス株式会社 電子装置
CN115132697A (zh) * 2020-05-22 2022-09-30 瑞昱半导体股份有限公司 电源线结构

Families Citing this family (32)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4559163B2 (ja) * 2004-08-31 2010-10-06 ルネサスエレクトロニクス株式会社 半導体装置用パッケージ基板およびその製造方法と半導体装置
CN101099382B (zh) * 2004-11-12 2011-08-17 松下电器产业株式会社 数字电视接收机用电路模块
JP2008009776A (ja) * 2006-06-29 2008-01-17 Matsushita Electric Ind Co Ltd 半導体集積回路の設計方法、設計装置、半導体集積回路システム、半導体集積回路実装基板、パッケージ、半導体集積回路
JP4916241B2 (ja) * 2006-07-28 2012-04-11 パナソニック株式会社 半導体装置及びその製造方法
JP5137179B2 (ja) * 2007-03-30 2013-02-06 ルネサスエレクトロニクス株式会社 半導体装置
US8004085B2 (en) * 2007-03-30 2011-08-23 Nec Corporation Semiconductor device and method of manufacturing semiconductor device
US20090199277A1 (en) * 2008-01-31 2009-08-06 Norman James M Credential arrangement in single-sign-on environment
WO2009119849A1 (ja) * 2008-03-28 2009-10-01 京セラ株式会社 複合配線基板
JP2010098226A (ja) * 2008-10-20 2010-04-30 Toshiba Corp 半導体装置
US9036365B2 (en) * 2009-10-20 2015-05-19 Nec Corporation Interconnection substrate design supporting device, method of designing interconnection substrate, program, and interconnection substrate
JP2012186784A (ja) * 2010-12-24 2012-09-27 Renesas Electronics Corp 水晶発振装置および半導体装置
JP5904856B2 (ja) * 2012-04-23 2016-04-20 キヤノン株式会社 プリント配線板、半導体パッケージ及びプリント回路板
JP6128756B2 (ja) * 2012-05-30 2017-05-17 キヤノン株式会社 半導体パッケージ、積層型半導体パッケージ及びプリント回路板
KR102032887B1 (ko) * 2012-12-10 2019-10-16 삼성전자 주식회사 반도체 패키지 및 반도체 패키지의 라우팅 방법
US9419667B2 (en) 2013-04-16 2016-08-16 Skyworks Solutions, Inc. Apparatus and methods related to conformal coating implemented with surface mount devices
TWI494929B (zh) * 2013-06-06 2015-08-01 Winbond Electronics Corp 快閃記憶體及其佈局方法
CN104241203B (zh) * 2013-06-19 2017-02-15 华邦电子股份有限公司 快闪存储器及其布局方法
US8885383B1 (en) * 2013-09-26 2014-11-11 Winbond Electronics Corp. Flash memory and layout method thereof
US9373600B2 (en) * 2014-01-27 2016-06-21 Semiconductor Components Industries, Llc Package substrate structure for enhanced signal transmission and method
JP6507975B2 (ja) * 2014-10-02 2019-05-08 日立金属株式会社 半導体パッケージ回路基板、およびそれを用いた半導体パッケージ
US9832876B2 (en) * 2014-12-18 2017-11-28 Intel Corporation CPU package substrates with removable memory mechanical interfaces
KR20170009652A (ko) * 2015-07-17 2017-01-25 삼성전자주식회사 배선 기판 및 이를 포함하는 메모리 시스템
JP6543129B2 (ja) * 2015-07-29 2019-07-10 ルネサスエレクトロニクス株式会社 電子装置
US9851520B2 (en) * 2016-04-22 2017-12-26 Futurewei Technologies, Inc. Optical communication component cooling
JP6826467B2 (ja) 2017-03-10 2021-02-03 ルネサスエレクトロニクス株式会社 電子装置
US11910715B2 (en) 2018-12-27 2024-02-20 Creesense Microsystems Inc. Method and apparatus for poling polymer thin films
US11282729B2 (en) * 2018-12-27 2022-03-22 Areesys Technologies, Inc. Method and apparatus for poling polymer thin films
CN112216615B (zh) * 2019-07-09 2023-09-22 澜起科技股份有限公司 可调信号传输时间的基板封装方法及其结构
US11301740B2 (en) * 2019-12-12 2022-04-12 Au Optronics Corporation Integrated circuit, wireless communication card and wiring structure of identification mark
CN112507650B (zh) * 2020-11-19 2023-02-28 浪潮电子信息产业股份有限公司 一种ddr布线的等长设计方法及相关组件
CN115003022A (zh) * 2021-10-09 2022-09-02 荣耀终端有限公司 印制电路板pcb组件、电子设备和电源走线方法
CN117408219B (zh) * 2023-12-14 2024-03-26 西安智多晶微电子有限公司 一种DDR信号Rtt端接PCB板级布局布线约束方法及电子设备

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH1167970A (ja) * 1997-08-25 1999-03-09 Fujitsu Ltd Lsiパッケージの配線構造
JP2000183173A (ja) * 1998-12-18 2000-06-30 Nec Corp 配線設計装置及び配線設計方法
JP2001177046A (ja) * 1999-12-21 2001-06-29 Hitachi Ltd 半導体装置およびその製造方法
JP2003345480A (ja) * 2002-05-29 2003-12-05 Hitachi Ltd バス接続方式及びこれに用いる半導体チップ

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO1999024896A1 (fr) 1997-11-06 1999-05-20 Hitachi, Ltd. Processeur d'informations
US7247932B1 (en) * 2000-05-19 2007-07-24 Megica Corporation Chip package with capacitor
EP1403926A2 (en) * 2002-09-27 2004-03-31 Matsushita Electric Industrial Co., Ltd. Semiconductor device
US6995322B2 (en) * 2003-01-30 2006-02-07 Endicott Interconnect Technologies, Inc. High speed circuitized substrate with reduced thru-hole stub, method for fabrication and information handling system utilizing same
WO2005067684A2 (en) * 2004-01-07 2005-07-28 Silicon Pipe, Inc. Insulating substrate for ic packages having integral esd protection
US6987314B1 (en) * 2004-06-08 2006-01-17 Amkor Technology, Inc. Stackable semiconductor package with solder on pads on which second semiconductor package is stacked

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH1167970A (ja) * 1997-08-25 1999-03-09 Fujitsu Ltd Lsiパッケージの配線構造
JP2000183173A (ja) * 1998-12-18 2000-06-30 Nec Corp 配線設計装置及び配線設計方法
JP2001177046A (ja) * 1999-12-21 2001-06-29 Hitachi Ltd 半導体装置およびその製造方法
JP2003345480A (ja) * 2002-05-29 2003-12-05 Hitachi Ltd バス接続方式及びこれに用いる半導体チップ

Cited By (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7958375B2 (en) 2005-01-19 2011-06-07 Lg Electronics Inc. Recording medium, apparatus for decrypting data and method thereof
JP2006310411A (ja) * 2005-04-26 2006-11-09 Fujitsu Ltd 半導体装置
JP2007213375A (ja) * 2006-02-10 2007-08-23 Renesas Technology Corp マイクロコンピュータ及び半導体装置
JP2011159958A (ja) * 2010-01-08 2011-08-18 Sony Corp 半導体装置、固体撮像装置、およびカメラシステム
US9093363B2 (en) 2010-01-08 2015-07-28 Sony Corporation Semiconductor device, solid-state image sensor and camera system for reducing the influence of noise at a connection between chips
JP2011096268A (ja) * 2010-12-06 2011-05-12 Renesas Electronics Corp マルチチップモジュール
WO2016046987A1 (ja) * 2014-09-26 2016-03-31 ルネサスエレクトロニクス株式会社 電子装置および半導体装置
CN106716633A (zh) * 2014-09-26 2017-05-24 瑞萨电子株式会社 电子器件及半导体器件
JPWO2016046987A1 (ja) * 2014-09-26 2017-05-25 ルネサスエレクトロニクス株式会社 電子装置および半導体装置
US10446531B2 (en) 2014-09-26 2019-10-15 Renesas Electronics Corporation Electronic device and semiconductor device
WO2016208081A1 (ja) * 2015-06-26 2016-12-29 ルネサスエレクトロニクス株式会社 電子装置
JPWO2016208081A1 (ja) * 2015-06-26 2017-10-19 ルネサスエレクトロニクス株式会社 電子装置
US10043755B2 (en) 2015-06-26 2018-08-07 Renesas Electronics Corporation Electronic device
CN115132697A (zh) * 2020-05-22 2022-09-30 瑞昱半导体股份有限公司 电源线结构

Also Published As

Publication number Publication date
JP4387403B2 (ja) 2009-12-16
US20070194433A1 (en) 2007-08-23
JPWO2005091367A1 (ja) 2007-12-13
US7528473B2 (en) 2009-05-05

Similar Documents

Publication Publication Date Title
JP4387403B2 (ja) 電子回路
US7872936B2 (en) System and method for packaged memory
US8779560B2 (en) Semiconductor device and manufacturing method thereof
JP4662474B2 (ja) データ処理デバイス
US8542516B2 (en) Semiconductor system
TWI411070B (zh) 半導體裝置
JP5947904B2 (ja) 直交するウインドウを有するマルチダイ・ワイヤボンド・アセンブリのためのスタブ最小化
US8384432B2 (en) Semiconductor device and information processing system including the same
US20140369145A1 (en) Semiconductor Device and Test Method Thereof
JP2011082448A (ja) 半導体装置及びそのテスト方法
JP2016195269A (ja) パッケージ基板に対するワイヤボンドなしでアセンブリ内の信号端子の2重の組を使用するスタブ最小化
JP6543129B2 (ja) 電子装置
JP4707446B2 (ja) 半導体装置
JP2017027535A (ja) 電子装置
JP2017502494A (ja) Xfdパッケージングに対する同時サポート
JP2013105512A (ja) 半導体装置
KR20140085489A (ko) 창이 없는 와이어 본드 어셈블리를 위한 스터브 최소화
JP4812107B2 (ja) 半導体装置
JP2010123203A (ja) 半導体装置及びモジュールデバイス
JP2012109500A (ja) 半導体装置
JP2007095911A (ja) 半導体装置
US9226398B1 (en) Printed circuit board and package substrate having additional conductive pathway space

Legal Events

Date Code Title Description
AK Designated states

Kind code of ref document: A1

Designated state(s): AE AG AL AM AT AU AZ BA BB BG BR BW BY BZ CA CH CN CO CR CU CZ DE DK DM DZ EC EE EG ES FI GB GD GE GH GM HR HU ID IL IN IS JP KE KG KP KR KZ LC LK LR LS LT LU LV MA MD MG MK MN MW MX MZ NA NI NO NZ OM PG PH PL PT RO RU SC SD SE SG SK SL SY TJ TM TN TR TT TZ UA UG US UZ VC VN YU ZA ZM ZW

AL Designated countries for regional patents

Kind code of ref document: A1

Designated state(s): BW GH GM KE LS MW MZ SD SL SZ TZ UG ZM ZW AM AZ BY KG KZ MD RU TJ TM AT BE BG CH CY CZ DE DK EE ES FI FR GB GR HU IE IT LU MC NL PL PT RO SE SI SK TR BF BJ CF CG CI CM GA GN GQ GW ML MR NE SN TD TG

DPEN Request for preliminary examination filed prior to expiration of 19th month from priority date (pct application filed from 20040101)
121 Ep: the epo has been informed by wipo that ep was designated in this application
WWE Wipo information: entry into national phase

Ref document number: 2006511097

Country of ref document: JP

WWE Wipo information: entry into national phase

Ref document number: 10592948

Country of ref document: US

Ref document number: 2007194433

Country of ref document: US

NENP Non-entry into the national phase

Ref country code: DE

WWW Wipo information: withdrawn in national office

Ref document number: DE

122 Ep: pct application non-entry in european phase
WWP Wipo information: published in national office

Ref document number: 10592948

Country of ref document: US

点击 这是indexloc提供的php浏览器服务,不要输入任何密码和下载