+

WO2003088365A1 - Semiconductor device and its manufacturing method - Google Patents

Semiconductor device and its manufacturing method Download PDF

Info

Publication number
WO2003088365A1
WO2003088365A1 PCT/JP2003/004814 JP0304814W WO03088365A1 WO 2003088365 A1 WO2003088365 A1 WO 2003088365A1 JP 0304814 W JP0304814 W JP 0304814W WO 03088365 A1 WO03088365 A1 WO 03088365A1
Authority
WO
WIPO (PCT)
Prior art keywords
gate electrode
semiconductor device
lower gate
film
gate
Prior art date
Application number
PCT/JP2003/004814
Other languages
English (en)
French (fr)
Inventor
Takeshi Takagi
Original Assignee
Matsushita Electric Industrial Co., Ltd.
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Matsushita Electric Industrial Co., Ltd. filed Critical Matsushita Electric Industrial Co., Ltd.
Priority to JP2003585188A priority Critical patent/JP4460307B2/ja
Priority to AU2003235175A priority patent/AU2003235175A1/en
Priority to EP03723122A priority patent/EP1498955A4/en
Priority to US10/626,642 priority patent/US6876045B2/en
Publication of WO2003088365A1 publication Critical patent/WO2003088365A1/ja

Links

Classifications

    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D64/00Electrodes of devices having potential barriers
    • H10D64/60Electrodes characterised by their materials
    • H10D64/66Electrodes having a conductor capacitively coupled to a semiconductor by an insulator, e.g. MIS electrodes
    • H10D64/671Electrodes having a conductor capacitively coupled to a semiconductor by an insulator, e.g. MIS electrodes the conductor having lateral variation in doping or structure
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/28Manufacture of electrodes on semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/268
    • H01L21/28008Making conductor-insulator-semiconductor electrodes
    • H01L21/28017Making conductor-insulator-semiconductor electrodes the insulator being formed after the semiconductor body, the semiconductor being silicon
    • H01L21/28026Making conductor-insulator-semiconductor electrodes the insulator being formed after the semiconductor body, the semiconductor being silicon characterised by the conductor
    • H01L21/2807Making conductor-insulator-semiconductor electrodes the insulator being formed after the semiconductor body, the semiconductor being silicon characterised by the conductor the final conductor layer next to the insulator being Si or Ge or C and their alloys except Si
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/28Manufacture of electrodes on semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/268
    • H01L21/28008Making conductor-insulator-semiconductor electrodes
    • H01L21/28017Making conductor-insulator-semiconductor electrodes the insulator being formed after the semiconductor body, the semiconductor being silicon
    • H01L21/28026Making conductor-insulator-semiconductor electrodes the insulator being formed after the semiconductor body, the semiconductor being silicon characterised by the conductor
    • H01L21/28105Making conductor-insulator-semiconductor electrodes the insulator being formed after the semiconductor body, the semiconductor being silicon characterised by the conductor the final conductor next to the insulator having a lateral composition or doping variation, or being formed laterally by more than one deposition step
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/28Manufacture of electrodes on semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/268
    • H01L21/28008Making conductor-insulator-semiconductor electrodes
    • H01L21/28017Making conductor-insulator-semiconductor electrodes the insulator being formed after the semiconductor body, the semiconductor being silicon
    • H01L21/28026Making conductor-insulator-semiconductor electrodes the insulator being formed after the semiconductor body, the semiconductor being silicon characterised by the conductor
    • H01L21/28114Making conductor-insulator-semiconductor electrodes the insulator being formed after the semiconductor body, the semiconductor being silicon characterised by the conductor characterised by the sectional shape, e.g. T, inverted-T
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/28Manufacture of electrodes on semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/268
    • H01L21/28008Making conductor-insulator-semiconductor electrodes
    • H01L21/28017Making conductor-insulator-semiconductor electrodes the insulator being formed after the semiconductor body, the semiconductor being silicon
    • H01L21/28247Making conductor-insulator-semiconductor electrodes the insulator being formed after the semiconductor body, the semiconductor being silicon passivation or protection of the electrode, e.g. using re-oxidation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/31Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
    • H01L21/3205Deposition of non-insulating-, e.g. conductive- or resistive-, layers on insulating layers; After-treatment of these layers
    • H01L21/321After treatment
    • H01L21/32105Oxidation of silicon-containing layers
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D30/00Field-effect transistors [FET]
    • H10D30/60Insulated-gate field-effect transistors [IGFET]
    • H10D30/601Insulated-gate field-effect transistors [IGFET] having lightly-doped drain or source extensions, e.g. LDD IGFETs or DDD IGFETs 
    • H10D30/605Insulated-gate field-effect transistors [IGFET] having lightly-doped drain or source extensions, e.g. LDD IGFETs or DDD IGFETs  having significant overlap between the lightly-doped extensions and the gate electrode
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D30/00Field-effect transistors [FET]
    • H10D30/60Insulated-gate field-effect transistors [IGFET]
    • H10D30/751Insulated-gate field-effect transistors [IGFET] having composition variations in the channel regions
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D30/00Field-effect transistors [FET]
    • H10D30/80FETs having rectifying junction gate electrodes
    • H10D30/801FETs having heterojunction gate electrodes
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D84/00Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
    • H10D84/01Manufacture or treatment
    • H10D84/0123Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs
    • H10D84/0126Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs the components including insulated gates, e.g. IGFETs
    • H10D84/0165Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs the components including insulated gates, e.g. IGFETs the components including complementary IGFETs, e.g. CMOS devices
    • H10D84/0167Manufacturing their channels
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D84/00Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
    • H10D84/01Manufacture or treatment
    • H10D84/0123Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs
    • H10D84/0126Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs the components including insulated gates, e.g. IGFETs
    • H10D84/0165Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs the components including insulated gates, e.g. IGFETs the components including complementary IGFETs, e.g. CMOS devices
    • H10D84/0172Manufacturing their gate conductors
    • H10D84/0177Manufacturing their gate conductors the gate conductors having different materials or different implants
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D84/00Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
    • H10D84/01Manufacture or treatment
    • H10D84/0123Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs
    • H10D84/0126Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs the components including insulated gates, e.g. IGFETs
    • H10D84/0165Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs the components including insulated gates, e.g. IGFETs the components including complementary IGFETs, e.g. CMOS devices
    • H10D84/0172Manufacturing their gate conductors
    • H10D84/0179Manufacturing their gate conductors the gate conductors having different shapes or dimensions
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D84/00Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
    • H10D84/01Manufacture or treatment
    • H10D84/0123Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs
    • H10D84/0126Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs the components including insulated gates, e.g. IGFETs
    • H10D84/0165Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs the components including insulated gates, e.g. IGFETs the components including complementary IGFETs, e.g. CMOS devices
    • H10D84/0184Manufacturing their gate sidewall spacers
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D84/00Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
    • H10D84/01Manufacture or treatment
    • H10D84/02Manufacture or treatment characterised by using material-based technologies
    • H10D84/03Manufacture or treatment characterised by using material-based technologies using Group IV technology, e.g. silicon technology or silicon-carbide [SiC] technology
    • H10D84/038Manufacture or treatment characterised by using material-based technologies using Group IV technology, e.g. silicon technology or silicon-carbide [SiC] technology using silicon technology, e.g. SiGe

Definitions

  • the present invention relates to a semiconductor device having a MIS transistor structure and a method for manufacturing the same. Background technology
  • FIG. 11 shows a conventional general MIS transistor.
  • a conventional general MIS transistor is composed of a Si substrate 100 and a gate electrode 1 formed on the substrate 100 via a gate insulating film 101 made of silicon oxide. 0 and 2.
  • the gate electrode 102 is made of polysilicon, and an oxide film sidewall 103 is formed on a side surface thereof.
  • high-concentration source / drain regions 104 are formed at positions lateral to the oxide film sidewalls 103, and from the inner ends of these regions 104.
  • a source / drain extension region 106 sandwiching the channel region 105 is formed below the gate electrode 102.
  • the gate electrode 102 is made of polysilicon. As a result, the following inconveniences have been caused by thinning the gate insulating film.
  • Impurities such as boron introduced into the gate electrode 102 may penetrate the ultra-thin oxide film 101 and be introduced to the channel region 105. As a result, the electrical characteristics may be degraded, such as fluctuations in the threshold voltage of the MIS transistor.
  • This notch gate structure is described in, for example, Reference 3 (Japanese Patent Application Laid-Open No. Gazette).
  • This reference 3 discloses that the gate electrode is composed of a polycrystalline silicon layer and a refractory metal silicide layer formed thereon and is heat-treated. Due to this heat treatment, a thermally oxidized silicon film thicker than the side surface of the polycrystalline silicon layer is grown on the side surface of the silicide layer disposed on the upper side, and as a result, a notch gate structure is formed.
  • the notch gate structure disclosed in the above-mentioned reference 4 is considered to be promising in that it can effectively reduce the gate overlap capacitance while having a relatively simple structure.
  • the notch gate described in Reference 4 has a simple structure, it uses a special dry etching technique that selectively etches only the lower gate electrode made of polycrystalline SiGe in the lateral direction in the manufacturing process. In need of. Therefore, there was a problem that the manufacturing process became complicated.
  • FIG. 2 of Japanese Patent Application Laid-Open No. 6-196495 US Pat. No. 5,512,771
  • the structure of the gate electrode is made to be convex in cross section. It is described that the gate-drain overlap capacitance is reduced.
  • a first method of manufacturing a semiconductor device includes the steps of: forming a lower gate electrode film on a semiconductor substrate with a gate insulating film interposed therebetween; Forming an upper gate electrode film made of a material having a lower oxidation rate than the lower gate electrode film on the lower gate electrode film; and patterning the upper gate electrode film and the lower gate electrode film.
  • Forming a gate electrode having an upper gate electrode and an upper gate electrode Forming impurities into the semiconductor substrate to form a source / drain region; oxidizing side surfaces of the lower gate electrode and the upper gate electrode; Forming an oxide film sidewall in which the thickness in the gate length direction on the side of the partial gate electrode is larger than the thickness in the gate length direction on the side of the upper gate electrode.
  • a semiconductor device includes a semiconductor substrate, a lower gate electrode formed on the semiconductor substrate via a gate insulating film, An upper gate electrode made of a material having a lower oxidation rate than the lower gate electrode; and a source / drain formed under the lower gate electrode on the semiconductor substrate with a channel region interposed therebetween.
  • An oxide film sidewall which is larger than the thickness in the longitudinal direction.
  • FIG. 1 is a sectional view showing a semiconductor device according to the first embodiment of the present invention.
  • FIG. 2 is a diagram showing a method of manufacturing the semiconductor device shown in FIG.
  • FIG. 3 is a diagram showing a method of manufacturing the semiconductor device shown in FIG.
  • 4 (a) to 4 (d) are a cross-sectional view of the semiconductor device shown in FIG. 1, a diagram showing a distribution of a Ge composition ratio in a cross section taken along line IVbc-lVbc, and a work function in a cross section taken along line IVbc-IV, respectively. And a diagram showing the potential of the valence band edge with respect to hole travel in the cross section of the! Vd-] Vd line.
  • FIG. 5 is a sectional view showing a semiconductor device according to the second embodiment of the present invention.
  • FIG. 4 is an energy band diagram showing a band structure of a G eC gate.
  • FIGS. 7 (a) and 7 (b) show the built-in potentials of a pMI SFET having a polycrystalline Si gate and a Si channel region, and a pMI SFET having a polycrystalline Si Ge gate and a Si channel region, respectively. It is.
  • FIGS. 8 (a) and 8 (b) show a pMI SFET having a polycrystalline SiGe gate and a SiGe channel region, and a polycrystalline SiGe gate and a SiGeC channel region, respectively.
  • FIG. 3 is a view showing a built-in potential of a pM I SFET.
  • Figures 9 (a), (b) and (c) show an nMI SFET with polycrystalline Si gate and Si channel region, an nMI SFET with polycrystalline Si GeC gate and Si channel region, respectively.
  • FIG. 4 is a diagram illustrating a built-in potential of an nMI SFET having a polycrystalline Si GeC gate and a Si GeC channel region.
  • FIG. 10 is a diagram illustrating a semiconductor device according to a third embodiment of the present invention.
  • FIG. 11 is a cross-sectional view showing a conventional MIS transistor. BEST MODE FOR CARRYING OUT THE INVENTION
  • FIG. 1 is a sectional view of a semiconductor device according to the present embodiment.
  • the semiconductor device is a MIS transistor, and includes an Si substrate 10 and a gate electrode 12 formed on the substrate 10 via a gate insulating film 11.
  • the gate insulating film 11 is made of silicon oxide and has a thickness of about 2 nm.
  • the gate electrode 12 includes a lower gate electrode 12a formed on the gate insulating film 11, and an upper gate electrode 12b formed thereon.
  • the lower gate electrode 12a contains high-concentration P-type impurities (for example, boron) and is made of polycrystalline SiGe (Ge composition ratio about 50%) with a thickness of about 50 nm.
  • the upper gate electrode 12b contains high-concentration P-type impurities (for example, boron) and is made of polycrystalline Si having a thickness of about 150 nm.
  • An oxide film sidewall 13 is formed on the side surfaces of the gate electrode 12, that is, the upper gate electrode 12b and the lower gate electrode 12a, and a nitride film sidewall 14 is formed on the side surface of the oxide film sidewall 13.
  • Si substrate 1 p-type high-concentration source / drain regions 15 are formed in regions located on the sides of the nitride film sidewalls 14, and the lower gate electrode 12 a is formed from the inner end of these regions 15.
  • a source / drain extension region 17 is formed with the channel region 16 interposed therebetween.
  • the length of the lower gate electrode 12a in the gate length direction is shorter than the length of the upper gate electrode 12b in the gate length direction. This will be described below. It is formed by a manufacturing method.
  • the semiconductor device is a p-type MIS transistor, the description will be made assuming that the semiconductor device is manufactured on an n-type well. 2 and 3 show only the active region surrounded by the element isolation region.
  • an element isolation region (not shown), a well, and the like are formed on the Si substrate 10.
  • the upper surface of the Si substrate 10 is oxidized by a thermal oxidation method to form a gate 16 and a recording film 11 having a thickness of about 2 nm.
  • a polycrystalline SiGe film (lower gate electrode film) 12x having a thickness of about 50 nm is formed on the gate insulating film 11 by the LP-CVD method, A polycrystalline Si film (upper gate electrode film) 12y having a thickness of about 150 nm is sequentially laminated.
  • the polycrystalline Si Ge film 12x and the polycrystalline Si film 12y thus laminated are patterned by photolithography and dry etching as shown in FIG. 2 (d).
  • an upper gate electrode 12b and a lower gate electrode 12a having a length in the gate length direction of about 0.13 m are formed.
  • the gate length L of the upper gate electrode 12b and the gate length L of the lower gate electrode 12a are the same.
  • boron fluoride ion (BF 2 +), which is a p-type impurity ion, is applied from above the gate electrode 12 to an acceleration voltage of 5 keV and a dose of IX 10 15 cm. — 2 , implantation is performed under the condition that the inclination angle is 7 ° or less to form the source / drain extension region 17.
  • an oxide film 13X covering the side surfaces of the lower gate electrode 12a and the upper gate electrode 12b and the upper surface of the upper gate electrode 12b is formed by performing pyrogenic oxidation.
  • the oxidation rate of polycrystalline Si Oxidation proceeds more rapidly in the lower gate electrode 12a than in the upper gate electrode 12b because it is about 2 to 4 times faster than the crystal Si. Therefore, the thickness of the oxide film 13X after pyrogenic oxidation in the gate length direction is about 30 nm on the side surface of the lower gate electrode 12a, while it is about 30 nm on the side surface and the upper surface of the upper gate electrode 12b. It is about 10 nm.
  • this oxidation shortens the gate lengths of the upper gate electrode 12b and the lower gate electrode 12a, and the gate length shown in FIG. 3 (b), respectively. Lu and Ld.
  • the gate length Ld of the lower gate electrode 12a is smaller than the gate length Lu of the upper gate electrode 12b, and the gate electrode 12 has a downward convex shape as a whole.
  • a silicon nitride film is deposited on the substrate, and the silicon nitride film is subjected to anisotropic etching.
  • FIG. 3 (c) only the oxide film 13x formed on the side surfaces of the gate electrodes 12a and 12b is left, and the oxide film side wall 13
  • a nitride film sidewall 14 is formed on the side surface of the oxide film sidewall 13.
  • the convex gate electrode 12 is sandwiched between the pair of oxide film sidewalls 13 facing each other in the L-shape and the left-right inverted L-shape.
  • p-type impurity ions ie, fluorine ions (BF 2 +) are removed from above the gate electrode 12 and both sidewalls 13, 14.
  • the implantation is performed under the conditions of an acceleration voltage of 30 keV, a dose of 4 ⁇ 10 15 cm— 2 , and an inclination angle of 7 ° or less to form a high-concentration source / drain region 15.
  • a high-concentration source / drain RTA rapid heat treatment
  • the gate electrode 12 is formed of the lower gate electrode 12a made of polycrystalline Si Ge and the upper gate electrode 1 made of polycrystalline Si. 2b, and the gate electrode 12 is oxidized.
  • the oxidation speed of the polycrystalline Si Ge is faster than that of the polycrystalline Si.
  • Oxidation of the lower gate electrode 12 a made of polycrystalline SiGe with a high degree of progress proceeds from the upper gate electrode 12.
  • the length of the lower gate electrode 12a in the gate length direction is shorter than that of the upper gate electrode 12b.
  • the above-described oxidation of the gate electrode 12 is performed after the impurity is ion-implanted from above the gate electrode 12 to form the source / drain extension regions 17. Therefore, the area of the overlap region R gd between the source / drain extension region 17 and the lower gate electrode 12 a is equal to the reduced length of the lower gate electrode 12 a in the gate length direction. Only smaller. Therefore, even if the gate insulating film 11 is made thinner, an increase in the gate overlap capacitance can be suppressed. Since the parasitic capacitance can be reduced in this way, the operation can be speeded up. Since the length of the upper gate electrode 12b in the gate length direction is not as short as that of the lower gate electrode 12a, an increase in gate resistance can be suppressed, and therefore, the driving force of the MIS transistor can be secured. Can be.
  • the semiconductor device according to the present embodiment has the following advantages because the lower gate electrode is formed of polycrystalline SiGe.
  • the lower gate electrode is formed of polycrystalline SiGe.
  • FIG. 4 (a) to 4 (d) are cross-sectional views of the same semiconductor device as in FIG. 1, a diagram showing the distribution of the Ge composition ratio of a cross section taken along the line IVbc-IVbe, and a cross-sectional work taken along the line IVbc-IVbc, respectively.
  • FIG. 4 is a diagram showing a distribution of functions, and a diagram showing a potential with respect to hole traveling at the valence band edge of a cross section taken along the line IVd-lVd.
  • the vacuum level is located below the vertical axis.
  • the work function of the region of the lower gate electrode 12 a adjacent to the oxide film sidewall 13 is smaller than that of the central portion of the gate, and the work function in the channel region 16 is smaller.
  • the potential for driving a hole is higher at both ends than at the center.
  • the oxide film sidewall 1 The work function of the region with a high Ge composition ratio adjacent to 3 is larger than that of the gate center. As a result, the potential distribution for electron travel in the channel region is higher at both ends than at the center. Therefore, when a drain voltage is applied to the n-channel Ml transistor, a region where the potential for electron traveling is inclined is generated in the channel region. Therefore, the electrons are accelerated in the electric field by the inclination of the potential and travel at high speed in the n-channel, so that high-speed operation is possible.
  • the lower gate electrode 12a is formed of polycrystalline SiGe, but a small amount of carbon (C) of 1% or less than 1% is replaced with polycrystalline SiGe.
  • the lower gate electrode 12a can also be formed by using the polycrystalline Si GeC containing. In this case, the diffusion of boron is suppressed by the presence of C, so that there is an advantage that fluctuation of the threshold voltage due to penetration of boron into the Si substrate 10 can be effectively suppressed. Since only a small amount of C is added, the oxidation rate of the polycrystalline SiGeC is almost the same as the oxidation rate of the polycrystalline SiGe, so that the above-described notch gate structure can be easily formed. Is the same as S i Ge. In addition, because Ge is contained, high-speed operation of the semiconductor device becomes possible as shown in FIG. This is the same as S i Ge.
  • the lower gate electrode 12a and the upper gate electrode 12b are made of a group IV semiconductor (semiconductors including Si at least, such as Si, SiGe, SiGeC). Although it is formed, it is not limited to this. That is, from the viewpoint of forming a notch gate structure using the difference in oxidation rate, it is sufficient that the oxidation rate of the lower gate electrode 12a is faster than the oxidation rate of the upper gate electrode 12b. Therefore, for example, the upper gate electrode 12b can be formed of metal silicide such as tungsten, and the lower gate electrode 12a can be formed of polycrystalline Si.
  • the metal surface is hardly oxidized ', so that mainly the oxidation of the lower gate electrode 12a mainly proceeds, and a notch gate structure is formed.
  • both the upper gate electrode 12b and the lower gate electrode 12a are composed of Si Ge and the lower gate electrode 12 If the composition ratio of Ge at a is higher than that of the upper gate electrode 12b, a notch gate structure similar to the above can be formed.
  • the Ge composition ratio at both sides in the gate length direction of the lower gate electrode 12a is set to be higher than that at the central portion by oxidation. It may be formed in advance on both sides of the lower gate electrode 12a.
  • the central portion of the lower gate electrode 12a is composed of polycrystalline Si, and a region composed of polycrystalline SiGe is formed on both sides thereof, or the Ge composition ratio is lower than that of the lower gate electrode 12a.
  • the lower gate electrode 12a may be formed so as to become higher as going to both sides. Even in this case, the operation speed of the semiconductor device can be increased similarly to the above. However, it is necessary to select the material of each gate electrode 12a and 12b so that the oxidation rate at both ends of the lower gate electrode 12a is faster than the oxidation rate of the upper gate electrode 12a. There is.
  • the gate electrode 12 in order to oxidize the gate electrode 12, pyrogenic oxidation is used, but the oxidation method is not limited to this.
  • the gate electrode 12 can be oxidized by dry oxidation, wet oxidation, steam oxidation, or the like.
  • the lower gate electrode 12a is formed of polycrystalline SiGe or polycrystalline SiGeC, but instead of this, amorphous SiGe or amorphous SiGe is used. It can also be formed by eC.
  • the composition ratio of Ge that is, Si
  • the value of X when expressed as is preferably from 0.05 to 0.90, more preferably from 0.1 to 0.7, even more preferably from 0.2 to 0.6.
  • FIG. 5 is a cross-sectional view of the semiconductor device according to the present embodiment.
  • the semiconductor device has a gate electrode configured in the same manner as the first embodiment, but the configuration of the substrate on which the gate electrode is formed is different from that of the first embodiment. .
  • the same components as those in the first embodiment are denoted by the same reference numerals, and detailed description thereof will be omitted.
  • the substrate on which the gate electrode is formed is configured as follows. That is, a SiGe film 21 having a thickness of about 15 nm formed by epitaxial growth is formed on the upper surface of the Si substrate 10, and an Si film having a thickness of about 5 nm is formed thereon by epitaxial growth. An i film 22 is formed. Then, a gate electrode 12 is formed on the Si film 22 via a gate insulating film 11. The SiGe film 21 below the lower gate electrode 12a forms a SiGe channel region 24, and the Si film 22 forms a Si cap layer 25.
  • a region located on the side of the lower gate electrode 12 a includes a part of the Si substrate 10 and a p-type source / drain.
  • An extension region 17 and a source / drain region 15 are formed.
  • the gate electrode 12 is the same as that of the first embodiment as described above, and includes a lower gate electrode 12a made of polycrystalline Si Ge and an upper gate electrode 12 made of polycrystalline Si. b. Then, the length of the lower gate electrode 12a in the gate length direction is made shorter than that of the upper gate electrode 12b by oxidation. This suppresses an increase in the gate overlap capacity. By the way, if the gate electrode has a lower gate electrode made of polycrystalline SiGe, the following problem occurs. This will be described below with reference to FIGS. 6 and 7.
  • FIGS. 6 (a), (b) and (c) show n-type and p-type polycrystalline Si gates and n-type and p-type polycrystalline gates, respectively.
  • FIG. 6 (a), (b) and (c) show n-type and p-type polycrystalline Si gates and n-type and p-type polycrystalline gates, respectively.
  • FIG. 3 is an energy band diagram showing a band structure of a crystalline Si Ge gate and n-type and p-type polycrystalline SiGeC gates.
  • FIGS. 7A and 7B show a p-channel MIS transistor having a polycrystalline Si gate and a Si channel region, and a p-channel MIS transistor having a polycrystalline Si Ge gate and a Si channel region, respectively.
  • FIG. 3 is a diagram illustrating a built-in potential of a MIS transistor.
  • an n-type impurity is doped into a gate electrode of an n-channel MIS transistor (hereinafter, referred to as “nMIS transistor”), and a p-type MIS transistor (hereinafter, referred to as “nMIS transistor”).
  • the gate electrode of the pMIS transistor is doped with p-type impurities.
  • the femil level EF of the gate electrode of the nMIS transistor is the energy level Ec at the conduction band edge
  • the femil level EF of the gate electrode of the pMIS transistor is the energy level at the valence band edge.
  • the work function ⁇ 2 (the difference between the vacuum level and the Fermi level EF) of the polycrystalline S i Ge gate is It is almost the same as the gate work function ⁇ (difference between vacuum level and Fermi level EF).
  • the work function ⁇ poly 2 of the poly-Si gate (the difference between the vacuum level and the Fermi level EF) is the work function ⁇ poly ⁇ gate of the poly-Si gate (the vacuum level and the Fermi level).
  • level EF the work function ⁇ poly ⁇ gate of the poly-Si gate
  • the p-channel is formed in a portion of the Si channel region near the gate electrode film.
  • the band bending in the built-in potential is gradual.
  • the threshold voltage tends to be higher than that of a pMIS transistor having a polycrystalline Si gate.
  • the semiconductor device according to the present embodiment has the Si Ge channel region 24 as described above, so that the increase in threshold voltage can be suppressed. This will be described below with reference to FIG.
  • FIG. 8 (a) and 8 (b) show a pMIS transistor having a polycrystalline Si gate and a SiGe channel region, and a pMIS transistor having a polycrystalline SiGe gate and a SiGeC channel region, respectively.
  • the lower gate electrode 12a is a SiGe gate, the Si cap layer 25, and the Si cap layer 25, as shown in FIG. 8A.
  • a band offset is formed at the valence band edge of the SiZSiGe heterojunction. Therefore, according to the pMIS transistor of the present embodiment, during the operation of the transistor, holes travel along the p-channel formed at the valence band edge of the SiGe channel region 24, so that the SMIS shown in FIG.
  • a rise in threshold can be suppressed.
  • the channel region 24 is formed by SiGe. Therefore, in addition to the effect shown in the first embodiment, an effect of suppressing a rise in threshold can be obtained.
  • the channel region is formed of SiGe, but the channel region may be formed of SiGeC instead.
  • a band offset is formed in the valence band of the SiZSiGeC heterojunction as shown in FIG. 8 (b).
  • the p-channel is formed in the valence band of the SiGeC region, so that the rise in the threshold voltage can be suppressed in the same manner as described above.
  • a polycrystalline SiGeC gate is used for the S transistor, its work function ⁇ 3 is larger than the work function ⁇ nl of the polycrystalline Si gate.
  • FIG. 4 is a diagram showing a built-in potential of an nMIS transistor having an iGeC gate and a SiGeC channel region.
  • the n channel is formed in a portion of the Si channel region near the gate insulating film.
  • the bending of the band in the built-in potential becomes gentle.
  • the threshold voltage tends to be higher than that of an n-channel MIS transistor having a polycrystalline Si gate.
  • FIG. 10 is a sectional view of a semiconductor device according to the third embodiment of the present invention.
  • the semiconductor device is a CMIS device having a dual gate structure, and includes a shallow trench type element isolation region STI formed in the surface region of the Si substrate 10 and an element isolation region STI.
  • a shallow trench type element isolation region STI formed in the surface region of the Si substrate 10 and an element isolation region STI.
  • STI shallow trench type element isolation region
  • Into two areas separated by It has an n-well 30 and a p-well 50 respectively formed.
  • n-well 30 Above the n-well 30, a p-channel MIS transistor (pMI SFET) is provided, and above the p-well 50, an n-channel MIS transistor (nMI SFET) is provided.
  • pMI SFET p-channel MIS transistor
  • nMI SFET n-channel MIS transistor
  • the pMISFET includes a gate insulating film 31 formed on the n-type well 30 and a gate electrode 32 formed on the gate insulating film.
  • the gate insulating film 31 is made of silicon oxide and has a thickness of about 2 nm.
  • the gate electrode 32 includes a lower gate electrode 32a formed on the gate insulating film 31, and an upper gate electrode 32b formed thereon.
  • the lower gate electrode 32a is made of polycrystalline SiGe (Ge composition ratio: about 30%) containing a high concentration of p-type impurities (for example, boron) and having a thickness of about 50 nm.
  • the upper gate electrode 32b contains high-concentration P-type impurities (for example, boron) and is made of polycrystalline Si having a thickness of about 15 Onm.
  • An oxide film sidewall 33 is formed on the side surfaces of the gate electrode 32, that is, the upper gate electrode 32b and the lower gate electrode 32a.
  • a nitride film sidewall 34 is formed on the side surface of the oxide film sidewall 33. ing. Further, in the region located on the side of the nitride film sidewall 34 in the n-type well 30, a p-type high-concentration source / drain region 35 is formed. Below 12a, source / drain extension regions 36 are formed with a channel region described later interposed therebetween.
  • the oxide film sidewall 33 is formed by the thermal oxidation method. Therefore, the length of the lower gate electrode 32a in the gate length direction is shorter than the dimension of the upper gate electrode 32b in the gate length direction, thereby reducing the area of the gate overlap region. I'm sorry.
  • the substrate on which the gate electrode 32 is formed is formed in the same manner as in the second embodiment. That is, an Si Ge film 41 having a thickness of about 15 nm formed by epitaxial growth is formed on the upper surface of the n-type well 30, and an Si film 42 having a thickness of about 5 nm is formed thereon by epitaxial growth. Have been. Then, the film is placed on the Si film 22. A gate electrode 32 is formed with a gate insulating film 31 interposed therebetween.
  • the Si Ge film 41 below the lower gate electrode 32a forms a Si Ge channel region 44, and the Si film 42 forms a Si cap layer 45.
  • the region located on the side of the lower gate electrode 12 a includes a part of the n-well 30 and the above-mentioned source / drain extension region 36 and 36. ⁇ Source / drain regions 35 are formed.
  • the nMI SFET has substantially the same configuration as the pMI SFET except that it is formed on the p-well 50 and that the conductivity type is n-type, as shown in FIG. That is, as for the gate electrode 52, the lower gate electrode 52a is made of polycrystalline Si Ge (Ge composition ratio about 30%) containing a high concentration of n-type impurity, and the upper gate electrode 52b is The structure is the same as that of the pMI SFET, except that it is made of polycrystalline Si containing a high concentration of n-type impurities. The length of the lower gate electrode 52a in the gate length direction is shorter than that of the upper gate electrode 52b due to oxidation, similarly to the pMISFET. Further, the source / drain region 55 and the source / drain extension region 56 are n-type, and under the lower gate electrode 52a, the Si cap layer 65 and the Si Ge channel layer 64 are formed similarly to the pMI SFET. And are provided.
  • the dual gate type CIS device provided with such S16 channel regions 44 and 64 has the following effects.
  • the gate overlap region is small because the length of the lower gate electrode in the gate length direction is shorter than that of the upper gate electrode. Further, since a band offset occurs at the valence band edge of the Si / SiGe heterojunction, the holes run in the ⁇ channel formed in the conduction band of the SiGe channel region 44. Therefore, an increase in the threshold voltage can be suppressed while achieving a high-speed operation by reducing the gate overlap region.
  • the n channel is used for the gate insulation of the S i cap layer 55 during the operation of the nMI SFET.
  • the electrons are formed in a region near the film 51, and the electrons travel through this n-channel.
  • SiGe channel region Will perform almost the same operation as the nM IS FET that does not have
  • the threshold voltages of the nMIS SFET and the pMIS SFET could be designed to be almost equal, but as described above.
  • the work function of the poly-SiGe gate of the nMI SFET and pMI SFET is disturbed, so that the nMI SFET and the pMIS SFET are different. It is considered difficult to design the threshold voltage equally.
  • the threshold voltage is polycrystalline. Almost the same as the nMI SFET having the Si gate, a low threshold voltage can be maintained.
  • the work functions ⁇ 2 and ⁇ i see FIG. 6) of the polycrystalline Si gate and the polycrystalline Si gate are different from each other. Since the holes travel through the P channel formed in the metal region, the threshold voltage can be kept low.
  • the dual-gate CMIS device As described above, according to the dual-gate CMIS device according to the present embodiment, during operation of the nMISFET, electrons travel on the n-channel formed in the surface region of the Si cap layer 65, while during operation of the pMISFET.
  • the hole runs on the p-channel formed in the SiGe channel region 44 having a small band gap. Therefore, the threshold voltages of the pMI SFET and the nMI SFET can be maintained equally low, and the two can be maintained in a well-balanced manner.
  • the p channel in the pMISFET is formed in the SiGe channel region having high hole mobility, so that the current driving force increases.
  • the area of the SiGe channel region of the PMISFET can be reduced, and the capacity can be reduced accordingly. Therefore, in the semiconductor device according to the present embodiment, in addition to the high-speed operation by reducing the area of the overlap region, the integration degree of the semiconductor device and the high-speed operation can be further improved.
  • a semiconductor device capable of forming a notch gate structure on a gate electrode by a very simple manufacturing process, and a manufacturing method thereof.
  • this semiconductor device high-speed operation is possible by reducing the gate-to-valve capacity.

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Manufacturing & Machinery (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Insulated Gate Type Field-Effect Transistor (AREA)
  • Electrodes Of Semiconductors (AREA)
  • Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)

Description

明 細 半導体装置及びその製造方法 技 術 分 野
本発明は、 M I Sトランジスタ構造を有する半導体装置及びその製造方法に関 する。 背 景 技 術
近年、 CMO Sデバイスにおいては、 M I Sトランジスタのゲート長の微細化 ゃゲート絶縁膜の薄膜化などのスケーリングにより、 動作速度及び集積度の向上 が実現されている。 特に、 最近では、 厚さが 2 nm以下のゲート絶縁膜や、 ゲー ト長が 5 0 nm程度のゲート電極を備えた M I Sトランジスタが開発されている 図 1 1は、 従来の一般的な M I Sトランジスタの断面図である。 同図に示すよ うに、 従来の一般的な M I Sトランジスタは、 S i基板 1 0 0と、 この基板 1 0 0上に酸化シリコンからなるゲート絶縁膜 1 0 1を介して形成されたゲート電極 1 0 2とを備えている。 ゲート電極 1 0 2はポリシリコンからなり、 その側面に は酸化膜サイドウオール 1 0 3が形成されている。 S i基板 1 0 0には、 酸化膜 サイドウォール 1 0 3の側方の位置に高濃度ソ一ス · ドレイン領域 1 0 4が形成 されており、 これらの領域 1 0 4の内側端部からゲート電極 1 0 2の下方に亘っ て、 チャネル領域 1 0 5を挟むソース · ドレインエクステンション領域 1 0 6が 形成されている。
このような M I Sトランジスタでは、 ゲート絶縁膜 1 0 1の薄膜化に伴って低 電圧動作と電流駆動力の増大とが可能になるが、 その反面、 ゲ一ト電極 1 0 2が ポリシリコンで構成されているため、 ゲート絶縁膜の薄膜化に伴う以下のような 不具合が生じている。
( 1 ) ゲート電極 1 0 2に導入されているボロンなどの不純物が、 極薄の酸化 膜 1 0 1を突き抜けてチャネル領域 1 0 5まで導入されることがあり、 これによ つて M I Sトランジスタのしきい値電圧の変動など、 電気的特性の劣化を招くお それがある。
( 2 ) ゲート絶縁膜 1 0 1の薄膜化によってその容量が増大するため、 それに 伴って、 ゲート電極 1 0 2側にも空乏層が生じ、 実効的なゲート絶縁膜 1 0 1が 厚くなるという問題が生じる。 これは、 ポリシリコンからなるゲート電極 1 0 1 において不純物の固溶限界があることにも起因している。
( 3 ) 図 1 1に示すようなソース · ドレインエクステンション領域 1 0 6とゲ ート電極 1 0 2とがオーバーラップしている領域 R g dに生じる、 ゲートォ一パ 一ラップ容量が増大する。 すなわち、 ゲート絶縁膜 1 0 1の薄膜化と、 ゲ一ト長 の微細化とにより、 結果的に寄生容量が増大することになり、 これが無視できな い値となっている。 このような、 ゲ一トォ一バーラップ容量の増大は、 M I Sト ランジス夕の動作速度向上の阻害要因となっている。
そこで、 このような問題を解決するために、 現在のところ、 以下のような提案 がなされている。
( 1 ) ボロンの突き抜けに対しては、 ゲート絶縁膜として、 不純物拡散防止効 果の高い酸窒化膜を用いることにより改善することが提案されている。
( 2 ) ゲート電極の空乏化に対しては、 文献 1 ( C. Lee et al., " Invest iga t ion of poly-Si 1-xGex for dual -gate CMOS technology , IEEE Electron Device Lett. , Vol. 19, 1998, p. 247)に開示されているように、 不純物の固溶度が高い多 結晶 S i G eをゲート電極に用いた CMO Sデバイスが提案されている。
( 3 ) ゲートォ一バーラップ容量の増大に対しては、 文献 2 (T. Ghani, et a 1. , lOOnm gate length high performance I low power CMOS transistor structu re" , 1999 IEDM, p.415)に開示されているように、 ポリシリコンゲ一ト電極の下 部を狭く加工したノッチゲート構造が提案されている。 ノッチゲート構造は、 ゲ ート電極の上部では幅が広く、 トランジスタのゲート長が規定されるゲート電極 の下部では幅が狭くなつている構造である。 これにより、 ゲート長の微細化に伴 うゲート抵抗の上昇を招くことなく、 ゲートオーバーラップ容量の増大を低減で きるという効果を有している。
このノッチゲート構造については、 例えば文献 3 (特開昭 6 2— 4 5 0 7 1号 公報) にも記載されている。 この文献 3は、 ゲート電極を、 多結晶シリコン層と 、 その上に形成される高融点金属のシリサイド層とから構成し、 これを熱処理す ることを開示している。 この熱処理により、 上側に配置されたシリサイド層の側 面に、 多結晶シリコン層の側面よりも厚い熱酸化シリコン膜が成長し、 結果的に ノツチゲート構造を形成している。
さらに、 文献 4 (T. Skotnicki, et al. "Wel l-controlled, selectively under- etched Si/SiGe gates for RF and high performance CMOS" , 2000 Symposium of V LSI Technology, p. 156)では、 上記文献 1及び文献 2に記載の事項を複合したも の、 つまり多結晶 S i G eと多結晶 S iとを積層したゲート電極を用い、 さらに 多結晶 S i G eからなる下部ゲート電極のみをドライエッチングにより選択エツ チングすることにより、 ノツチゲ一ト構造を形成したトランジスタが報告されて いる。
ここで、 上記文献 4に開示されているようなノッチゲート構造は、 比較的簡素 な構造でありながら、 ゲートオーバーラップ容量を効果的に低減できる点で、 有 望と考えられる。
しかしながら、 文献 4に記載のノッチゲートは、 構造は簡素であるものの、 製 造工程において、 多結晶 S i G eからなる下部ゲート 極のみを選択的に横方向 にエッチングする特殊なドライエッチング技術を必要としている。 そのため、 製 造工程が複雑になるという問題があった。
その他、 特開平 6— 1 9 6 4 9 5号公報 (米国特許第 5 5 1 2 7 7 1号公報) の図 2およびその説明には、 ゲート電極の構造を断面視凸字状にして、 ゲート · ドレインのォ一バラップ容量を小さくすることが記載されている。
本発明は、 M I Sトランジスタ構造を有する半導体装置において、 簡素な工程 により下部ゲート電極を選択的に狭めてノツチゲート構造を形成することができ る半導体装置の製造方法及び半導体装置を提供することを目的とする。 発 明 の 開 示
上記問題を解決するため、 第 1の本発明に係る半導体装置の製造方法は、 半導 体基板上に、 ゲート絶縁膜を介して下部ゲート電極膜を形成する工程と、 前記下 部ゲート電極膜上に、 該下部ゲート電極膜よりも酸化速度の遅い材料からなる上 部ゲート電極膜を形成する工程と、 前記上部ゲート電極膜及び下部ゲート電極膜 をパターエングして、 下部ゲート電極及び上部ゲート電極を有するゲート電極を 形成する工程と、 前記半導体基板に不純物を導入してソース ' ドレイン領域を形 成する工程と、 前記下部ゲート電極及び上部ゲート電極の側面を酸化し、 前記下 部ゲ一ト電極の側方におけるゲート長方向の厚さが、 前記上部ゲ一ト電極の側方 におけるゲート長方向の厚さよりも大きい酸化膜サイドウオールを形成する工程 とを備えている。
また、 上記問題を解決するため、 第 2の本発明に係る半導体装置は、 半導体基 板と、 該半導体基板上にゲート絶縁膜を介して形成された下部ゲート電極と、 前 記下部ゲート電極上に形成され、 該下部ゲート電極よりも酸化速度の遅い材料か らなる上部ゲート電極と、 前記半導体基板における前記下部ゲ一ト電極の下方に 、 チャネル領域を挟んで形成されたソ一ス · ドレイン領域と、 前記下部ゲート電 極及び上部ゲート電極の側面を酸化することにより形成され、 前記下部ゲ一ト電 極の側方におけるゲート方向長の厚さが前記上部ゲート電極の側方におけるゲー ト長方向の厚さより大きい酸化膜サイドウォールとを備えている。 図面の簡単な説明
図 1は、 本発明の第 1実施形態に係る半導体装置を示す断面図である。
図 2は、 図 1に示す半導体装置の製造方法を示す図である。
図 3は、 図 1に示す半導体装置の製造方法を示す図である。
図 4 ( a ) 〜 (d) は、 それぞれ、 図 1に示す半導体装置の断面図、 IVbc-lVb c線の断面における G e組成率の分布を示す図、 IVbc— IV 線の断面における仕事 関数の分布を示す図、 及び !Vd—]Vd線の断面における価電子帯端のホール走行に 対するポテンシャルを示す図である。
図 5は、 本発明の第 2実施形態に係る半導体装置を示す断面図である。
図 6 ( a) 〜 (c ) は、 それぞれ、 n型及び p型の多結晶 S iゲート、 n型及 び p型の多結晶 S i G eゲート、 n型及び p型の多結晶 S i G e Cゲートのパン ド構造を示すエネルギパンド図である。 図 7 (a) , (b) は、 それぞれ、 多結晶 S iゲート及び S iチャネル領域を 有する pMI SFET、 多結晶 S i Geゲート及び S iチャネル領域を有する p MI SFETのビルトインポテンシャルを示す図である。
図 8 (a) , (b) は、 それぞれ、 多結晶 S i Geゲ一ト及ぴ S i Geチヤネ ル領域を有する pMI SFET、 多結晶 S i Geゲ一ト及び S i GeCチャネル 領域を有する pM I SFETのビルトインポテンシャルを示す図である。 ' 図 9 (a) , (b) , (c) は、 それぞれ、 多結晶 S iゲート及び S iチヤネ ル領域を有する nMI SFET, 多結晶 S i GeCゲート及び S iチャネル領域 を有する nMI SFET, 多結晶 S i GeCゲート及び S i GeCチャネル領域 を有する nMI SFETのビルトインポテンシャルを示す図である。
図 10は、 本発明に係る第 3実施形態の半導体装置を示す図である。
図 11は、 従来の MI S型トランジスタを示す断面図である。 発明を実施するための最良の形態
(第 1実施形態)
以下、 本発明の第 1実施形態について説明する。 図 1は、 本実施形態に係る半 導体装置の断面図である。
同図に示すように、 この半導体装置は、 MI Sトランジスタであり、 S i基板 10と、 この基板 10上にゲ一ト絶縁膜 11を介して形成されたゲート電極 12 とを備えている。 ゲ一ト絶縁膜 11は、 酸化シリコンからなり、 厚さが約 2nm となっている。 ゲート電極 12は、 ゲート絶縁膜 11上に形成される下部ゲート 電極 12 aと、 その上に形成される上部ゲート電極 12bとから構成されている 。 下部ゲート電極 12 aは、 高濃度の P型不純物 (例えばボロン) を含み、 厚さ が約 50 nmの多結晶 S i Ge (Ge組成率約 50%) で構成されている。 一方 、 上部ゲート電極 12bは、 高濃度の P型不純物 (例えばボロン) を含み、 厚さ が約 150 nmの多結晶 S iで構成されている。
ゲート電極 12、 つまり上部ゲ一ト電極 12b及び下部ゲート電極 12 aの側 面には酸化膜サイドウオール 13が形成されており、 この酸化膜サイドウオール 13の側面には窒化膜サイドウォール 14が形成されている。 また、 S i基板 1 0において窒化膜サイドウオール 14の側方に位置する領域には、 p型の高濃度 ソ一ス ' ドレイン領域 15が形成されており、 これらの領域 15の内側端部から 下部ゲート電極 12 aの下方に亘つては、 チャネル領域 16を挟んでソース · ド レインエクステンション領域 17が形成されている。
ところで、 図 1に示すように、 下部ゲート電極 12 aのゲート長方向の長さは 、 上部ゲート電極 12bのゲ一ト長方向の長さよりも短くなつているが、 これは 、 次に説明する製造方法によって形成される。
以下、 上記半導体装置の製造方法について図 2及び図 3を参照しつつ説明する 。 なお、 上記半導体装置は、 p型の MI Sトランジスタであるので、 nゥエル上 に製造するものとして説明する。 また、 図 2及び図 3では、 素子分離領域によつ て囲まれた活性領域のみが図示されている。
まず、 図 2 (a) に示すように、 素子分離領域 (図示省略) 、 ゥエル等を S i 基板 10に形成する。 次に、 図 2 (b) に示すように、 熱酸化法により S i基板 10の上面を酸化して、 厚さ約 2 nmのゲート 16;録膜 11を形成する。 続いて、 図 2 (c) に示すように、 LP— CVD法により、 ゲート絶縁膜 11上に厚さ約 50 nmの多結晶 S i G e膜 (下部ゲ一ト電極膜) 12 xと、 厚さ約 150 nm の多結晶 S i膜 (上部ゲート電極膜) 12yとを順次積層する。 こうして積層さ れた多結晶 S i Ge膜 12x及び多結晶 S i膜 12yを、 図 2 (d) に示すよう に、 フォトリソグラフィー及びドライエッチングによってパタ一エングする。 そ の結果、 ゲート長方向の長さが約 0. 13 mの上部ゲ一ト電極 12 b及び下部 ゲート電極 12 aが形成される。 この時は、 図 2 (d) から明らかなように、 上 部ゲート電極 12 bと下部ゲート電極 12 aのゲート長 Lは同一である。
続いて、 図 3 (a) に示すように、 ゲート電極 12の上方から p型不純物ィォ ンであるフッ化ボロンイオン (BF2+) を、 加速電圧 5 k eV, ドーズ量 IX 1015cm— 2, 傾き角 7° 以下の条件で注入し、 ソース'ドレインェクステンシ ヨン領域 17を形成する。
次に、 図 3 (b) に示すように、 パイロジェニック酸化を行って、 下部ゲート 電極 12 a及び上部ゲート電極 12bの側面、 及び上部ゲート電極 12bの上面 を覆う酸化膜 13 Xを形成する。 このとき、 多結晶 S iGeの酸化速度は、 多結 晶 S iよりも約 2〜4倍程度速いことから、 下部ゲート電極 1 2 aの方が上部ゲ ート電極 1 2 bよりも酸化が速やかに進行する。 そのため、 パイロジェニック酸 化後の酸化膜 1 3 Xのゲート長方向の厚さは、 下部ゲート電極 1 2 aの側面では 約 3 0 nmとなる一方、 上部ゲート電極 1 2 bの側面及び上面では約 1 0 nmと なる。
図 3 ( b) から明らかなように、 この酸 ί匕により、 上部ゲート電極 1 2 bおよ ぴ 部ゲート電極 1 2 aのゲート長は短くなり、 それぞれ図 3 (b) に示すゲー ト長 L uおよび L dとなる。 下部ゲート電極 1 2 aのゲート長 L dが、 上部ゲ一 ト電極 1 2 bのゲート長 L uよりも小さく、 全体としてゲート電極 1 2は下に凸 字状になる。
続いて、 基板上にシリコン窒化膜を堆積し、 このシリコン窒化膜の異方性エツ チングを行う。 こうすることで、 図 3 ( c ) に示すように、 酸化膜 1 3 xのうち 各ゲート電極 1 2 a , 1 2 bの側面に形成されたもののみが残されて酸化膜サイ ドウオール 1 3になるとともに、 この酸化膜サイドウオール 1 3の側面に窒化膜 サイドウォール 1 4が形成される。 これにより、 L字状および左右反転 L字状の 向かい合う 1対の酸化膜サイドウオール 1 3に、 下に凸字状のゲート電極 1 2が 挟まれる。
これに続いて、 図 3 (d) に示すように、 ゲート電極 1 2、 両サイドウォ一ル 1 3 , 1 4の上方から p型不純物イオンであるフッ^ (匕ボロンイオン (B F 2 +) を、 加速電圧 3 0 k e V, ドーズ量 4 X 1 0 1 5 c m— 2, 傾き角 7 ° 以下の条件で 注入し、 高濃度ソース · ドレイン領域 1 5を形成する。 その後、 高濃度ソース · ドレイン領域 1 5、 及びソース · ドレインエクステンション領域 1 7の不純物活 性化のために RTA (高速熱処理) を行う。
その後の工程については図示を省略するが、 例えば基板上への層間絶縁膜の形 成、 コンタクトホールの形成、 プラグ及び配線の形成などが行われる。
以上のように、 本実施形態に係る半導体装置の製造方法では、 ゲート電極 1 2 を多結晶 S i G eからなる下部ゲート電極 1 2 aと、 多結晶 S iからなる上部ゲ —ト電極 1 2 bとによって構成するとともに、 ゲート電極 1 2の酸化を行ってい る。 このとき、 多結晶 S i G eの酸化速度は多結晶 S iよりも速いため、 酸化速 度の速い多結晶 S i G eからなる下部ゲ一ト電極 1 2 aは、 上部ゲート電極 1 2 より酸化が進行する。 これにより、 下部ゲート電極 1 2 aのゲート長方向の長 さを、 上部ゲート電極 1 2 bより短くしている。
したがって、 上記文献 3に記載の従来の方法のように、 下部ゲート電極のみを 選択的にエッチングするための特殊なドライエッチング技術を必要とせず、 極め て簡素な工程によってノツチゲ一ト構造を形成することができる。
以上のようなゲート電極 1 2の酸化は、 ゲート電極 1 2の上方から不純物をィ オン注入してソース · ドレインエクステンション領域 1 7を形成した後に行って いる。 そのため、 ソース ' ドレインエクステンション領域 1 7と下部ゲート電極 1 2 aとのオーバ一ラップ領域 R g dの面積は、 下部ゲ一ト電極 1 2 aのゲ一ト 長方向の長さが短くなつた分だけ小さくなる。 したがって、 ゲート絶縁膜 1 1を 薄膜化しても、 ゲートオーバーラップ容量の増大を抑制することができる。 そし て、 このように寄生容量を低減できることから、 動作の高速化を図ることができ る。 なお、 上部ゲート電極 1 2 bのゲート長方向の長さは、 下部ゲート電極 1 2 aほど短くならないので、 ゲート抵抗の増大を抑制することができ、 したがって 、 M I Sトランジスタの駆動力を確保することができる。
特に、 本実施形態に係る半導体装置では、 下部ゲート電極を多結晶 S i G eで 形成しているため、 次のような利点がある。 以下、 これについて図 4を参照して 説明する。
図 4 ( a) 〜 (d) は、 それぞれ、 図 1と同じ半導体装置の断面図、 IVbc— IV be線における断面の G e組成率の分布を示す図、 IVbc— IVbc線における断面の仕 事関数の分布を示す図、 及び IVd—lVd線における断面の価電子帯端のホール走行 に対するポテンシャルを示す図である。 但し、 図 4 (d) において、 真空準位は 縦軸の下方に位置している。
上記した S i G e層は、 酸化が行われる際に、 酸化膜として S i 02が形成さ れるが、 この過程では既に酸化された領域から未酸化領域に向かって G eが排出 されていくという現象が生ずる。 排出された G eは、 S i G e層のうち酸化膜の 界面付近の領域 1 2 a 1に凝縮される。 すなわち、 酸化膜の界面付近の領域 1 2 a lの G eの濃度は、 下部ゲート電極 1 2 aの G eの濃度より高くなる。 その結 果、 図 4 (b) に示すように、 下部ゲート電極 1 2 aのうち、 酸化膜サイドゥォ ール 1 3に隣接する領域は G eリッチとなる。 そのため、 図 4 ( c ) に示すよう に、 下部ゲート電極 1 2 aのうち酸化膜サイドウオール 1 3に隣接する領域の仕 事関数は、 ゲートの中央部よりも小さくなり、 チャネル領域 1 6におけるホール 走行に対するポテンシャルは、 中央部よりも両端部の方が高くなる。
したがって、 本実施形態のような pチャネル型 M I Sトランジスタにドレイン 電圧が印加されると、 図 4 (d) に示すように、 チャネル領域 1 6には、 酸化膜 の界面付近の領域 1 2 a 1に対応し、 ホールの走行に対するポテンシャルが傾斜 した領域 Sが生じる。 したがって、 ホールがこのポテンシャルの傾斜 Sによって 電界加速されて、 高速で pチャネルを走行するため、 高速動作が可能となる。 一方、 nチャネル型 M I Sトランジスタにおいても同様のことが生じる。 一般 に、 nチャネル型のトランジス夕では下部ゲート電極に n型不純物がド一プされ るので、 上記図 4 ( c ) とは反対に、 下部ゲート電極 1 2 aのうち、 酸化膜サイ ドウオール 1 3に隣接する G eの組成率が高い領域の仕事関数が、 ゲート中央部 よりも大きくなる。 これにより、 チャネル領域における電子の走行に対するポテ ンシャル分布は、 中央部よりも両端部で高くなる。 そのため、 nチャネル型 M l トランジス夕にドレイン電圧が印加されると、 チャネル領域において、 電子の 走行に対するポテンシャルが傾斜した領域が生じる。 したがって、 電子がこのポ テンシャルの傾斜によって電界加速されて、 高速で nチャネルを走行するので、 高速動作が可能となる。
なお、 本実施形態では、 下部ゲート電極 1 2 aを多結晶 S i G eによって形成 しているが、 多結晶 S i G eに代えて 1 %或いは 1 %未満の微量のカーボン (C ) を含む多結晶 S i G e Cを用いて下部ゲート電極 1 2 aを形成することもでき る。 この場合、 Cの存在により、 ボロンの拡散が抑制されるので、 S i基板 1 0 へのボロンの突き抜けによるしきい値電圧の変動などを有効に抑制できるという 利点がある。 なお、 Cは微量しか添加されないので、 多結晶 S i G e Cの酸化速 度は、 多結晶 S i G eの酸化速度とほぼ同じであり、 上記したノッチゲート構造 を簡単に形成できるということでは S i G eと同じである。 また、 G eを含有し ているため、 図 4によって示したように半導体装置の高速動作が可能となる点に おいても、 S i G eと同じである。
本実施形態では、 IV族半導体 (少なくもと S iを含む, S i, S i G e , S i G e C等の半導体) で下部ゲート電極 1 2 a及び上部ゲー卜電極 1 2 bを形成し ているが、 これに限定されるものではない。 すなわち、 酸化速度の差を利用して ノッチゲート構造を形成するという観点からは、 下部ゲート電極 1 2 aの酸化速 度が上部ゲート電極 1 2 bの酸化速度より速ければよい。 そのため、 例えば、 上 部ゲート電極 1 2 bをタングステン等の金属ゃシリサイドで形成し、 下部ゲート ゲート電極 1 2 aを多結晶 S iで形成することができる。 このようにすると、 金 属の表面はほとんど酸化されない'ので、 主として下部ゲート電極 1 2 aの酸化の みが進行し、 ノッチゲート構造が形成される。 また、 酸化速度は主として G eの 組成率が高いほど速いので、 上部ゲート電極 1 2 b及ぴ下部ゲ一ト電極 1 2 aの 双方を S i G eで構成し、 且つ下部ゲート電極 1 2 aにおける G eの組成率が上 部ゲート電極 1 2 bより高くなるようにすれば、 上記と同様のノッチゲート構造 を形成することができる。
また、 上記の説明では、 下部ゲート電極 1 2 aにおけるゲート長方向の両側部 の G e組成率を、 酸化によって中央部よりも高くなるようにしているが、 G e組 成率の高い領域を下部ゲート電極 1 2 aの両側部に予め形成しておくこともでき る。 例えば、 下部ゲート電極 1 2 aの中央部を多結晶 S iで構成し、 その両側に 多結晶 S i G eからなる領域を形成したり、 或いは G e組成率が下部ゲート電極 1 2 aの両側部にいくにしたがって高くなるように下部ゲート電極 1 2 aを形成 することもできる。 このようにしても、 上記と同様に半導体装置の高速動作化を 図ることができる。 但し、 下部ゲート電極 1 2 aの両端部の酸化速度が、 上部ゲ ート電極 1 2 aの酸化速度よりも速くなるように、 各ゲート電極 1 2 a , 1 2 b の材料を選択する必要がある。
また、 本実施形態では、 ゲート電極 1 2を酸化するために、 パイロジェニック 酸ィ匕を用いているが、 酸化の方法はこれに限定されるものではない。 例えば、 ド ライ酸化、 ウエット酸化、 またはスチーム酸化等によりゲート電極 1 2の酸化を 行うことができる。 但し、 パイロジェニック酸化やスチーム酸化のように水蒸気 を含む雰囲気下で酸化を行うと、 酸化速度が速いという利点がある。 さらに、 本実施形態では、 下部ゲート電極 1 2 aを多結晶 S i G eまたは多結 晶 S i G e Cにより形成しているが、 これに代えてアモルファス S i G eまたは アモルファス S i G e Cにより形成することもできる。
下部ゲート電極 1 2 aが S i G e力、らなる場合、 その G eの組成率、 すなわち 、 S i
Figure imgf000013_0001
と表記した場合の Xの値は、 0 . 0 5以上0 . 9 0以下が好まし く、 0 . 1以上 0 . 7以下がより好ましく、 0 . 2以上 0. 6以下がさらにより 好ましい。
(第 2実施形態)
次に、 本発明の第 2実施形態について説明する。 図 5は、 本実施形態に係る半 導体装置の断面図である。
本実施形態に係る半導体装置は、 第 1実施形態と同様に構成されたゲート電極 を有しているが、 このゲ一ト電極が形成される基板の構成が第 1実施形態と相違 している。 以下の説明では、 第 1実施形態と同一の構成には同一符号を付して、 詳しい説明を省略する。
図 5に示すように、 この半導体装置では、 ゲート電極が形成される基板が次の ように構成されている。 すなわち、 S i基板 1 0の上面にェピタキシャル成長に より形成された厚さ約 1 5 nmの S i G e膜 2 1が形成され、 その上にェピタキ シャル成長によって厚さ約 5 nmの S i膜 2 2が形成されている。 そして、 この S i膜 2 2上にゲート絶縁膜 1 1を介してゲート電極 1 2が形成されている。 下部ゲート電極 1 2 aの下方における S i G e膜 2 1は、 S i G eチャネル領 域 2 4を形成し、 S i膜 2 2は S iキャップ層 2 5を形成している。 また、 S i G e膜 2 1及び S i膜 2 2のうち、 下部ゲート電極 1 2 aの側方に位置する領域 には、 S i基板 1 0の一部とともに、 p型のソース · ドレインエクステンション 領域 1 7及びソース · ドレイン領域 1 5が形成されている。
また、 ゲート電極 1 2は、 上述したように第 1実施形態と同じであり、 多結晶 S i G eからなる下部ゲート電極 1 2 aと、 多結晶 S iからなる上部ゲ一卜電極 1 2 bによって構成されている。 そして、 酸化によって下部ゲート電極 1 2 aの ゲート長方向の長さを、 上部ゲート電極 1 2 bよりも短くしている。 これにより 、 ゲ一卜オーバラップ容量の増大を抑制している。 ところで、 ゲート電極に多結晶 S i Geからなる下部ゲート電極を有している と、 次のような問題がある。 以下、 これについて図 6及び図 7を用いて説明する 図 6 (a) , (b) , (c) は、 それぞれ、 n型及び p型の多結晶 S iゲート 、 n型及び p型の多結晶 S i Geゲート、 n型及び p型の多結晶 S i G e Cゲ一 卜のバンド構造を示すエネルギバンド図である。 また、 図 7 (a) , (b) は、 それぞれ、 多結晶 S iゲート及び S iチャネル領域を有する pチャネル型 MI S トランジスタ、 多結晶 S i Geゲート及び S iチャネル領域を有する pチャネル 型 MI Sトランジスタのビルトインポテンシャルを示す図である。
例えば、 デュアルゲート構造を採る場合、 nチャネル型 MI Sトランジスタ ( 以下、 「nMI Sトランジスタ」 という) のゲート電極には n型の不純物がドー プされ、 p型 MI S卜ランジス夕 (以下、 「pM I Sトランジスタ」 という) の ゲート電極には p型の不純物がドープされる。 そして、 図 6に示すように、 nM I Sトランジスタのゲート電極のフエミルレベル EFは、 伝導帯端のエネルギ順 位 Ecであり、 pMI Sトランジスタのゲート電極のフエミルレベル EFは、 価 電子帯端のエネルギ準位 E Vである。
図 6 (a) , (b) を比べると分かるように、 nMI Sトランジスタの場合、 多結晶 S i Geゲートの仕事関数 Ψιηη2 (真空準位とフェルミレベル E Fとの差) は、 多結晶 S iゲ一トの仕事関数 φηιηΐ (真空準位とフェルミレベル E Fとの差) とほとんど変わらない。 ところが、 pMI Sトランジスタの場合、 多結晶 S i G eゲートの仕事関数 φ即 2 (真空準位とフェルミレベル EFとの差)は、多結晶 S iゲートの仕事関数 φιηρΐ (真空準位とフェルミレベル EFとの差)よりもかなり 小さい。 その結果、 以下のような不利益が生じる。
図 7 (a) , (b) に示す MI Sトランジスタの動作時において、 pチャネル は、 S iチャネル領域のうちゲート電極膜に近い部分に形成される。 図 7 (a) , (b) を比べると分かるように、 多結晶 S i Geゲ一トを有する pMI Sトラ ンジス夕においては (図 7 (b) ) 、 ビルトインポテンシャルにおけるバンドの 曲がりが緩やかになる結果、 多結晶 S iゲートを有する pMI Sトランジスタよ りも、 しきい値電圧が高くなる傾向がある。 これに対し、 本実施形態に係る半導体装置では、 上述のように S i Geチヤネ ル領域 24を有しているため、 しきい値電圧の上昇を抑制することができる。 以 下、 図 8を参照して、 これを説明する。
図 8 (a) , (b) は、 それぞれ、 多結晶 S iゲート及び S i Geチャネル領 域を有する pMI Sトランジスタ、 多結晶 S i Geゲート及ぴ S i GeCチヤネ ル領域を有する pMI Sトランジスタのビルトインポテンシャルを示す図である 図 8 (a) に示すように、 本実施形態の半導体装置においては、 下部ゲート電 極 12 aが S i Geゲートであり、 S iキャップ層 25と、 S i Geチャネル領 域 24とを有しているので、 S i ZS i Geヘテロ接合部の価電子帯端にバンド オフセットが形成される。 したがって、 本実施形態の pMI Sトランジスタによ れば、 トランジスタ動作時には、 ホールが S i Geチャネル領域 24の価電子帯 端に形成された pチャネルを走行するので、 図 7 (a) に示す S iゲート及び S iチャネルを有する pM I Sトランジスタに比べても、 しきい値の上昇を抑制す ることができる。
以上のように、 本実施形態によれば、 第 1実施形態で示した構成に加え、 S i Geによってチャネル領域 24を形成している。 そのため、 第 1実施形態で示し た効果に加え、 しきい値の上昇を抑制するという効果を得ることができる。
ここで、 上記の説明では、 チャネル領域を S i Geによって形成しているが、 これに代えて S i Ge Cでチャネル領域を形成することもできる。 このようにす ると、 図 8 (b) に示すように、 S iZS i GeCヘテロ接合部の価電子帯にパ ンドオフセットが形成される。 これにより pチャネルが S i G e C領域の価電子 帯に形成されるので、.上記と同様にしきい値電圧の上昇を抑制することができる ところで、 図 6 (c) に示すように、 nMI Sトランジスタに多結晶 S i Ge Cゲートを採用すると、 その仕事関数 Ψιηη3は、 多結晶 S iゲートの仕事関数 Φηι nlよりも大きくなつている。 一方、 pMI Sトランジスタの場合には、 多結晶 S i G e Cゲートの仕事関数 ΦΜΡ3は、 多結晶 S iゲートの仕事関数 φπιρΐよりも小 さい。 したがって、 S i GeCゲートと S iチャネル領域とを有する nMI Sト ランジス夕及び pM I Sトランジスタの双方においては、 図 7 (b) に示すのと 同様の不利益が生じると考えられる。 その場合、 pMI Sトランジスタにおいて は、 多結晶 S i GeCゲートと、 多結晶 S i Geチャネル領域または多結晶 S i GeCチャネル領域を設けることにより、 それぞれ図 8 (a) , (b) に示すの と同様に、 しきい値電圧の上昇を抑制することができる。 一方、 nMI Sトラン ジス夕については、 図 9に示すとおりである。
図 9 (a) 〜 (c) は、 それぞれ、 多結晶 S iゲート及び S iチャネル領域を 有する nMI Sトランジスタ、 多結晶 S i GeCゲート及び S iチャネル領域を 有する nMI Sトランジスタ、 及び多結晶 S i GeCゲート及び S i GeCチヤ ネル領域を有する nMI Sトランジスタのビルトインポテンシャルを示す図であ る。
図 9 (a) , (b) に示す nMI Sトランジスタにおいて、 nチャネルは、 S iチャネル領域のうちゲート絶縁膜に近い部分に形成される。 図 9 (a) , (b ) を比べると分かるように、 多結晶 S i GeCゲートを有する nMI Sトランジ スタにおいては (図 9 (b) ) 、 ビルトインポテンシャルにおけるパンドの曲が りが緩やかになる結果、 多結晶 S iゲートを有する nチャネル型 MI Sトランジ ス夕よりも、 しきい値電圧が高くなる傾向がある。
ここで、 図 9 (c) に示すように、 多結晶 S i GeCゲ一トを有する nMI S トランジスタに S i Ge Cチャネル領域を設けると、 S i/S i GeCヘテロ接 合部の伝導帯端にバンドオフセットが形成される。 これにより、 トランジスタの 動作時には、 電子は S i GeCチャネル領域の伝導帯に形成された nチャネルを 走行するので、 S iゲート及び S iチャネル領域を有する nMI Sトランジスタ (図 9 (a) ) に比べても、 しきい値電圧の上昇を抑制することができる。
(第 3実施形態)
次に、 本発明の第 3実施形態について説明する。 図 10は、 本発明の第 3実施 形態に係る半導体装置の断面図である。
同図に示すように、 この半導体装置は、 デュアルゲート構造を有する CM I S デバイスであり、 S i基板 10の表面領域に形成されたシャロートレンチ型素子 分離領域 ST Iと、 この素子分離領域 ST Iによって区切られた 2つの領域にそ れぞれ形成された nゥエル 30及び pゥエル 50とを備えている。 nゥェル 30 の上方には、 pチャネル型 MI Sトランジスタ (pMI SFET) が設けられ、 Pゥエル 50の上方には、 nチャネル型 MI Sトランジスタ (nMI SFET) が設けられている。
pMI SFETは、 nゥエル 30上に形成されたゲ一ト絶縁膜 31と、 このゲ 一ト絶縁膜上に形成されたゲ一ト電極 32とを備えている。 ゲート絶縁膜 31は 、 酸化シリコンからなり、 厚さが約 2 nmとなっている。 ゲート電極 32は、 ゲ —ト絶縁膜 31上に形成される下部ゲート電極 32 aと、 その上に形成される上 部ゲ一ト電極 32 bとから構成されている。 下部ゲート電極 32 aは、 高濃度の p型不純物 (例えばボロン) を含み、 厚さが約 50nmの多結晶 S iGe (Ge 組成率約 30%) で構成されている。 一方、 上部ゲート電極 32 bは、 高濃度の P型不純物 (例えばボロン) を含み、 厚さが約 15 Onmの多結晶 S iで構成さ れている。
ゲート電極 32、 つまり上部ゲート電極 32b及び下部ゲート電極 32 aの側 面には酸化膜サイドウォール 33が形成されており、 この酸化膜サイドウォール 33の側面には窒化膜サイドウォ一ル 34が形成されている。 また、 nゥエル 3 0において窒化膜サイドウオール 34の側方に位置する領域には、 p型の高濃度 ソース ' ドレイン領域 35が形成されており、 これらの領域 15の内側端部から 下部ゲート電極 12 aの下方に亘つては、 後述するチャネル領域を挟んでソース · ドレインエクステンション領域 36が形成されている。
図 10に示すように、 本実施形態の pM I S F E Tにおいても、 第 1実施形態 と同様に、 熱酸ィ匕法によって酸化膜サイドウォール 33を形成している。 したが つて、 下部ゲート電極 32 aのゲート長方向の長さは、 上部ゲート電極 32 bの ゲ一卜長方向の寸法よりも短くなつており、 これによつてゲートオーバーラップ 領域の面積は小さくなつている。
また、 ゲート電極 32が形成される基板は、 第 2実施形態と同様に形成されて いる。 すなわち、 nゥエル 30の上面にェピタキシャル成長により形成された厚 さ約 15nmの S i Ge膜 41が形成され、 その上にェピタキシャル成長によつ て厚さ約 5nmの S i膜 42が形成されている。 そして、 この S i膜 22上にゲ ート絶縁膜 31を介してゲート電極 32が形成されている。
下部ゲート電極 32 aの下方における S i Ge膜 41は、 S i Geチャネル領 域 44を形成し、 S i膜 42は S iキャップ層 45を形成している。 また、 S i Ge膜 41及び S i膜 42のうち、 下部ゲート電極 12 aの側方に位置する領域 には、 nゥエル 30の一部とともに、 上記したソース ' ドレインェクステンショ ン領域 36及ぴソース · ドレイン領域 35が形成されている。
一方、 nMI SFETは、 図 10に示すように、 pゥエル 50上に形成される こと、 及び導電型が n型であること以外は、 pMI SFETとほぼ同様に構成さ れている。 すなわち、 ゲ一ト電極 52に関しては、 下部ゲート電極 52 aが高濃 度の n型不純物を含んだ多結晶 S i Ge (Ge組成率約 30%) で構成され、 上 部ゲート電極 52 bが高濃度の n型不純物を含んだ多結晶 S iで構成されている こと以外は、 pMI SFETと同様の構成である。 そして、 下部ゲート電極 52 aのゲート長方向の長さは、 酸化により pMI SFETと同様に上部ゲート電極 52 bよりも短くなつている。 また、 ソ一ス · ドレイン領域 55及びソース · ド レインエクステンション領域 56は n型であり、 下部ゲート電極 52 aの下方に は、 pMI SFETと同様に S iキャップ層 65と S i Geチャネル層 64とが 設けられている。
このような S 1 6チャネル領域44, 64を設けたデュアルゲート型 C I S デバイスでは、 以下のような効果を得ることができる。
pMI SFETにおいては、 まず、 下部ゲ一ト電極のゲート長方向の長さが上 部ゲート電極より短いことから、 ゲートオーバラップ領域が小さくなっている。 さらに、 S i/S i Geヘテロ接合部の価電子帯端にバンドオフセットが生じる ので、 ホールが S i Geチャネル領域 44の伝導帯に形成された ρチャネルを走 行することになる。 したがって、 ゲートオーバラップ領域の低減による高速動作 化を図りつつ、 しきい値電圧の上昇を抑制することができる。
一方、 nMI SFETにおいては、 S i /S i G eヘテロ接合部の伝導帯端に はバンドオフセットがほとんど生じないため、 nMI SFETの動作時には、 n チャネルは、 S iキヤップ層 55のうちゲート絶縁膜 51に近い領域に形成され 、 この nチャネルを電子が走行することになる。 つまり、 S iGeチャネル領域 を有していない nM I S FETとほぼ同じ動作を行うことになる。
ここで、 従来の多結晶 S iゲ一トを有するデュアルゲート CMI Sデバイスに おいては、 nMI SFET及び pMI SFETのしきい値電圧を、 ほぼ同等に設 計することができたが、 上述のように、 多結晶 S i Geゲートを有するデュアル ゲート CM I Sデバイスにおいては、 nMI SFETと pMI SFETの多結晶 S i G eゲートの仕事関数のバランスが崩れるため、 nMI SFETと pMI S FETとでしきい値電圧を同等に設計することが困難であると考えられる。
しかしながら、 本実施形態の n M I S F E Tでは、 多結晶 S i G eゲートと多 結晶 S iゲートとで仕事関数 Φπιη2, φιηηΐ (図 6参照) がほぼ同じであるために 、 しきい値電圧が多結晶 S iゲートを有する nMI SFETとほとんど変わらず 、 低いしきい値電圧を維持することができる。 一方、 本実施形態の pMI SFE Tでは、 多結晶 S i Geゲートと多結晶 S iゲートとでは、 仕事関数 Φιηρ2, φιη i (図 6参照) が互いに異なるが、 トランジスタの動作時には、 S iGeチヤネ ル領域に形成される Pチャネルをホールが走行するので、 しきい値電圧を低く維 持することができる。
以上より、 本実施形態に係るデュアルゲート CM I Sデバイスによると、 nM I SFETの動作時には、 S iキャップ層 65の表面領域に形成される nチヤネ ルを電子が走行する一方、 p M I S F E Tの動作時には、 バンドギヤップの小さ い S i Geチャネル領域 44に形成される pチャネルをホールが走行する。 その ため、 pMI SFETと nMI SFETとは、 しきい値電圧を同等に低く維持す ることができ、 両者をバランスよく保つことができる。
また、 本実施形態の CM I Sデバイスでは、 pM I SFETにおける pチヤネ ルがホール移動度の高い S i Geチャネル領域に形成されるため、 電流駆動力が 増大する。 そして、 CM I Sデバイスによりインバー夕を構成した場合には、 P MI SFETの S i G eチャネル領域の面積を縮小することができ、 それに伴つ て容量の低減を図ることができる。 したがって、 本実施形態に係る半導体装置で は、 オーバーラップ領域の面積の低減による高速動作ィ匕に加え、 半導体装置の集 積度の向上と高速動作のさらなる向上とを図ることができる。 産業上の利用可能性
本発明により、 極めて簡素な製造工程によりゲート電極にノツチゲート構造を 形成することができる半導体装置及びその製造方法が提供される。 また、 この半 導体装置では、 ゲ一トォ一バラップ容量の低減により高速動作が可能となる。

Claims

請 求 の 範 囲
1 . 半導体基板上に、 ゲート絶縁膜を介して下部ゲート電極膜を形成する工程と 前記下部ゲート電極膜上に、 該下部ゲート電極膜よりも酸化速度の遅い材料か らなる上部ゲート電極膜を形成する工程と、
前記上部ゲート電極膜及び下部ゲ一ト電極膜をバタ一ニングして、 下部ゲート 電極及び上部ゲ一ト電極を有するゲート電極を形成する工程と、
前記半導体基板に不純物を導入してソース · ドレイン領域を形成する工程と、 前記下部ゲート電極及び上部ゲート電極の側面を酸化し、 前記下部ゲート電極 の側方におけるゲ一ト長方向の厚さが、 前記上部ゲ一ト電極の側方におけるゲー ト長方向の厚さよりも大きい酸化膜サイドウォ一ルを形成する工程と
を備えている半導体装置の製造方法。
2 . 酸化膜サイドウォールを形成する工程により、 下部ゲ一ト電極のゲート長が 上部ゲート電極のゲート長よりも小さくなる、 請求項 1に記載の半導体装置の製 造方法。
3 . 前記下部ゲ一ト電極膜は、 IV族半導体により形成されている請求項 1に記載 の半導体装置の製造方法。
4. 前記下部ゲート電極膜は、 S i G eを含んでいる請求項 3に記載の半導体装 置の製造方法。
5. & 6の組成率が0. 0 5以上0. 9 0以下である、 請求項 4に記載の半導体 装置の製造方法。
6 . 前記下部ゲート電極膜は、 Cを含んでいる請求項 4に記載の半導体装置の製 造方法。
7 . 前記上部ゲート電極が S iからなる、 請求項 3に記載の半導体装置の製造方 法。
8 . 前記上部ゲート電極膜は、 S i G eを含む] V族半導体により形成されるとと もに、 前記下部ゲート電極膜よりも G eの組成率が低い請求項 4に記載の半導体
9 . 前記酸化膜サイドウォールを形成する工程は、 前記下部ゲート電極を酸化す ることで、 該下部ゲート電極におけるゲート長方向の両側部に、 その中央部より も G eの組成率が高い領域を形成する請求項 4に記載の半導体装置の製造方法。
1 0. 前記酸化膜サイドウォールを形成する工程は、 水蒸気を含む雰囲気下で行 われる請求項 1に記載の半導体装置の製造方法。
1 1 . 前記半導体基板は、 前記ソース · ドレイン領域の間に S i G eまたは S i
G e Cを含むチャネル領域を有している請求項 4に記載の半導体装置の製造方法
1 2 . 前記下部ゲート電極膜を形成する工程は、 第 1の領域と、 これをゲート長 方向に挟むとともに該第 1の領域より G eの組成率が高い第 2の領域とを形成し 前記ゲート電極を形成する工程は、 前記下部ゲ一ト電極におけるゲート長方向 の両側部に、 前記第 2の領域が配置されるようにパターニングする請求項 4に記 載の半導体装置の製造方法。
1 3 . 半導体基板と、
該半導体基板上にゲート絶縁膜を介して形成された下部ゲート電極と、 前記下部ゲ一ト電極上に形成され、 該下部ゲート電極よりも酸化速度の遅い材 料からなる上部ゲート電極と、
前記半導体基板における前記下部ゲート電極の下方に、 チャネル領域を挟んで 形成されたソース · ドレイン領域と、
前記下部ゲート電極及び上部ゲート電極の側面を酸化することにより形成され 、 前記下部ゲート電極の側方におけるゲート長方向の厚さが前記上部ゲート電極 の側方におけるゲート長方向の厚さより大きい酸化膜サイドウオールと を備えている半導体装置。
1 4. 下部ゲート電極のゲート長が上部ゲート電極のゲート長よりも小さい、 請 求項 1 3に記載の半導体装置。
1 5. 前記下部ゲート電極は、 IV族半導体により形成されている請求項 1 3に記
1 6. 前記下部ゲート電極は、 S i G eを含んでいる請求項 1 5に記載の半導体
7 . G eの組成率が 0 . 0 5以上 0. 9 0以下である、 請求項 1 6に記載の半
1 8 . 前記下部ゲート電極は、 Cを含んでいる請求項 1 6に記載の半導体装置。
1 9 . 前記上部ゲート電極が S iからなる、 請求項 1 6に記載の半導体装置。
2 0 . 前記下部ゲート電極は、 ゲート長方向の両側部に、 その中央部より G eの 組成率が高い領域を有している請求項 1 6に記載の半導体装置。
2 1 . 前記半導体基板は、 前記ソース · ドレイン領域の間に S i G eまたは S i G e Cを含むチャネル領域を有している請求項 1 6に記載の半導体装置。
PCT/JP2003/004814 2002-04-17 2003-04-16 Semiconductor device and its manufacturing method WO2003088365A1 (en)

Priority Applications (4)

Application Number Priority Date Filing Date Title
JP2003585188A JP4460307B2 (ja) 2002-04-17 2003-04-16 半導体装置の製造方法
AU2003235175A AU2003235175A1 (en) 2002-04-17 2003-04-16 Semiconductor device and its manufacturing method
EP03723122A EP1498955A4 (en) 2002-04-17 2003-04-16 SEMICONDUCTOR COMPONENT AND METHOD FOR THE PRODUCTION THEREOF
US10/626,642 US6876045B2 (en) 2002-04-17 2003-07-25 Semiconductor device and process for manufacturing the same

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2002115037 2002-04-17
JP2002-115037 2002-04-17

Related Child Applications (1)

Application Number Title Priority Date Filing Date
US10/626,642 Continuation US6876045B2 (en) 2002-04-17 2003-07-25 Semiconductor device and process for manufacturing the same

Publications (1)

Publication Number Publication Date
WO2003088365A1 true WO2003088365A1 (en) 2003-10-23

Family

ID=29243411

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2003/004814 WO2003088365A1 (en) 2002-04-17 2003-04-16 Semiconductor device and its manufacturing method

Country Status (6)

Country Link
US (1) US6876045B2 (ja)
EP (1) EP1498955A4 (ja)
JP (1) JP4460307B2 (ja)
CN (1) CN100405612C (ja)
AU (1) AU2003235175A1 (ja)
WO (1) WO2003088365A1 (ja)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2006086467A (ja) * 2004-09-17 2006-03-30 Toshiba Corp 半導体装置及びその製造方法
JP2009514233A (ja) * 2005-10-28 2009-04-02 ディーエスエム ソリューションズ,インコーポレイテッド シリコン及びシリコン合金内の相補型接合型電界効果トランジスタ及びmosトランジスタを用いた集積回路
JP2010021239A (ja) * 2008-07-09 2010-01-28 Sony Corp 半導体装置の製造方法及び半導体装置

Families Citing this family (17)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3874716B2 (ja) * 2002-11-14 2007-01-31 株式会社東芝 半導体装置の製造方法
US6905976B2 (en) * 2003-05-06 2005-06-14 International Business Machines Corporation Structure and method of forming a notched gate field effect transistor
KR100654340B1 (ko) * 2004-12-08 2006-12-08 삼성전자주식회사 카본이 포함된 금속 실리사이드 층을 갖는 반도체 소자 및그 제조 방법
JP4764030B2 (ja) * 2005-03-03 2011-08-31 株式会社東芝 半導体装置及びその製造方法
KR100633988B1 (ko) * 2005-06-23 2006-10-13 동부일렉트로닉스 주식회사 반도체 소자 및 그 제조 방법
US7880241B2 (en) * 2007-02-23 2011-02-01 International Business Machines Corporation Low-temperature electrically activated gate electrode and method of fabricating same
JP5434365B2 (ja) * 2009-08-24 2014-03-05 ソニー株式会社 半導体装置及びその製造方法
KR20110042614A (ko) * 2009-10-19 2011-04-27 삼성전자주식회사 반도체 소자 및 그 형성방법
WO2011062068A1 (en) * 2009-11-20 2011-05-26 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device
US9048254B2 (en) * 2009-12-02 2015-06-02 United Microelectronics Corp. Semiconductor structure having a metal gate with side wall spacers
WO2011077967A1 (en) * 2009-12-25 2011-06-30 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device
KR102307457B1 (ko) * 2015-08-05 2021-09-29 삼성전자주식회사 반도체 장치 및 이의 제조 방법
US9887273B2 (en) 2016-03-31 2018-02-06 Toshiba Memory Corporation Semiconductor memory device
KR102458660B1 (ko) 2016-08-03 2022-10-26 가부시키가이샤 한도오따이 에네루기 켄큐쇼 표시 장치 및 전자 기기
TWI728162B (zh) * 2017-08-02 2021-05-21 聯華電子股份有限公司 半導體元件及其製作方法
CN108922921B (zh) * 2018-07-23 2020-06-19 长江存储科技有限责任公司 三维存储器、mos场效应晶体管及其制作方法
KR20220158340A (ko) * 2021-05-24 2022-12-01 삼성전자주식회사 게이트 구조체를 갖는 반도체 소자들 및 그 형성 방법

Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0369166A (ja) * 1989-08-08 1991-03-25 Nippon Soken Inc Mos型半導体素子の製造方法
JPH06267972A (ja) * 1991-07-18 1994-09-22 New Japan Radio Co Ltd Mosトランジスタの製造方法
JPH0945903A (ja) * 1995-07-28 1997-02-14 Matsushita Electric Ind Co Ltd 半導体素子及びその配線の形成方法とゲート電極の形成方法
JPH09148564A (ja) * 1995-11-24 1997-06-06 Nec Corp 半導体装置およびその製造方法
JP2001119026A (ja) * 1999-09-27 2001-04-27 Samsung Electronics Co Ltd SiGeチャンネルのMOSトランジスタ及びその製造方法
US20020005581A1 (en) * 2000-07-12 2002-01-17 Fujitsu Limited Semiconductor device having an insulated gate and a fabrication process thereof
JP2002100768A (ja) * 2000-09-26 2002-04-05 Fujitsu Ltd 半導体装置及びその製造方法

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6245071A (ja) 1985-08-22 1987-02-27 Nec Corp 半導体装置の製造方法
KR970011744B1 (ko) * 1992-11-04 1997-07-15 마쯔시다덴기산교 가부시기가이샤 상보형 반도체장치 및 그 제조방법
US6180499B1 (en) * 1998-09-29 2001-01-30 Advanced Micro Devices, Inc. Method for forming polysilicon-germanium gate in CMOS transistor and device made thereby
US6429061B1 (en) * 2000-07-26 2002-08-06 International Business Machines Corporation Method to fabricate a strained Si CMOS structure using selective epitaxial deposition of Si after device isolation formation

Patent Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0369166A (ja) * 1989-08-08 1991-03-25 Nippon Soken Inc Mos型半導体素子の製造方法
JPH06267972A (ja) * 1991-07-18 1994-09-22 New Japan Radio Co Ltd Mosトランジスタの製造方法
JPH0945903A (ja) * 1995-07-28 1997-02-14 Matsushita Electric Ind Co Ltd 半導体素子及びその配線の形成方法とゲート電極の形成方法
JPH09148564A (ja) * 1995-11-24 1997-06-06 Nec Corp 半導体装置およびその製造方法
JP2001119026A (ja) * 1999-09-27 2001-04-27 Samsung Electronics Co Ltd SiGeチャンネルのMOSトランジスタ及びその製造方法
US20020005581A1 (en) * 2000-07-12 2002-01-17 Fujitsu Limited Semiconductor device having an insulated gate and a fabrication process thereof
JP2002100768A (ja) * 2000-09-26 2002-04-05 Fujitsu Ltd 半導体装置及びその製造方法

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
See also references of EP1498955A4 *

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2006086467A (ja) * 2004-09-17 2006-03-30 Toshiba Corp 半導体装置及びその製造方法
JP2009514233A (ja) * 2005-10-28 2009-04-02 ディーエスエム ソリューションズ,インコーポレイテッド シリコン及びシリコン合金内の相補型接合型電界効果トランジスタ及びmosトランジスタを用いた集積回路
JP2010021239A (ja) * 2008-07-09 2010-01-28 Sony Corp 半導体装置の製造方法及び半導体装置
JP4548521B2 (ja) * 2008-07-09 2010-09-22 ソニー株式会社 半導体装置の製造方法及び半導体装置
US8384166B2 (en) 2008-07-09 2013-02-26 Sony Corporation Method for manufacturing semiconductor device and semiconductor device

Also Published As

Publication number Publication date
JPWO2003088365A1 (ja) 2005-08-25
EP1498955A1 (en) 2005-01-19
US6876045B2 (en) 2005-04-05
CN1695254A (zh) 2005-11-09
CN100405612C (zh) 2008-07-23
US20040124479A1 (en) 2004-07-01
JP4460307B2 (ja) 2010-05-12
AU2003235175A1 (en) 2003-10-27
EP1498955A4 (en) 2008-02-20

Similar Documents

Publication Publication Date Title
JP4460307B2 (ja) 半導体装置の製造方法
US7374988B2 (en) NFET and PFET devices and methods of fabricating same
US7732839B2 (en) Semiconductor device and method for fabricating the same
JP2008300869A (ja) デュアルゲートを有するcmos型半導体装置形成方法
JP2004241755A (ja) 半導体装置
JP2000243854A (ja) 半導体装置及びその製造方法
CN101136437A (zh) 半导体器件及其制造方法
US20070224754A1 (en) Structure and method of three dimensional hybrid orientation technology
JPH11297984A (ja) Ldd型mosトランジスタの構造および形成方法
JP2982895B2 (ja) Cmos半導体装置およびその製造方法
KR20030004144A (ko) 반도체장치 및 그 제조방법
US7674667B2 (en) CMOS structure including topographic active region
US20100155844A1 (en) Semiconductor device and method for manufacturing the same
JP2010118500A (ja) 半導体装置及びその製造方法
CN101322239A (zh) 同一个衬底上具有相同导电类型的低和高性能器件的半导体器件结构
JP3998665B2 (ja) 半導体装置およびその製造方法
US20040227186A1 (en) Semiconductor device
JP2005079277A (ja) 電界効果トランジスタ
JP2011253931A (ja) 半導体装置及びその製造方法
JP2005142431A (ja) 半導体装置およびその製造方法
JP5395354B2 (ja) 半導体装置の製造方法及び半導体装置
JP2003092399A (ja) 半導体装置及びその製造方法
US20120056270A1 (en) Semiconductor device and method for fabricating the same
JP2005123604A (ja) 半導体装置及びその製造方法
JP5676111B2 (ja) 半導体装置及びその製造方法

Legal Events

Date Code Title Description
WWE Wipo information: entry into national phase

Ref document number: 10626642

Country of ref document: US

AK Designated states

Kind code of ref document: A1

Designated state(s): AE AG AL AM AT AU AZ BA BB BG BR BY BZ CA CH CN CO CR CU CZ DE DK DM DZ EC EE ES FI GB GD GE GH GM HR HU ID IL IN IS JP KE KG KR KZ LC LK LR LS LT LU LV MA MD MG MK MN MW MX MZ NI NO NZ OM PH PL PT RO RU SC SD SE SG SK SL TJ TM TN TR TT TZ UA UG US UZ VC VN YU ZA ZM ZW

AL Designated countries for regional patents

Kind code of ref document: A1

Designated state(s): GH GM KE LS MW MZ SD SL SZ TZ UG ZM ZW AM AZ BY KG KZ MD RU TJ TM AT BE BG CH CY CZ DE DK EE ES FI FR GB GR HU IE IT LU MC NL PT RO SE SI SK TR BF BJ CF CG CI CM GA GN GQ GW ML MR NE SN TD TG

DFPE Request for preliminary examination filed prior to expiration of 19th month from priority date (pct application filed before 20040101)

Free format text: EXCEPT/SAUF US

121 Ep: the epo has been informed by wipo that ep was designated in this application
WWE Wipo information: entry into national phase

Ref document number: 2003585188

Country of ref document: JP

WWE Wipo information: entry into national phase

Ref document number: 20038084627

Country of ref document: CN

WWE Wipo information: entry into national phase

Ref document number: 2003723122

Country of ref document: EP

WWP Wipo information: published in national office

Ref document number: 2003723122

Country of ref document: EP

点击 这是indexloc提供的php浏览器服务,不要输入任何密码和下载