+

WO1999035683A1 - Semiconductor device, manufacture thereof, and electronic device - Google Patents

Semiconductor device, manufacture thereof, and electronic device Download PDF

Info

Publication number
WO1999035683A1
WO1999035683A1 PCT/JP1999/000049 JP9900049W WO9935683A1 WO 1999035683 A1 WO1999035683 A1 WO 1999035683A1 JP 9900049 W JP9900049 W JP 9900049W WO 9935683 A1 WO9935683 A1 WO 9935683A1
Authority
WO
WIPO (PCT)
Prior art keywords
semiconductor device
reinforcing member
manufacturing
cutting
mounting
Prior art date
Application number
PCT/JP1999/000049
Other languages
English (en)
French (fr)
Inventor
Nobuaki Hashimoto
Original Assignee
Seiko Epson Corporation
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Seiko Epson Corporation filed Critical Seiko Epson Corporation
Priority to JP53596299A priority Critical patent/JP3588801B2/ja
Priority to KR10-1999-7007696A priority patent/KR100395188B1/ko
Publication of WO1999035683A1 publication Critical patent/WO1999035683A1/ja

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/50Tape automated bonding [TAB] connectors, i.e. film carriers; Manufacturing methods related thereto
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/50Assembly of semiconductor devices using processes or apparatus not provided for in a single one of the groups H01L21/18 - H01L21/326 or H10D48/04 - H10D48/07 e.g. sealing of a cap to a base of a container
    • H01L21/60Attaching or detaching leads or other conductive members, to be used for carrying current to or from the device in operation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/495Lead-frames or other flat leads
    • H01L23/49572Lead-frames or other flat leads consisting of thin flexible metallic tape with or without a film carrier
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • H01L2224/32Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
    • H01L2224/321Disposition
    • H01L2224/32151Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/32221Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/32245Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/50Tape automated bonding [TAB] connectors, i.e. film carriers; Manufacturing methods related thereto
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/73Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
    • H01L2224/732Location after the connecting process
    • H01L2224/73251Location after the connecting process on different surfaces
    • H01L2224/73269Layer and TAB connectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01005Boron [B]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01029Copper [Cu]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01033Arsenic [As]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01047Silver [Ag]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01078Platinum [Pt]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01082Lead [Pb]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/06Polymers
    • H01L2924/078Adhesive characteristics other than chemical
    • H01L2924/07802Adhesive characteristics other than chemical not being an ohmic electrical conductor
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/151Die mounting substrate
    • H01L2924/1515Shape
    • H01L2924/15153Shape the die mounting substrate comprising a recess for hosting the device
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/151Die mounting substrate
    • H01L2924/1517Multilayer substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/151Die mounting substrate
    • H01L2924/153Connection portion
    • H01L2924/1531Connection portion the connection portion being formed only on the surface of the substrate opposite to the die mounting surface
    • H01L2924/15311Connection portion the connection portion being formed only on the surface of the substrate opposite to the die mounting surface being a ball array, e.g. BGA
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/151Die mounting substrate
    • H01L2924/153Connection portion
    • H01L2924/1532Connection portion the connection portion being formed on the die mounting surface of the substrate
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y10TECHNICAL SUBJECTS COVERED BY FORMER USPC
    • Y10STECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y10S428/00Stock material or miscellaneous articles
    • Y10S428/901Printed circuit
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y10TECHNICAL SUBJECTS COVERED BY FORMER USPC
    • Y10TTECHNICAL SUBJECTS COVERED BY FORMER US CLASSIFICATION
    • Y10T428/00Stock material or miscellaneous articles
    • Y10T428/24Structurally defined web or sheet [e.g., overall dimension, etc.]
    • Y10T428/24058Structurally defined web or sheet [e.g., overall dimension, etc.] including grain, strips, or filamentary elements in respective layers or components in angular relation
    • Y10T428/24074Strand or strand-portions
    • Y10T428/24091Strand or strand-portions with additional layer[s]
    • Y10T428/24099On each side of strands or strand-portions
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y10TECHNICAL SUBJECTS COVERED BY FORMER USPC
    • Y10TTECHNICAL SUBJECTS COVERED BY FORMER US CLASSIFICATION
    • Y10T428/00Stock material or miscellaneous articles
    • Y10T428/24Structurally defined web or sheet [e.g., overall dimension, etc.]
    • Y10T428/24058Structurally defined web or sheet [e.g., overall dimension, etc.] including grain, strips, or filamentary elements in respective layers or components in angular relation
    • Y10T428/24074Strand or strand-portions
    • Y10T428/24116Oblique to direction of web
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y10TECHNICAL SUBJECTS COVERED BY FORMER USPC
    • Y10TTECHNICAL SUBJECTS COVERED BY FORMER US CLASSIFICATION
    • Y10T428/00Stock material or miscellaneous articles
    • Y10T428/24Structurally defined web or sheet [e.g., overall dimension, etc.]
    • Y10T428/24058Structurally defined web or sheet [e.g., overall dimension, etc.] including grain, strips, or filamentary elements in respective layers or components in angular relation
    • Y10T428/24124Fibers
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y10TECHNICAL SUBJECTS COVERED BY FORMER USPC
    • Y10TTECHNICAL SUBJECTS COVERED BY FORMER US CLASSIFICATION
    • Y10T428/00Stock material or miscellaneous articles
    • Y10T428/24Structurally defined web or sheet [e.g., overall dimension, etc.]
    • Y10T428/2419Fold at edge
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y10TECHNICAL SUBJECTS COVERED BY FORMER USPC
    • Y10TTECHNICAL SUBJECTS COVERED BY FORMER US CLASSIFICATION
    • Y10T428/00Stock material or miscellaneous articles
    • Y10T428/24Structurally defined web or sheet [e.g., overall dimension, etc.]
    • Y10T428/2419Fold at edge
    • Y10T428/24198Channel-shaped edge component [e.g., binding, etc.]
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y10TECHNICAL SUBJECTS COVERED BY FORMER USPC
    • Y10TTECHNICAL SUBJECTS COVERED BY FORMER US CLASSIFICATION
    • Y10T428/00Stock material or miscellaneous articles
    • Y10T428/24Structurally defined web or sheet [e.g., overall dimension, etc.]
    • Y10T428/24273Structurally defined web or sheet [e.g., overall dimension, etc.] including aperture
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y10TECHNICAL SUBJECTS COVERED BY FORMER USPC
    • Y10TTECHNICAL SUBJECTS COVERED BY FORMER US CLASSIFICATION
    • Y10T428/00Stock material or miscellaneous articles
    • Y10T428/24Structurally defined web or sheet [e.g., overall dimension, etc.]
    • Y10T428/24273Structurally defined web or sheet [e.g., overall dimension, etc.] including aperture
    • Y10T428/24298Noncircular aperture [e.g., slit, diamond, rectangular, etc.]
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y10TECHNICAL SUBJECTS COVERED BY FORMER USPC
    • Y10TTECHNICAL SUBJECTS COVERED BY FORMER US CLASSIFICATION
    • Y10T428/00Stock material or miscellaneous articles
    • Y10T428/24Structurally defined web or sheet [e.g., overall dimension, etc.]
    • Y10T428/24273Structurally defined web or sheet [e.g., overall dimension, etc.] including aperture
    • Y10T428/24298Noncircular aperture [e.g., slit, diamond, rectangular, etc.]
    • Y10T428/24314Slit or elongated
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y10TECHNICAL SUBJECTS COVERED BY FORMER USPC
    • Y10TTECHNICAL SUBJECTS COVERED BY FORMER US CLASSIFICATION
    • Y10T428/00Stock material or miscellaneous articles
    • Y10T428/24Structurally defined web or sheet [e.g., overall dimension, etc.]
    • Y10T428/24273Structurally defined web or sheet [e.g., overall dimension, etc.] including aperture
    • Y10T428/24322Composite web or sheet

Definitions

  • the present invention relates to a semiconductor device, a method for manufacturing the same, and electronic equipment.
  • Landscape technology a semiconductor device, a method for manufacturing the same, and electronic equipment.
  • BGA All Grid Array
  • a flexible substrate (film carrier tape) used for TAB (Tape Automated Bonding) technology is applied as one of the BGA type packages, and a T-BGA (Tape Ball Grid Array) type package based on this film carrier tape is used.
  • TAB Tepe Automated Bonding
  • T-BGA Tepe Ball Grid Array
  • the film carrier tape does not have rigidity and is easily warped, it was necessary to attach a reinforcing plate (stiffener).
  • the process of attaching the stiffener was performed after mounting a semiconductor chip on a film carrier tape and punching it into individual pieces of film. Specifically, the film carrier tape was punched into individual pieces of film, non-defective products were selected, and stiffeners were applied only to non-defective products. By doing so, it is possible to eliminate defective products in advance before obtaining finished products, thereby increasing the yield.
  • An object of the present invention is to provide a method of manufacturing a T-BGA type package which can be easily handled, and a semiconductor device and an electronic device manufactured by the method. Disclosure of the invention
  • the term “reinforcing member” includes all members that have a function of preventing warpage of the film carrier tape (ensure flatness).
  • a member called a stiffener is often used.
  • a plurality of attachment regions are provided on the reinforcing member, and a piece of the film mounted body is attached to each attachment region.
  • a plurality of individual film mounts constituting a plurality of semiconductor devices are integrated with the reinforcing member, so that subsequent steps can be put on a mass production line.
  • the individual film mounted bodies on which the semiconductor elements are mounted are only those that are selected as non-defective products. Therefore, in the process after the sorting (specifically, after the process in which the film package is attached to the reinforcing member), the yield is remarkably improved.
  • the semiconductor carrier is mounted on a film carrier tape having the wiring pattern formed at a plurality of locations.
  • the method of manufacturing a semiconductor device may include a step of molding a region including a joint between the semiconductor element and the film carrier tape with a resin.
  • the method may include a step of punching the film carrier tape into the individual film mounts, and a step of inspecting the individual film mounts and selecting only non-defective products.
  • the step of attaching the individual film mounts to the respective mounting regions of the reinforcing member may be performed on a P-BGA (Plastic Ball Grid Array) type package manufacturing line.
  • P-BGA type package manufacturing line it is possible to specifically perform processes such as marking, forming balls (bumps), cleaning, cutting individual pieces, and inspecting the appearance.
  • the P-BGA type package is based on a printed circuit board. A plurality of semiconductor chips are mounted on this printed circuit board, and then the printed circuit board is punched into individual pieces corresponding to each semiconductor chip. Manufactured.
  • a P-BGA type package manufacturing line can be used instead of a printed board with a reinforcing member to which a plurality of individual film mounts are attached. If an existing production line is used, no capital investment is required, and costs can be reduced.
  • a step of forming external electrodes on the wiring pattern may be included after the step of attaching individual film mounts to each mounting region of the reinforcing member and before the step of cutting the reinforcing member.
  • the external electrodes are formed at this point, the external electrodes are simultaneously formed on a plurality of individual film mounts or continuously on the film mounts. An electrode can be formed, and the process can be shortened.
  • the reinforcing member is formed with an elongated hole surrounding the mounting area along a cutting position, and the mounting area is supported by at least one support portion only.
  • the step of cutting the reinforcing member may be performed by cutting the support portion.
  • the support portion may be cut, even a rigid reinforcing member can be easily cut.
  • the supporting portion is cut, deformation of the mounting region of the reinforcing member is prevented, and the flatness of the individual film package attached to the mounting member is also ensured.
  • the method may also include a step of attaching a heat radiating member to a region including each semiconductor element. Good.
  • the heat dissipating member promotes dissipation of heat generated in the semiconductor element, and is attached according to the amount of heat generated by the semiconductor element.
  • a heat radiating member can be simultaneously attached to each semiconductor element.
  • the end portion of the heat radiation member is disposed so as to be located inside a cutting position of the reinforcing member
  • both sides of the reinforcing member are sandwiched between a pair of pressing members from the outside of the heat radiating member to the cutting position of the reinforcing member, and at a position outside the pressing member.
  • the reinforcing member may be cut by applying a shearing force.
  • the outer shape of the heat dissipating member substantially coincides with the side end of the elongated hole on the attachment area side, And, in the step of cutting the reinforcing member, which is located inside the connection portion with the support member in the mounting area, the heat radiation member also extends from the outside to the cutting position of the support member, and A shear force may be applied to the supporting portion at a position outside the holding member by sandwiching both surfaces between the pair of holding members. According to this, since the vicinity of the cutting position of the support portion of the reinforcing member is held by the pressing member, it is possible to prevent the reinforcing member from bending at the time of cutting.
  • the heat dissipating member may be superimposed on the reinforcing member in a planar shape corresponding to the elongated hole, the mounting area, and the support portion of the reinforcing member, and may be cut together with the reinforcing member.
  • a plurality of semiconductor elements are attached to the reinforcing member. Therefore, when the heat radiating member having a planar shape corresponding to the reinforcing member is overlapped with the reinforcing member, the heat radiating member can be attached to a plurality of semiconductor elements at the same time. Thereby, the steps of positioning and attaching the heat dissipating member can be shortened.
  • the heat radiating member and the reinforcing member may have a convex portion and a concave portion that engage with each other. This makes it possible to easily align the heat radiating member with the reinforcing member.
  • the semiconductor device according to the present invention is manufactured by the above method.
  • a circuit board according to the present invention has the above-described semiconductor device mounted thereon.
  • An electronic device includes the circuit board described above. BRIEF DESCRIPTION OF THE FIGURES
  • FIGS. 1A to 1C are diagrams illustrating a manufacturing process of a semiconductor device according to an embodiment of the present invention
  • FIG. 2 is a diagram showing a film carrier tape in the embodiment
  • FIG. FIG. 4 is a diagram illustrating an insulating film punched from a film carrier tape
  • FIG. 4 is a diagram illustrating a reinforcing member according to the embodiment
  • FIG. 5 is a diagram illustrating a reinforcing member to which the insulating film is attached.
  • Fig. 6 shows the reinforcement with the heat dissipating member attached.
  • FIG. 7 is a diagram illustrating a member
  • FIG. 7 is a diagram illustrating a process of cutting a reinforcing member
  • FIG. 8 is a diagram illustrating a semiconductor device according to the embodiment
  • FIG. 9 is a diagram illustrating a modification of the embodiment.
  • FIG. 10 is a diagram illustrating a circuit board according to the present embodiment.
  • FIG. 11 is an electronic apparatus including a circuit board on which a semiconductor device manufactured by applying the method according to the present invention is mounted.
  • FIG. 1A to 7 are views for explaining a manufacturing process of a semiconductor device according to an embodiment of the present invention
  • FIG. 8 is a view showing a completed semiconductor device in this embodiment.
  • the semiconductor device 10 is one to which a BGA package is applied. That is, in the figure, the semiconductor device 10 includes an insulating film 12, a plurality of leads 20 formed on the insulating film 12, bumps 14 provided on each lead 20, and a semiconductor chip 1. 6 and, and the surface mounting is enabled by the plurality of bumps 14. Bumps 14 are used as external electrodes.
  • the insulating film 12 is obtained by punching the long film carrier tape 30 shown in FIGS. 1A to 2 and is formed larger than the semiconductor chip 16. Device holes 24 are formed in the insulating film 12.
  • An end 20a of the lead 20 protrudes from the device hole 24, and the electrode 18 of the semiconductor chip 16 is connected to the end 20a. That is, the semiconductor chip 16 is arranged so that the electrode 18 is located on the side opposite to the surface on which the leads 20 are formed on the insulating film 12 and inside the device hole 24. The end 20 a of the lead 20 is bonded to the electrode 18.
  • the lead 20 connects the electrode 18 of the semiconductor chip 16 to the land 21 (see FIG. 2).
  • the land 21 is provided with a bump 14.
  • the bump 14 is formed, for example, from a hang, and the upper portion is formed in a ball shape.
  • solder for example, copper or the like may be used.
  • solder resist 22 is applied.
  • the solder resist 22 is designed to particularly cover and protect the surface of the lead 20.
  • a plate-shaped stiffener 28 is provided on the insulating film 12 on the side opposite to the bump 14.
  • the stiffener 28 is formed of copper, stainless steel, a copper-based alloy, or the like, has a strength capable of maintaining a planar shape, and is attached to the insulating film 12 via an insulating adhesive 29.
  • the insulating adhesive 29 is formed as a thermosetting or thermoplastic film.
  • the stiffener 28 is attached to the entire insulating film 12 while avoiding the semiconductor chip 16. By doing so, the distortion and undulation of the insulating film 12 are eliminated, the height of the bumps 14 is made constant, the planar stability is improved, and the mounting yield on the circuit board is improved.
  • a heat radiating plate 27 is bonded to a surface opposite to the mounting surface of the semiconductor chip 16 via a heat conductive adhesive 25 such as a silver paste. As a result, the heat dissipation of the semiconductor chip 16 can be improved.
  • the heat radiating plate 27 is formed larger than the semiconductor chip 16 and is also adhered on the stiffener 28.
  • the stiffener 28 and the heat radiating plate 27 are also hermetically sealed with a heat conductive adhesive 25.
  • the heat conductive adhesive 25 may be replaced with a normal insulating adhesive or the above-mentioned insulating film depending on the heat value of the semiconductor chip 16.
  • the space between the semiconductor chip 16 and the insulating film 12 is sealed by potting of an epoxy resin 26.
  • the epoxy resin 26 also goes around the device hole 24 and the outer periphery of the semiconductor chip 16.
  • the semiconductor device according to the present embodiment is configured as described above, and a method of manufacturing the semiconductor device will be described below.
  • a semiconductor chip 16 is mounted on a film carrier tape 30 by a TAB process, and potting of an epoxy resin 26 is performed to form an individual insulating film 12. Punch out.
  • a semiconductor chip 16 is mounted on a film carrier tape 30.
  • An enlarged view of the film carrier tape 30 is shown in FIG.
  • the film carrier tape 30 is formed of polyimide resin or the like, has device holes 24 formed therein, and has a plurality of leads 20 and a plurality of lands 21 formed outside thereof.
  • a plurality of device holes 24 are formed in the film carrier tape 30, and a plurality of leads 20 and a plurality of lands 21 are formed outside each device hole 24.
  • a plurality of leads 20 and lands 21 are shown, and the others are omitted.
  • the land 21 is connected to the metal lead 32 via a portion of the lead 20 extending in a direction away from the device hole 24.
  • the lead 32 is connected to all leads 20 including those not shown. Then, using the plating lead 32, the lead 20 and the land 21 are all subjected to electrical plating. Alternatively, the lead 20 and the land 21 may be plated by using an electroless plating method. In this case, the metal lead 32 becomes unnecessary.
  • FIG. 1A such a film carrier tape 30 is wound on a reel 33, the end of which is pulled out and wound on another reel 35. Then, the semiconductor chip 16 is bonded to the film carrier tape 30 by the bonding jig 31 between the reels 33 and 35. As this bonding, either a single point bonding method or a gang bonding method may be employed. According to the latter, with respect to each semiconductor chip 16, the ends 20a of all the leads 20 and the electrodes 18 can be bonded at once.
  • the film carrier tape 30 is wound around the reel 35 with the semiconductor chips 16 wound.
  • the film carrier tape 30 wound on the reel 35 is set in another manufacturing apparatus. Then, the film carrier tape 30 is stretched between the reels 35 and 37 and the epoxy resin 26 is potted. Potting locations are as shown in Figure 8. Then, when the film carrier tape 30 is wound on the reel 37, as shown in FIG. 1C, the film carrier tape 30 is set in still another manufacturing apparatus. Then, a film carrier tape 30 is wrapped between the reels 37, 39, and punched into individual insulating films 12.
  • FIG. 3 is a diagram showing the individual insulating films 12. As shown in the figure, a semiconductor chip 16 is mounted on the punched insulating film 12 and the semiconductor chip 16 is sealed with an epoxy resin 26.
  • each insulating film 12 is inspected, and only non-defective products are selected.
  • the inspection includes, for example, an appearance inspection of a mounted state and an inspection of electrical characteristics. Since all of the above steps are performed in the conventional TAB step, the conventional manufacturing apparatus can be used.
  • the mounting step, the potting step, and the punching step are performed by different manufacturing apparatuses, but each manufacturing apparatus is combined into one manufacturing line.
  • a manufacturing apparatus capable of continuously performing the mounting step, the potting step, and the punching step may be used.
  • a manufacturing apparatus capable of continuously performing a punching step and an intermediate step described below may be used.
  • a plate 40 shown in FIG. 4 is prepared. This plate 40 is then punched into a stiffener 28 (see FIG. 8).
  • the plate 40 has a plurality of device holes 42 and a plurality of elongated holes 44.
  • the device hole 42 is formed in a rectangle (square) larger than the outer shape of the semiconductor chip 16 so as to avoid the semiconductor chip 16.
  • Each elongated hole 44 is formed outside the four sides of each device hole 42 and parallel to each side. Of the parallel side ends forming the elongated hole 44, the side end on the device hole 42 side forms the outer shape of the stiffener 28. That is, the elongated hole 44 is formed along the cutting position when the plate 40 is punched into the stiffener 28.
  • the mounting portion 46 to which the individual insulating films 12 are attached is surrounded by the elongated holes 44, but is supported by the supporting portions 48.
  • the supporting parts 4 8 It is located on the diagonal extension of device hole 42.
  • the plate 40 having the above shape has a plurality of mounting portions 46 corresponding to the plurality of semiconductor chips 16.
  • the above-described insulating film 12 is attached to each mounting portion 46 of the plate 40.
  • the semiconductor chip 16 has already been mounted on the insulating film 12, and only good products have been selected. Therefore, the yield in the subsequent steps can be increased.
  • FIG. 5 is a diagram showing the plate 40 to which the insulating film 12 is attached.
  • the insulating film 12 is attached on the plate 40 with the surface on which the semiconductor chip 16 is mounted facing down.
  • the semiconductor chip 16 is located in the device hole 42 of the plate 40. Therefore, the land 21 and the lead (not shown) are exposed on the surface (the surface in the figure) opposite to the plate 40.
  • the bonding between the insulating film 12 and the plate 40 is performed by an insulating adhesive 29 shown in FIG.
  • the insulating adhesive 29 may be formed as a thermosetting or thermoplastic film, and may be attached to the plate 40 in advance. Then, the plate 40 can be thermocompression-bonded to the surface of the insulating film 12 from which the semiconductor chip 16 protrudes.
  • the insulating film 12 slightly protrudes from the mounting portion 46 into the elongated hole 44. By doing so, it is possible to perform positioning such as formation of the bumps 14 with reference to the outer shape of the insulating film 12.
  • individual heat sinks 27 are attached to the respective semiconductor chips 16 (not shown).
  • the heat sink 27 is bonded from the surface of the semiconductor chip 16 opposite to the electrode 18 to the mounting portion 46 of the plate 40 (stiffener 28). Is done.
  • a heat conductive adhesive 25 is used.
  • the heat conductive adhesive 25 is not limited to a paste-like adhesive, but may be a tape-like adhesive. When the tape-shaped heat conductive adhesive 25 is used, it may be attached to the heat sink 27 in advance. In addition, the calorific value is relatively small. For semiconductor chips that do not, an insulating adhesive may be used instead of the heat conductive adhesive. As shown in FIG.
  • the heat radiating plate 27 has a shape that does not protrude from the side end of the elongated hole 44. Further, the heat radiating plate 27 is shaped so as to avoid the connecting portion 46 a with the supporting portion 48 in the mounting portion 46 of the plate 40. That is, the connection portion 46 a is exposed without being covered by the heat dissipation plate 27.
  • the support portion 48 refers to a portion protruding from the stiffener 28 starting from a cutting position when the plate 40 is cut into the stiffener 28.
  • the connecting portion 46a is a portion that remains in the stiffener 28 from the cutting position when cut into the stiffener 28. Therefore, when the plate 40 is cut into the stiffeners 28, the support portion 48 can be cut, and the connection portion 46a can be cut.
  • the plate 40 to which the insulating film 12 and the heat sink 27 are attached is put on a P-BGA type package production line as a post-process.
  • This production line can be used by making the plate 40 on which the insulating film 12 is adhered into the same shape as the printed circuit board of the conventional P-BGA type package.
  • FIG. 7 is a diagram showing a cutting process of the plate 40.
  • the plate 40 corresponds to a cross section taken along the line VII-VII of FIG.
  • the plate 40 is sandwiched between the holding jigs 50 and 52. Specifically, the plate 40, the insulating adhesive 29, the insulating film 12, the lead 20, and the solder resist 22 are sandwiched between the holding jigs 50, 52.
  • connection portion 46a of the mounting portion 46 with the support portion 48 is sandwiched between the holding jigs 50 and 52, and the support portion 48 is held in place.
  • the tools 50 and 52 project outward.
  • the plate 40 is sandwiched between the outer side of the radiator plate 27 and the position just before the cutting position.
  • the cutting punch 54 applies a shearing force to the support portion 48 to cut it.
  • both surfaces of the plate 40 are sandwiched inside the cutting position by the cut punch 54, when cutting by the cut punch 54, not only the entire stiffener 28 but also the end thereof. Connecting part 4 6a does not deform. As a result, the distortion and undulation of the insulating film 12 are eliminated, the height of the bumps 14 becomes constant, the planar stability is improved, and the mounting yield on the circuit board is improved.
  • the production line of the TAB process and the production line of the P-BGA package can be used, so that the conventional equipment can be used as it is.
  • FIG. 9 is a view showing a modified example of the present embodiment with respect to a heat sink and a plate.
  • the plate 60 has the same shape as the above-described plate 40 except that a convex portion 62 protruding from one surface is formed, and has a plurality of mounting portions 64.
  • the heat radiating plate 70 also has the same shape as the plate 40 described above except that the concave portion 72 is formed, and has a plurality of mounting portions 74.
  • the concave portion 72 has at least a concave shape, and may be a penetrated hole.
  • the convex portion 62 and the concave portion 72 are formed so as to fit, and when they fit together, the plate 60 and the heat radiating plate 70 coincide with each other and overlap.
  • the convex portions 62 and the concave portions 72 are formed, the positioning of the heat radiating plate 70 with respect to the plate 60 can be easily performed, and the positional accuracy is excellent.
  • the heat radiating plate 70 has a plurality of mounting portions 74, it can be attached to the plurality of mounting portions 64 of the plate 60 at the same time.
  • the convex portion 62 may be provided on a jig for aligning the plate 60 and the heat sink 70, In this case, instead of the plate 60 and the heat radiating plate 70 having no convex portions, a portion corresponding to the convex portion of the plate 60 and the heat radiating plate 70 and a concave portion (a hole or the like) are provided. If it is, it can be assembled in the same manner as described above.
  • a plate in which the plate 60 and the heat radiating plate 70 are already formed integrally may be used. Specifically, it is possible to cope with the problem by using a plate which is drawn so that a portion corresponding to the device hole 42 of the plate is more convex than other portions.
  • the height (depth) of the aperture is limited to the position of the heat sink in the above structure. In this way, the number of parts can be reduced and the manufacturing cost can be reduced.
  • the present invention can be applied to the TAB type.
  • a so-called B-TAB type insulating film having a projection integrally formed on the wiring side may be used.
  • single point bonding may be performed using a film carrier tape without bumps.
  • FIG. 10 shows a circuit board 1000 on which a semiconductor device 110 to which the present invention is applied is mounted.
  • an organic substrate such as a glass epoxy substrate is used for the circuit board.
  • Wiring patterns made of, for example, copper are formed on a circuit board so as to form a desired circuit, and the electrical continuity of the wiring patterns and the bumps of the semiconductor device is established by mechanically connecting them. Aim.
  • a notebook personal computer 1200 is shown in FIG.
  • Electronic components include, for example, resistors, capacitors, coils, oscillators, filters, temperature sensors, summits, paris, volumes or fuses.

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Manufacturing & Machinery (AREA)
  • Wire Bonding (AREA)

Description

明細書
半導体装置及びその製造方法並びに電子機器
技術分野
本発明は、 半導体装置及びその製造方法並びに電子機器に関する。 景技術
半導体装置の小型化を追求するとベアチップ実装が理想的であるが、 品質の保 証及び取り扱いが難しいため、 パッケージ形態に加工することで対応してきた。 特に多端子化の要求に応じたパッケージ形態として、 近年、 B G A (Ball Grid Array)型パッケージが開発されてきた。 B G A型パッケージは、 基板に外部端子 であるバンプをェリァアレイ状に配置し、 面実装できるようにしたものである。
B G A型パッケージの一つとして、 T A B (Tape Automated Bonding) 技術に 用いられるフレキシブル基板 (フィルムキャリアテープ) が適用されて、 このフ イルムキャリアテープがベースになる T—B G A (Tape Ball Grid Array) 型パ ヅケージがある。 これによれば、 フィルムキャリアテープの特徴を活かして、 狭 ピッチ化及び多端子化の半導体装置が提供できる。
ただし、 フィルムキャリアテープは、 剛性がなく反りやすいことから、 補強板 (スティフナ) の貼り付けが必要であった。 スティフナを貼り付ける工程は、 フ イルムキヤリアテープに半導体チップを実装して、 これを個片のフィルムに打ち 抜いてから行われていた。 詳しくは、 フィルムキャリアテープを個片のフィルム に打ち抜いて、 良品選別を行い、 良品のみにスティフナを貼り付けていた。 こう することで、 完成品を得る前に予め不良品を排除できるので歩留まりを上げるこ とができる。
以上の工程によれば、 スティフナを貼り付けた後に行われるバンプ形成等のェ 程では、 バラバラになったフィルムを取り扱わなければならないので、 工程が煩 雑になっていた。
本発明は、 この問題点を解決するものであり、 その目的は、 量産性に優れ、 取 り扱いが容易になる T—B G A型パッケージの製造方法及びその方法により製造 される半導体装置並びに電子機器を提供することにある。 発明の開示
( 1 ) 本発明に係る半導体装置の製造方法は、 可撓性基材上に形成された配線パ ターンと半導体素子の電極とが接続されて良品として選別された個片のフィルム 実装体を用意する工程と、
複数の取付領域を有する補強部材の各取付領域に、 前記個片のフィルム実装体 を貼り付ける工程と、
前記個片のフィルム実装体が貼り付けられた取付領域に対応して、 前記補強部 材を切断して個片に分離する工程と、
を含む。
ここでいう補強部材とは、 フィルムキャリアテープの反りを防止する (平坦性 を確保する) 機能を有するもの全てを含み、 例えばスティフナと呼ばれるものを 用いることが多い。
本発明によれば、 補強部材に複数の取付領域が設けられており、 各取付領域に、 個片のフィルム実装体が貼り付けられる。 こうすることで、 複数の半導体装置を 構成することになる複数の個片のフィルム実装体が、 補強部材と一体化するので、 その後の工程を量産ラインにのせることができる。
また、 補強部材の各取付領域に、 正確に各個片のフィルム実装体を貼り付けて おけば、 補強部材と個片のフィルム実装体との相対的位置が固定されるので、 位 置精度が向上する。
さらに、 半導体素子が実装された個片のフィルム実装体は、 良品として選別さ れているもののみである。 したがって、 その選別後の工程において (具体的には 補強部材にフィルム実装体が貼り付けられた工程以降) 、 歩留まりが著しく向上 する。
( 2 ) 前記個片のフィルム実装体を用意する工程の前に、
複数箇所に前記配線パターンが形成されたフィルムキヤリァテープに前記半導体 素子を実装する工程と、
また、 この半導体装置の製造方法は前記半導体素子と前記フィルムキヤリァテ ープとの接合部を含む領域を樹脂でモールドする工程を含んでもよい。
前記フィルムキヤリァテープを前記個片のフィルム実装体に打ち抜く工程と、 各個片のフィルム実装体の検査を行って良品のみを選別する工程と、 を有して もよい。
これは、 すなわち、 T A B工程を適用した工程である。 こうすることで、 T A B工程の特徴を活かせることができ、 T A B工程の製造ラインをそのまま使用す ることができる。
( 3 ) 前記補強部材の各取付領域に個片のフィルム実装体を貼り付けた後の工程 を、 P— B G A (Plastic Ball Grid Array ) 型パッケージの製造ラインで行つ てもよい。
P— B G A型パッケージの製造ラインを利用して、 具体的には、 マーキング、 ボール (バンプ) 形成、 洗浄、 個片切断や外観検査等の各工程を行うことができ る。
ここで、 P— B G A型パッケージは、 プリント基板がベースになっており、 こ のプリント基板に複数の半導体チップを実装して、 その後各半導体チップに対応 して、 プリン ト基板を個片に打ち抜いて製造される。
本発明では、 複数の個片のフィルム実装体が貼り付けられた補強部材を、 プリ ント基板の代わりにして、 P— B G A型パッケージの製造ラインを利用すること ができる。 そして、 既存の製造ラインを使用すれば、 設備投資も不要になり、 コ ス卜の削減を図ることができる。
( 4 ) 前記補強部材の各取付領域に個片のフィルム実装体を貼り付ける工程後、 前記補強部材を切断する工程前に、 前記配線パ夕一ンに外部電極を形成する工程 を含んでもよい。
補強部材を切断する前には、 複数の個片のフィルム実装体が補強部材に貼り付 けられている。 したがって、 この時点で外部電極を形成するので、 複数の個片の フィルム実装体に対して同時に、 又は、 フィルム実装体に対して連続的に、 外部 電極を形成することができ、 工程を短縮することができる。
( 5 ) 前記補強部材は、 切断位置に沿って前記取付領域を囲む長穴が形成され、 前記取付領域が少なくとも一つの支持部のみにて支持され、
前記補強部材を切断する工程は、 前記支持部を切断して行われてもよい。
これによれば、 支持部を切断すればよいため、 堅い補強部材であっても簡単に 切断することができる。 また、 支持部を切断するので、 補強部材の取付領域の変 形が防止され、 取付部材に貼り付けられた個片のフィルム実装体の平坦性も確保 される。
( 6 ) 前記補強部材の各取付領域に個片のフィルム実装体を貼り付ける工程後、 前記補強部材を切断する工程前に、 各半導体素子を含む領域に放熱部材を貼り付 ける工程を含んでもよい。
放熱部材は、 半導体素子に生じる熱の発散を促進するもので、 半導体素子の発 熱量に応じて貼り付けられる。 補強部材を切断する前では、 複数の半導体素子が 補強部材に取り付けられているので、 同時に各半導体素子に対応して放熱部材を 貼り付けることができる。
( 7 ) 本発明では、 前記放熱部材の端部が、 前記補強部材の切断位置よりも内側 に位置するように配置され、
前記補強部材を切断する工程において、 前記放熱部材ょりも外側から前記補強 部材の切断位置まで、 前記補強部材の両面を一対の押さえ部材の間に挟ませて、 この押さえ部材の外側の位置で、 前記補強部材に対してせん断力をかけて切断し てもよい。
これによれば、 補強部材の切断位置の付近が押さえ部材にて保持されるので、 切断時に補強部材が曲がることを防止することができる。 補強部材が曲がらない ので、 個片のフィルム実装体の平坦性が確保され、 外部電極の良好な実装を行え るようになる。
( 8 ) 前記補強部材に、 切断位置に沿って前記取付領域を囲む長穴が形成され、 前記取付領域が少なくとも一つの支持部のみにて支持されるときには、
前記放熱部材の外形は、 前記長穴における前記取付領域側の側端にほぼ合致し、 かつ、 前記取付領域における前記支持部材との接続部に対して内側に位置し、 前記補強部材を切断する工程において、 前記放熱部材ょりも外側から前記支持部 の切断位置まで、 前記補強部材の両面を一対の押さえ部材の間に挟ませて、 この 押さえ部材の外側の位置で、 前記支持部に対してせん断力がかけられてもよい。 これによれば、 補強部材の支持部の切断位置の付近が押さえ部材にて保持され るので、 切断時に補強部材が曲がることを防止することができる。
( 9 ) 前記補強部材に、 切断位置に沿って前記取付領域を囲む長穴が形成され、 前記取付領域が少なくとも一つの支持部のみにて支持されるときには、
前記放熱部材は、 前記補強部材の長穴、 取付領域及び支持部に対応する平面形 状をなして前記補強部材に重ね合わされ、 前記補強部材とともに切断されてもよ い。
補強部材には複数の半導体素子が取り付けられている。 したがって、 補強部材 に対応する平面形状をなす放熱部材を補強部材に重ね合わせれば、 複数の半導体 素子に対して同時に放熱部材を取り付けることができる。 これによつて、 放熱部 材の位置合わせや貼り付けの工程を短縮することができる。
( 1 0 ) 前記放熱部材及び前記補強部材は、 相互に係合する凸部及び凹部を有し てもよい。 これによつて、 放熱部材と補強部材との位置合わせを簡単に行うこと ができる。
( 1 1 ) 本発明に係る半導体装置は、 上記方法により製造される。
( 1 2 ) 本発明に係る回路基板は、 上記半導体装置が実装されてなる。
( 1 3 ) 本発明に係る電子機器は、 上記回路基板を有する。 図面の簡単な説明
図 1 A〜図 1 Cは、 本発明の実施形態に係る半導体装置の製造工程を説明する 図であり、 図 2は、 実施形態におけるフィルムキャリアテ一プを示す図であり、 図 3は、 フィルムキヤリァテープから打ち抜かれた絶縁フィルムを示す図であり、 図 4は、 実施形態における補強部材を示す図であり、 図 5は、 絶縁フィルムが貼 り付けられた補強部材を示す図であり、 図 6は、 放熱部材が貼り付けられた補強 部材を示す図であり、 図 7は、 補強部材を切断する工程を示す図であり、 図 8は、 実施形態における半導体装置を示す図であり、 図 9は、 実施形態の変形例を示す 図であり、 図 1 0は、 本実施形態に係る回路基板を示す図であり、 図 1 1は、 本 発明に係る方法を適用して製造された半導体装置を実装した回路基板を備える電 子機器を示す図である。 発明を実施するための最良の形態
以下、 本発明の実施形態を、 図面を参照して説明する。
図 1 A〜図 7は、 本発明の実施形態に係る半導体装置の製造工程を説明する図 であり、 図 8は、 本実施形態における完成した半導体装置を示す図である。
図 8に示すように、 半導体装置 1 0は、 B G Aパッケージを適用したものであ る。 すなわち、 同図において、 半導体装置 1 0は、 絶縁フィルム 1 2と、 絶縁フ イルム 1 2に形成された複数のリード 2 0と、 各リード 2 0に設けられたバンプ 1 4と、 半導体チヅプ 1 6と、 を有し、 複数のバンプ 1 4によって面実装が可能 になっている。 バンプ 1 4は外部電極として使用される。
絶縁フィルム 1 2は、 図 1 A〜図 2に示す長尺のフィルムキヤリァテープ 3 0 をパンチングして得られるもので、 半導体チップ 1 6よりも大きく形成されてい る。 絶縁フィルム 1 2には、 デバイスホール 2 4が形成されている。
デバイスホール 2 4からは、 リード 2 0の端部 2 0 aが突出し、 この端部 2 0 aに半導体チップ 1 6の電極 1 8が接続される。 すなわち、 絶縁フィルム 1 2に おけるリード 2 0が形成される面とは反対側面であって、 かつ、 デバイスホール 2 4の内側に電極 1 8が位置するように、 半導体チップ 1 6を配置して、 リード 2 0の端部 2 0 aと電極 1 8とがボンディングされる。
リード 2 0は、 半導体チップ 1 6の電極 1 8とラン ド 2 1 (図 2参照) とを接 続するようになっている。 ランド 2 1には、 バンプ 1 4が設けられている。 バン プ 1 4は、 例えばハングから形成されて上部はボール状に形成されている。 また、 ハンダ以外に例えば銅等が使用されてもよい。
さらに、 絶縁フィルム 1 2のリード 2 0を有する面には、 バンプ 1 4を避けて ソルダレジスト 2 2が塗布されている。 ソルダレジスト 2 2は、 特にリード 2 0 の表面を覆って保護するようになっている。
バンプ 1 4とは反対側で絶縁フィルム 1 2には、 プレート状のスティフナ 2 8 が設けられる。 スティフナ 2 8は、 銅やステンレス鋼や銅系合金等で形成されて 平面形状を維持できる強度を有し、 絶縁フィルム 1 2上に絶縁接着剤 2 9を介し て貼り付けられる。 なお、 絶縁接着剤 2 9は、 熱硬化性又は熱可塑性のフィルム として形成されている。 また、 スティフナ 2 8は、 半導体チップ 1 6を避けて、 絶縁フィルム 1 2の全体に貼り付けられる。 こうすることで、 絶縁フィルム 1 2 の歪み、 うねりがなくなり、 バンプ 1 4の高さが一定になって平面安定性が向上 し、 回路基板への実装歩留りが向上する。
さらに、 半導体チップ 1 6の実装面とは反対側の面には、 銀ペースト等の熱伝 導接着剤 2 5を介して放熱板 2 7が接着されている。 これによつて、 半導体チッ プ 1 6の放熱性を上げることができる。 放熱板 2 7は、 半導体チップ 1 6よりも 大きく形成されており、 スティフナ 2 8の上にも接着されるようになっている。 なお、 スティフナ 2 8と放熱板 2 7との間も、 熱伝導接着剤 2 5で接着されて気 密されている。 熱伝導接着剤 2 5は、 半導体チップ 1 6の発熱量によっては通常 の絶縁接着剤もしくは上述の絶縁フィルムで代用してもよい。
半導体チヅプ 1 6と絶縁フィルム 1 2との間は、 エポキシ樹脂 2 6のポッティ ングによって封止されている。 また、 エポキシ樹脂 2 6は、 デバイスホール 2 4 及び半導体チップ 1 6の外周にも回り込む。
本実施形態に係る半導体装置は、 上述したように構成されており、 以下その製 造方法について説明する。
( T A B工程)
まず、 図 1 A〜図 1 Cに示すように、 T A B工程によって半導体チヅプ 1 6を フィルムキヤリアテープ 3 0に実装し、 エポキシ樹脂 2 6のポッティングを行つ て、 個片の絶縁フィルム 1 2に打ち抜く。
詳しくは、 図 1 Aに示すように、 フィルムキャリアテープ 3 0に半導体チップ 1 6を実装する。 フィルムキヤリアテープ 3 0の拡大図を図 2に示す。 フィルムキャリアテープ 3 0はポリイミ ド樹脂等で形成され、 デバイスホール 2 4が形成され、 その外側に複数のリード 2 0及び複数のランド 2 1が形成され ている。
詳しくは、 フィルムキャリアテープ 3 0には、 複数のデバイスホール 2 4が形 成されるとともに、 各デバイスホール 2 4の外側に複数のリード 2 0及び複数の ランド 2 1が形成されている。 なお、 図において、 一部のリード 2 0及びランド 2 1のみを示し、 その他を省略してある。
ランド 2 1は、 リード 2 0におけるデバイスホール 2 4から離れる方向に延び る部位を介して、 メツキリード 3 2に接続されている。 メツキリード 3 2には、 図に示されないものを含み全てのリード 2 0が接続されている。 そして、 メツキ リード 3 2を使用して、 リード 2 0及びランド 2 1には、 全て電気メツキが施さ れている。 あるいは、 無電解メツキ法を用いることで、 リード 2 0及びランド 2 1にメツキを施しても良い。 この場合には、 メツキリード 3 2は不要となる。 このようなフィルムキャリアテープ 3 0は、 図 1 Aに示すように、 リール 3 3 に巻き取られてあり、 端部が引き出されて他のリール 3 5にて巻き取るようにな つている。 そして、 リール 3 3、 3 5の間で、 ボンディング治具 3 1によって、 半導体チップ 1 6がフィルムキヤリァテープ 3 0にボンディングされる。 このボ ンディングとして、 シングルボイントボンディング方式及びギャングボンディン グ方式のいずれを採用してもよい。 後者によれば、 各半導体チップ 1 6について、 全てのリード 2 0の端部 2 0 aと電極 1 8とを一括でボンディングすることがで ぎる。
こうして、 フィルムキャリアテープ 3 0に、 複数の半導体チップ 1 6が連続的 に実装されると、 半導体チップ 1 6を巻き込んだ状態でフィルムキヤリアテープ 3 0がリール 3 5に巻き取られる。
次に、 図 1 Bに示すように、 リール 3 5に巻き取られたフィルムキャリアテー プ 3 0を、 別の製造装置にセッ トする。 そして、 リール 3 5、 3 7の間にフィル ムキャリアテープ 3 0を掛け渡して、 エポキシ樹脂 2 6をポッティングする。 ポ ッティング箇所については、 図 8に示す通りである。 そして、 リール 3 7にてフィルムキャリアテープ 3 0が巻き取られると、 図 1 Cに示すように、 これを更に別の製造装置にセッ トする。 そして、 リール 3 7、 3 9の間にフィルムキヤリアテープ 3 0を掛け渡して、 個片の絶縁フィルム 1 2 に打ち抜く。
図 3は、 個片の絶縁フィルム 1 2を示す図である。 同図に示すように、 打ち抜 かれた絶縁フィルム 1 2には、 半導体チップ 1 6が実装されているとともに、 ェ ポキシ樹脂 2 6にて半導体チップ 1 6が封止されている。
そして、 各絶縁フィルム 1 2について検査を行って、 良品のみを選別する。 検 査として、 例えば、 実装状態の外観検査や電気的特性の検査などが挙げられる。 以上の工程は、 全て従来行われてきた T A B工程にて行われるので、 これまで の製造装置を使用することができる。 なお、 上記実施形態では、 実装工程、 ポッ ティング工程及び打ち抜き工程が、 別の製造装置にて行われるが、 各製造装置を 合わせて一つの製造ラインとなっている。 あるいは、 実装工程、 ポッティングェ 程及び打ち抜き工程を連続して行える製造装置を使用してもよい。 または、 打ち 抜き工程と以下に述べる中間工程とを連続して行える製造装置を使用してもよい。
(中間工程)
次に、 図 4に示すプレート 4 0を用意する。 このプレート 4 0は、 その後ステ ィフナ 2 8 (図 8参照) に打ち抜かれるものである。
プレート 4 0には、 複数のデバイスホール 4 2及び複数の長穴 4 4が形成され ている。 デバイスホール 4 2は、 図 8に示すように、 半導体チップ 1 6を避けら れるように、 半導体チップ 1 6の外形よりも大きい矩形 (正方形) に形成される。 各長穴 4 4は、 各デバイスホール 4 2の四辺の外側において、 各辺に平行に形 成されている。 長穴 4 4を形成する平行な側端のうち、 デバイスホール 4 2側の 側端は、 スティフナ 2 8の外形を形成する。 すなわち、 長穴 4 4は、 プレート 4 0をスティフナ 2 8に打ち抜くときの切断位置に沿って形成されている。
また、 隣同士の長穴 4 4は連通しないようになつている。 したがって、 図 8に 示すように個片の絶縁フィルム 1 2が貼り付けられる取付部 4 6は、 長穴 4 4に よって囲まれているが、 支持部 4 8によって支持されている。 支持部 4 8は、 各 デバイスホール 4 2の対角線の延長線上に位置する。
以上の形状をなすプレート 4 0は、 複数の半導体チップ 1 6に対応して、 複数 の取付部 4 6を有する。
そして、 プレート 4 0の各取付部 4 6に、 上述した絶縁フィルム 1 2を貼り付 ける。 絶縁フィルム 1 2には、 既に半導体チップ 1 6が実装してあり、 しかも良 品のみが選別されている。 したがって、 これ以後の工程での歩留まりを上げるこ とができる。
図 5は、 絶縁フィルム 1 2が貼り付けられたプレート 4 0を示す図である。 な お、 同図において、 プレート 4 0の上に、 半導体チップ 1 6が実装された面を下 にして、 絶縁フィルム 1 2が貼り付けられている。 半導体チップ 1 6は、 プレー ト 4 0のデバイスホール 4 2内に位置する。 したがって、 プレート 4 0とは反対 側の面 (図において表面) には、 ラン ド 2 1及び図示を省略したリードが露出す o
絶縁フィルム 1 2とプレート 4 0との接着は、 図 8に示す絶縁接着剤 2 9によ つて行われる。 絶縁接着剤 2 9は、 熱硬化性又は熱可塑性のフィルムとして形成 し、 予めプレート 4 0に貼り付けておいてもよい。 そして、 プレート 4 0を、 絶 縁フィルム 1 2における半導体チップ 1 6が突出する面に熱圧着することができ o
また、 図 5に示すように、 絶縁フィルム 1 2は、 取付部 4 6から長穴 4 4にわ ずかにはみ出している。 こうすることで、 絶縁フィルム 1 2の外形を基準として、 バンプ 1 4形成等の位置決めを行うことができる。
次に、 図 6に示すように、 各半導体チップ 1 6 (図示せず) に対応して、 個片 の放熱板 2 7を貼り付ける。 詳しくは、 図 8に示すように、 半導体チップ 1 6に おける電極 1 8とは反対側の面から、 プレート 4 0 (スティフナ 2 8 ) における 取付部 4 6に至るまで、 放熱板 2 7が接着される。 この接着には、 熱伝導接着剤 2 5が使用される。 なお、 熱伝導性接着剤 2 5は、 ペースト状のものに限らずテ ープ状のものであってもよい。 テープ状の熱伝導性接着剤 2 5を使用する場合に は、 これを予め放熱板 2 7に貼り付けておいてもよい。 また、 比較的発熱量の少 ない半導体チップでは、 熱伝導性接着剤の代わりに絶縁接着剤を用いても良い。 放熱板 2 7は、 図 6に示すように、 長穴 4 4の側端からはみ出さない形状をな している。 さらに、 放熱板 2 7は、 プレート 4 0の取付部 4 6における支持部 4 8との接続部 4 6 aを避ける形状になっている。 すなわち、 接続部 4 6 aは、 放 熱板 2 7によって覆われずに露出する。
なお、 ここで支持部 4 8は、 プレート 4 0をスティフナ 2 8に切断するときの 切断位置を境として、 スティフナ 2 8から突出する部分をいう。 また、 接続部 4 6 aは、 スティフナ 2 8に切断したときに、 切断位置を境としてスティフナ 2 8 に残る部分をいう。 したがって、 プレート 4 0をスティフナ 2 8に切断するとき には、 支持部 4 8を切断するということもできるし、 接続部 4 6 aを切断すると いうこともできる。
(後工程)
以上の工程が終わると、 絶縁フィルム 1 2及び放熱板 2 7が貼り付けられたプ レート 4 0を、 後工程として、 P— B G A型パッケージの製造ラインにのせる。 絶縁フィルム 1 2が貼り付けられたプレート 4 0を、 従来の P— B G A型パッケ ージのプリント基板と同様の形状にすることで、 この製造ラインを利用すること ができる。
ここでは、 放熱板 2 7に製品名などをマーキングし、 絶縁フィルム 1 2に形成 されたランド 2 1にバンプ 1 4を形成して洗浄を行う。 これらの工程は、 従来と 同様である。
続いて、 プレート 4 0を個片のスティフナ 2 8に切断する。 図 7は、 プレート 4 0の切断工程を示す図であり、 プレート 4 0は図 6の VI I— VI I線断面に対応す る。
図 7において、 押さえ治具 5 0、 5 2によって、 プレート 4 0が挟まれている。 詳しくは、 プレート 4 0、 絶縁接着剤 2 9、 絶縁フィルム 1 2、 リード 2 0及び ソルダレジスト 2 2が、 押さえ治具 5 0、 5 2によって挟まれている。
また、 プレート 4 0の平面的位置として、 取付部 4 6における支持部 4 8との 接続部 4 6 aが、 押さえ治具 5 0、 5 2によって挟まれ、 支持部 4 8が押さえ治 具 5 0、 5 2の外側に突出するようになっている。 言い換えると、 放熱板 2 7よ りも外側から切断しょうとする位置の手前までにおいて、 プレート 4 0が挟まれ ている。 この状態で、 カッ トポンチ 5 4が支持部 4 8に対してせん断力を加えて これを切断する。
本実施形態によれば、 カッ トポンチ 5 4による切断位置の内側においてプレー ト 4 0の両面が挟まれているので、 カッ トポンチ 5 4による切断時に、 スティフ ナ 2 8全体はもちろん、 その端部となる接続部 4 6 aが変形しない。 これによつ て、 絶縁フィルム 1 2の歪み、 うねりがなくなり、 バンプ 1 4の高さが一定にな つて平面安定性が向上し、 回路基板への実装歩留りが向上する。
以上の工程では、 T A B工程の製造ライン及び P— B G Aパッケージの製造ラ ィンが利用できるので、 従来の設備をそのまま活用することができる。
本発明は、 上記実施形態に限定されず、 種々の変形が可能である。 例えば、 上 述した放熱板 2 7をプレート 4 0と同様の形状にして、 両者を重ね合わせて同時 に切断してもよい。 図 9は、 放熱板及びプレートについて本実施形態の変形例を 示す図である。
図 9において、 プレート 6 0は、 一方の面から突出する凸部 6 2が形成されて いることを除き、 上述したプレート 4 0と同じ形状をなしており、 複数の取付部 6 4を有する。 そして、 放熱板 7 0も、 凹部 7 2が形成されていることを除き、 上述したプレート 4 0と同じ形状をなしており、 複数の取付部 7 4を有する。 な お、 凹部 7 2とは、 少なくともくぼんだ形状をなすものであって、 貫通した穴で あってもよい。
凸部 6 2と凹部 7 2とは、 はまるように形成されており、 かつ、 両者がはまり 合うと、 プレート 6 0と放熱板 7 0とが一致して重なるようになっている。 ここで、 凸部 6 2及び凹部 7 2が形成されていることで、 プレート 6 0に対す る放熱板 7 0の位置合わせを簡単に行うことができ、 位置精度も優れている。 し かも、 放熱板 7 0は、 複数の取付部 7 4を有するので、 プレート 6 0の複数の取 付部 6 4に対して同時に貼り付けることができる。 また、 この凸部 6 2は、 プレ ート 6 0と放熱板 7 0とを位置合わせするための治具に設けられていても良く、 この場合にはプレート 6 0及び放熱板 7 0のそれそれに凸部がない代わりに、 プ レート 6 0及び放熱板 7 0の凸部に対応する部位それそれに、 凹部 (穴等) が設 けられていれば上述と同様に組み立てることができる。
また、 プレート 6 0と放熱板 7 0とが既に一体形成されたものを用いても良い。 詳しくは、 プレートのデバイスホール 4 2に相当する部位を他の部位に比べて凸 型になるように絞り加工されたものを用いることで対応が可能となる。 なお、 絞 りの高さ (深さ) は上述の構造における放熱板の位置までとする。 このようにす ることで、 部品点数を減らして製造コストを下げることができる。
また、 図 8に示すように、 半導体チップ 1 6がバンプ 1 4形成面とは反対側に 実装された裏 T A B型のみならず、 バンプ 1 4形成面側に半導体チップ 1 6を実 装した表 T A B型にも本発明を適用することができる。 また、 上記絶縁フィルム 1 2の代わりに、 配線側に突起が一体形成されたいわゆる B— T A B型の絶縁フ イルムを用いても良い。 あるいは、 バンプ無しのフィルムキャリアテープを使用 して、 シングルボイントボンディングを行っても良い。
図 1 0には、 本発明を適用した半導体装置 1 1 0 0を実装した回路基板 1 0 0 0が示されている。 回路基板には例えばガラスエポキシ基板等の有機系基板を用 いることが一般的である。 回路基板には例えば銅からなる配線パ夕一ンが所望の 回路となるように形成されていて、 それらの配線パターンと半導体装置のバンプ とを機械的に接続することでそれらの電気的導通を図る。
そして、 この回路基板 1 0 0 0を備える電子機器として、 図 1 1には、 ノート 型パーソナルコンピュータ 1 2 0 0が示されている。
なお、 上記本発明を応用して、 半導体装置と同様に多数のバンプを必要とする 面実装用の電子部品 (能動部品か受動部品かを問わない) を製造することもでき る。 電子部品として、 例えば、 抵抗器、 コンデンサ、 コイル、 発振器、 フィル夕、 温度センサ、 サ一ミス夕、 パリス夕、 ボリューム又はヒューズなどがある。

Claims

請求の範囲
1 . 可撓性基材上に形成された配線と半導体素子の電極とが接続されて良品とし て選別された個片のフィルム実装体を用意する工程と、
複数の取付領域を有する補強部材の各取付領域に、 前記個片のフィルム実装体 を貼り付ける工程と、
前記個片のフィルム実装体が貼り付けられた取付領域に対応して、 前記補強部 材を切断して個片に分離する工程と、
を含む半導体装置の製造方法。
2 . 請求項 1記載の半導体装置の製造方法において、
前記個片のフィルム実装体を用意する工程の前に、
前記リードが形成されたフィルムキャリアテープに前記半導体素子を実装する 工程と、
前記フィルムキヤリァテープを前記個片のフィルム実装体に打ち抜く工程と、 各個片のフィルム実装体の検査を行って良品のみを選別する工程と、 を有する半導体装置の製造方法。
3 . 請求項 1記載の半導体装置の製造方法において、
前記補強部材の各取付領域に個片のフィルム実装体を貼り付けた後の工程を、 P - B G A型パッケージの製造ラインで行う半導体装置の製造方法。
4 . 請求項 2記載の半導体装置の製造方法において、
前記補強部材の各取付領域に個片のフィルム実装体を貼り付けた後の工程を、 P - B G A型パッケージの製造ラインで行う半導体装置の製造方法。
5 . 請求項 1記載の半導体装置の製造方法において、
前記補強部材の各取付領域に個片のフィルム実装体を貼り付ける工程後、 前記 補強部材を切断する工程前に、 前記リードに外部電極を形成する工程を含む半導 体装置の製造方法。
6 . 請求項 2記載の半導体装置の製造方法において、
前記補強部材の各取付領域に個片のフィルム実装体を貼り付ける工程後、 前記 補強部材を切断する工程前に、 前記リードに外部電極を形成する工程を含む半導 体装置の製造方法。
7 . 請求項 3記載の半導体装置の製造方法において、
前記補強部材の各取付領域に個片のフィルム実装体を貼り付ける工程後、 前記 補強部材を切断する工程前に、 前記リードに外部電極を形成する工程を含む半導 体装置の製造方法。
8 . 請求項 1から請求項 7のいずれかに記載の半導体装置の製造方法において、 前記補強部材は、 切断位置に沿って前記取付領域を囲む長穴が形成され、 前記 取付領域が少なくとも一つの支持部のみにて支持され、
前記補強部材を切断する工程は、 前記支持部を切断して行われる半導体装置の 製造方法。
9 . 請求項 1から請求項 7のいずれかに記載の半導体装置の製造方法において、 前記補強部材の各取付領域に個片のフィルム実装体を貼り付ける工程後、 前記 補強部材を切断する工程前に、 各半導体素子を含む領域に放熱部材を貼り付ける 工程を含む半導体装置の製造方法。
1 0 . 請求項 8記載の半導体装置の製造方法において、
前記補強部材の各取付領域に個片のフィルム実装体を貼り付ける工程後、 前記 補強部材を切断する工程前に、 各半導体素子を含む領域に放熱部材を貼り付ける 工程を含む半導体装置の製造方法。
1 1 . 請求項 9記載の半導体装置の製造方法において、
前記放熱部材の端部が、 前記補強部材の切断位置よりも内側に位置するように 配置され、
前記補強部材を切断する工程において、 前記放熱部材ょりも外側から前記補強 部材の切断位置まで、 前記補強部材の両面を一対の押さえ部材の間に挟ませて、 この押さえ部材の外側の位置で、 前記補強部材に対してせん断力をかけて切断さ れる半導体装置の製造方法。
1 2 . 請求項 1 0記載の半導体装置の製造方法において、
前記放熱部材の端部が、 前記補強部材の切断位置よりも内側に位置するように 配置され、
前記補強部材を切断する工程において、 前記放熱部材ょりも外側から前記補強 部材の切断位置まで、 前記補強部材の両面を一対の押さえ部材の間に挟ませて、 この押さえ部材の外側の位置で、 前記補強部材に対してせん断力をかけて切断さ れる半導体装置の製造方法。
1 3 . 請求項 1 0記載の半導体装置の製造方法において、
前記放熱部材の外形は、 前記長穴における前記取付領域側の側端にほぼ合致し、 かつ、 前記取付領域における前記支持部との接続部に対して内側に位置し、 前記補強部材を切断する工程において、 前記放熱部材ょりも外側から前記支持 部の切断位置まで、 前記補強部材の両面を一対の押さえ部材の間に挟ませて、 こ の押さえ部材の外側の位置で、 前記支持部に対してせん断力がかけられる半導体 装置の製造方法。
1 4 . 請求項 1 0記載の半導体装置の製造方法において、
前記放熱部材は、 前記補強部材の長穴、 取付領域及び支持部に対応する平面形 状をなして前記補強部材に重ね合わされ、 前記補強部材とともに切断される半導 体装置の製造方法。
1 5 . 請求項 1 4記載の半導体装置の製造方法において、
前記放熱部材及び前記補強部材は、 相互に係合する凸部及び凹部を有する半導 体装置の製造方法。
1 6 . 請求項 1から請求項 7のいずれかに記載の方法により製造された半導体装
1 7 . 請求項 8記載の方法により製造された半導体装置。
1 8 . 請求項 9記載の方法により製造された半導体装置。
1 9 . 請求項 1 6記載の半導体装置が実装された回路基板。
2 0 . 請求項 1 7記載の半導体装置が実装された回路基板。
2 1 . 請求項 1 8記載の半導体装置が実装された回路基板。
2 2 . 請求項 1 9記載の回路基板を有する電子機器。
2 3 . 請求項 2 0記載の回路基板を有する電子機器。
24. 請求項 2 1記載の回路基板を有する電子機器。
PCT/JP1999/000049 1998-01-12 1999-01-11 Semiconductor device, manufacture thereof, and electronic device WO1999035683A1 (en)

Priority Applications (2)

Application Number Priority Date Filing Date Title
JP53596299A JP3588801B2 (ja) 1998-01-12 1999-01-11 半導体装置の製造方法
KR10-1999-7007696A KR100395188B1 (ko) 1998-01-12 1999-01-11 반도체장치 및 그 제조방법과 전자기기

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP1634398 1998-01-12
JP10/16343 1998-01-12

Publications (1)

Publication Number Publication Date
WO1999035683A1 true WO1999035683A1 (en) 1999-07-15

Family

ID=11913758

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP1999/000049 WO1999035683A1 (en) 1998-01-12 1999-01-11 Semiconductor device, manufacture thereof, and electronic device

Country Status (5)

Country Link
US (2) US6066512A (ja)
JP (1) JP3588801B2 (ja)
KR (1) KR100395188B1 (ja)
TW (1) TW469614B (ja)
WO (1) WO1999035683A1 (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2008517481A (ja) * 2004-10-18 2008-05-22 アジライト・インコーポレーテッド 超小型電子機器の実装及び実装方法

Families Citing this family (37)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
AU4321997A (en) * 1996-10-17 1998-05-15 Seiko Epson Corporation Semiconductor device, method of its manufacture, circuit substrate, and film carrier tape
US6323065B1 (en) * 1997-05-07 2001-11-27 Signetics Methods for manufacturing ball grid array assembly semiconductor packages
US6395582B1 (en) * 1997-07-14 2002-05-28 Signetics Methods for forming ground vias in semiconductor packages
KR100395188B1 (ko) * 1998-01-12 2003-08-21 세이코 엡슨 가부시키가이샤 반도체장치 및 그 제조방법과 전자기기
JP3301985B2 (ja) * 1998-10-07 2002-07-15 新光電気工業株式会社 半導体装置の製造方法
US7169643B1 (en) * 1998-12-28 2007-01-30 Seiko Epson Corporation Semiconductor device, method of fabricating the same, circuit board, and electronic apparatus
DE19920593B4 (de) * 1999-05-05 2006-07-13 Assa Abloy Identification Technology Group Ab Chipträger für ein Chipmodul und Verfahren zur Herstellung des Chipmoduls
US6975021B1 (en) * 1999-09-03 2005-12-13 Micron Technology, Inc. Carrier for substrate film
US6304151B1 (en) * 1999-12-07 2001-10-16 Nihon Dempa Kogyo Co., Ltd. Crystal oscillator and method of fabricating the same
US6396138B1 (en) * 2000-02-15 2002-05-28 International Rectifier Corporation Chip array with two-sided cooling
US6429385B1 (en) * 2000-08-08 2002-08-06 Micron Technology, Inc. Non-continuous conductive layer for laminated substrates
US6403401B1 (en) * 2000-08-14 2002-06-11 St Assembly Test Services Pte Ltd Heat spreader hole pin 1 identifier
JP2002134650A (ja) * 2000-10-23 2002-05-10 Rohm Co Ltd 半導体装置およびその製造方法
JP2002270717A (ja) * 2001-03-12 2002-09-20 Rohm Co Ltd 半導体装置
AU2007246215B2 (en) * 2001-03-21 2010-05-27 United Test Center Inc Semi Conductor Device and Method for Fabricating The Same
TW579581B (en) * 2001-03-21 2004-03-11 Ultratera Corp Semiconductor device with chip separated from substrate and its manufacturing method
US6537848B2 (en) * 2001-05-30 2003-03-25 St. Assembly Test Services Ltd. Super thin/super thermal ball grid array package
US6781239B1 (en) 2001-12-05 2004-08-24 National Semiconductor Corporation Integrated circuit and method of forming the integrated circuit having a die with high Q inductors and capacitors attached to a die with a circuit as a flip chip
JP2003236632A (ja) * 2002-02-19 2003-08-26 Shinko Electric Ind Co Ltd 金属板及びその成形方法
US6808866B2 (en) * 2002-05-01 2004-10-26 Mektec Corporation Process for massively producing tape type flexible printed circuits
US6849935B2 (en) * 2002-05-10 2005-02-01 Sarnoff Corporation Low-cost circuit board materials and processes for area array electrical interconnections over a large area between a device and the circuit board
USRE41914E1 (en) 2002-05-10 2010-11-09 Ponnusamy Palanisamy Thermal management in electronic displays
WO2004004432A1 (en) * 2002-06-27 2004-01-08 Ppg Industries Ohio, Inc. Single or multi-layer printed circuit board with recessed or extended breakaway tabs and method of manufacture thereof
US20040125563A1 (en) * 2002-12-31 2004-07-01 Vrtis Joan K. Coating for a heat dissipation device and a method of fabrication
US7475964B2 (en) * 2004-08-06 2009-01-13 Hewlett-Packard Development Company, L.P. Electrical contact encapsulation
US7649254B2 (en) * 2006-05-01 2010-01-19 Flextronics Ap, Llc Conductive stiffener for a flexible substrate
WO2008138015A2 (en) * 2007-05-08 2008-11-13 Occam Portfolio Llc Light-emitting diode assembly without solder
US7926173B2 (en) * 2007-07-05 2011-04-19 Occam Portfolio Llc Method of making a circuit assembly
JP5437567B2 (ja) * 2007-07-10 2014-03-12 ゴールドチャームリミテッド 液晶モジュール
CN201138891Y (zh) * 2007-12-29 2008-10-22 鸿富锦精密工业(深圳)有限公司 印刷电路板装配组合
JP5095460B2 (ja) * 2008-01-17 2012-12-12 シャープ株式会社 半導体装置および表示装置
WO2009155084A1 (en) * 2008-05-30 2009-12-23 Stryker Corporation Method of assembling an electrode array that includes a plastically deformable carrier
DE102008052244A1 (de) * 2008-10-18 2010-04-22 Carl Freudenberg Kg Flexible Leiterplatte
US7989266B2 (en) * 2009-06-18 2011-08-02 Aptina Imaging Corporation Methods for separating individual semiconductor devices from a carrier
JP5642473B2 (ja) * 2010-09-22 2014-12-17 セイコーインスツル株式会社 Bga半導体パッケージおよびその製造方法
KR101941995B1 (ko) * 2012-07-11 2019-01-24 에스케이하이닉스 주식회사 반도체 장치 및 이를 갖는 적층 반도체 패키지
TWI604579B (zh) * 2016-06-02 2017-11-01 南茂科技股份有限公司 薄膜覆晶封裝結構

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0212848A (ja) * 1988-06-29 1990-01-17 Nec Corp インナー・リード・ボンディング装置
JPH03215953A (ja) * 1990-01-20 1991-09-20 Toshiba Corp インナリードボンディング装置およびインナリードボンディング方法

Family Cites Families (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5023202A (en) * 1989-07-14 1991-06-11 Lsi Logic Corporation Rigid strip carrier for integrated circuits
JPH0373559A (ja) * 1989-08-15 1991-03-28 Mitsubishi Electric Corp 半導体装置及びその製造方法
JP2816244B2 (ja) * 1990-07-11 1998-10-27 株式会社日立製作所 積層型マルチチップ半導体装置およびこれに用いる半導体装置
JP2715810B2 (ja) 1991-07-25 1998-02-18 日本電気株式会社 フィルムキャリア半導体装置とその製造方法
JPH06204285A (ja) * 1992-12-28 1994-07-22 Toshiba Corp 半導体装置及びその製造方法
US5518964A (en) * 1994-07-07 1996-05-21 Tessera, Inc. Microelectronic mounting with multiple lead deformation and bonding
US5661086A (en) * 1995-03-28 1997-08-26 Mitsui High-Tec, Inc. Process for manufacturing a plurality of strip lead frame semiconductor devices
US5785535A (en) * 1996-01-17 1998-07-28 International Business Machines Corporation Computer system with surface mount socket
US5901041A (en) * 1997-12-02 1999-05-04 Northern Telecom Limited Flexible integrated circuit package
KR100395188B1 (ko) * 1998-01-12 2003-08-21 세이코 엡슨 가부시키가이샤 반도체장치 및 그 제조방법과 전자기기

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0212848A (ja) * 1988-06-29 1990-01-17 Nec Corp インナー・リード・ボンディング装置
JPH03215953A (ja) * 1990-01-20 1991-09-20 Toshiba Corp インナリードボンディング装置およびインナリードボンディング方法

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2008517481A (ja) * 2004-10-18 2008-05-22 アジライト・インコーポレーテッド 超小型電子機器の実装及び実装方法

Also Published As

Publication number Publication date
US20020061609A1 (en) 2002-05-23
US6066512A (en) 2000-05-23
US6555200B2 (en) 2003-04-29
TW469614B (en) 2001-12-21
KR20000075631A (ko) 2000-12-26
KR100395188B1 (ko) 2003-08-21
JP3588801B2 (ja) 2004-11-17

Similar Documents

Publication Publication Date Title
JP3588801B2 (ja) 半導体装置の製造方法
US6020218A (en) Method of manufacturing ball grid array semiconductor package
US6358772B2 (en) Semiconductor package having semiconductor element mounting structure of semiconductor package mounted on circuit board and method of assembling semiconductor package
KR100499306B1 (ko) 반도체장치및그제조방법
US7350293B2 (en) Low profile ball-grid array package for high power
EP0435093A2 (en) Thin, molded, surface mount electronic device
KR20010090540A (ko) 반도체 장치 및 그 제조 방법
JP2002151626A (ja) 半導体装置及びその製造方法、回路基板並びに電子機器
KR100473816B1 (ko) 반도체장치 및 그 제조방법과 전자기기
US6324068B1 (en) Electronic component device, and main board for circuit boards
KR20010030743A (ko) 반도체 장치 및 그의 제조방법, 반도체 모듈, 회로기판 및전자기기
US7169643B1 (en) Semiconductor device, method of fabricating the same, circuit board, and electronic apparatus
JPH11176885A (ja) 半導体装置及びその製造方法、フィルムキャリアテープ、回路基板並びに電子機器
JP5378643B2 (ja) 半導体装置及びその製造方法
JPH11176993A (ja) 半導体装置及びその製造方法、回路基板並びに電子機器
KR20000028840A (ko) 필름 기판을 사용한 반도체 장치 제조 방법
WO2000048243A1 (fr) Substrat de circuit imprime flexible, bande porte-puces, dispositif a semiconducteur sur bande, dispositif a semiconducteur, procede de fabrication de semiconducteur, substrat de circuit, et dispositif electronique
JP2658967B2 (ja) 電子パッケージ組立体用支持部材およびこれを用いた電子パッケージ組立体
JP4257534B2 (ja) 半導体装置の製造方法
US6645794B2 (en) Method of manufacturing a semiconductor device by monolithically forming a sealing resin for sealing a chip and a reinforcing frame by transfer molding
KR20010034214A (ko) 반도체장치와 그 제조방법 및 반도체장치의 실장구조
JP3398556B2 (ja) 半導体装置の製造方法
KR19980068016A (ko) 가요성(可撓性) 회로 기판을 이용한 볼 그리드 어레이(Ball Grid Array : BGA) 반도체 패키지 및 그 제조 방법
JP2836208B2 (ja) フィルムキャリアテープ
KR100396868B1 (ko) 연성인쇄회로기판의 고정방법 및 그의 구조

Legal Events

Date Code Title Description
AK Designated states

Kind code of ref document: A1

Designated state(s): JP KR SG

WWE Wipo information: entry into national phase

Ref document number: 1019997007696

Country of ref document: KR

WWP Wipo information: published in national office

Ref document number: 1019997007696

Country of ref document: KR

WWG Wipo information: grant in national office

Ref document number: 1019997007696

Country of ref document: KR

点击 这是indexloc提供的php浏览器服务,不要输入任何密码和下载