+

WO1998015973A1 - Transistor a couche mince, afficheur a cristaux liquides et equipement electronique fabrique a l'aide desdits elements - Google Patents

Transistor a couche mince, afficheur a cristaux liquides et equipement electronique fabrique a l'aide desdits elements Download PDF

Info

Publication number
WO1998015973A1
WO1998015973A1 PCT/JP1997/003626 JP9703626W WO9815973A1 WO 1998015973 A1 WO1998015973 A1 WO 1998015973A1 JP 9703626 W JP9703626 W JP 9703626W WO 9815973 A1 WO9815973 A1 WO 9815973A1
Authority
WO
WIPO (PCT)
Prior art keywords
film transistor
source
tft
thin film
extension
Prior art date
Application number
PCT/JP1997/003626
Other languages
English (en)
French (fr)
Inventor
Satoshi Inoue
Ichio Yudasaka
Original Assignee
Seiko Epson Corporation
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Seiko Epson Corporation filed Critical Seiko Epson Corporation
Priority to US09/077,207 priority Critical patent/US6770936B2/en
Publication of WO1998015973A1 publication Critical patent/WO1998015973A1/ja
Priority to US10/757,452 priority patent/US6933571B2/en

Links

Classifications

    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D30/00Field-effect transistors [FET]
    • H10D30/60Insulated-gate field-effect transistors [IGFET]
    • H10D30/67Thin-film transistors [TFT]
    • H10D30/6729Thin-film transistors [TFT] characterised by the electrodes
    • H10D30/673Thin-film transistors [TFT] characterised by the electrodes characterised by the shapes, relative sizes or dispositions of the gate electrodes
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1345Conductors connecting electrodes to cell terminals
    • G02F1/13454Drivers integrated on the active matrix substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/34Arrangements for cooling, heating, ventilating or temperature compensation ; Temperature sensing arrangements
    • H01L23/36Selection of materials, or shaping, to facilitate cooling or heating, e.g. heatsinks
    • H01L23/367Cooling facilitated by shape of device
    • H01L23/3672Foil-like cooling fins or heat sinks
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D30/00Field-effect transistors [FET]
    • H10D30/60Insulated-gate field-effect transistors [IGFET]
    • H10D30/67Thin-film transistors [TFT]
    • H10D30/6729Thin-film transistors [TFT] characterised by the electrodes
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D30/00Field-effect transistors [FET]
    • H10D30/60Insulated-gate field-effect transistors [IGFET]
    • H10D30/67Thin-film transistors [TFT]
    • H10D30/6757Thin-film transistors [TFT] characterised by the structure of the channel, e.g. transverse or longitudinal shape or doping profile
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D64/00Electrodes of devices having potential barriers
    • H10D64/20Electrodes characterised by their shapes, relative sizes or dispositions 
    • H10D64/23Electrodes carrying the current to be rectified, amplified, oscillated or switched, e.g. sources, drains, anodes or cathodes
    • H10D64/251Source or drain electrodes for field-effect devices
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D86/00Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates
    • H10D86/40Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates characterised by multiple TFTs
    • H10D86/441Interconnections, e.g. scanning lines
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D86/00Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates
    • H10D86/40Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates characterised by multiple TFTs
    • H10D86/60Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates characterised by multiple TFTs wherein the TFTs are in active matrices
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/0001Technical content checked by a classifier
    • H01L2924/0002Not covered by any one of groups H01L24/00, H01L24/00 and H01L2224/00

Definitions

  • the present invention relates to a liquid crystal display device using an active matrix substrate including a thin film transistor (hereinafter, referred to as a TFT) and a drive circuit configured using the thin film transistor.
  • a TFT thin film transistor
  • the present invention relates to a structural technology for improving heat dissipation efficiency from a TFT.
  • TFTs and TFT circuits which are widely used for active matrix substrates for liquid crystal display devices, conventionally have a gate electrode 15 Q, a source / drain region 12 Q, as shown in FIGS. 14 and 15.
  • Each of the channel regions 17 Q is formed so as to have a substantially rectangular planar shape without protruding sideways.
  • the silicon film forming the source / drain region 12Q and the channel region 17Q is in a state of being patterned in an independent island shape for each TFT.
  • the TFTs are interconnected by using a wiring layer 801 Q formed to have a uniform width.
  • a method is conceivable in which a layer having high thermal conductivity is added between the layers constituting the TFT 1Q, and this is used as a heat dissipation layer to suppress a rise in the temperature of the TFT.
  • this method when manufacturing an active matrix substrate or the like, the number of steps of forming a film used as a heat dissipation layer and the step of patterning the film are increased. There is a problem. Such an increase in the number of manufacturing steps is not preferable because it increases the manufacturing cost of the active matrix substrate and the like.
  • the contact hole 19 is formed in each of the source, drain, and gate regions having the same width.
  • each area is made larger than the equal width portion only around the contact hole.However, heat dissipation characteristics are not taken into account, and thus heat dissipation characteristics are improved. I wouldn't do it.
  • Another object of the present invention is to provide a TFT circuit having a structure in which the heat radiation efficiency is increased without increasing the number of manufacturing steps, and which does not cause deterioration in characteristics and reliability even when the current flowing through the TFT is increased.
  • Another object of the present invention is to provide a liquid crystal display device having an active matrix substrate using the same in a drive circuit.
  • the present invention provides a TFT including a channel region facing a gate electrode via a gate insulating film on a surface side of a substrate, and a source / drain region connected to the channel region.
  • a TFT having a source / drain wiring layer electrically connected to the source / drain region, and a gate wiring layer electrically connected to the gate electrode, a conductive film or a semiconductor among the constituent parts of the TFT.
  • At least one component formed of the film is characterized in that a heat dissipation extension is formed.
  • each configuration of the TFT At least one of the portions, which is made of a conductive film or a semiconductor film, has a heat-radiating extension, so that when viewed in a plan view, the area capable of dissipating heat is expanded.
  • the extended portion since the extended portion was provided, the area of the side portion was also extended. In other words, as the surface area of the components is increased, the heat radiation efficiency from there is high.
  • the part expanded for heat dissipation is composed of a film with high thermal conductivity as viewed from the insulating film such as conductive film and semiconductor film. Heat can be efficiently dissipated from the extended portion.
  • the heat dissipating extension is an extension of the conventional configuration of the TFT. Therefore, the number of manufacturing steps does not increase even if an extension part for heat radiation is provided. Therefore, the manufacturing cost of TFT does not increase.
  • the heat dissipating extension may be configured as an extension extending laterally from the gate electrode.
  • the extended portion of the gate electrode may be formed at least at one end of the gate electrode.
  • a gate wiring layer is electrically connected to the extended portion of the gate electrode via a plurality of contact holes.
  • the extended portion of the gate electrode may be formed in a region overlapping with the channel region.
  • the extended portion of the gate electrode does not protrude from the TFT formation region, so that high integration of the TFT is not prevented.
  • it is preferable that the extended portion of the gate electrode is formed at a position corresponding to a substantially central region in the width direction of the channel region. With such a configuration, the heat radiation efficiency is increased in a portion where heat is most remarkable in the width direction of the channel region, so that the effect is high.
  • the heat dissipating extension may be configured as an extension extending laterally from the channel region.
  • the extended portion of the channel region is formed in a region overlapping with the gate electrode.
  • the heat dissipating extension may be configured as an extension extending laterally from the source / drain region.
  • a source / drain wiring layer is electrically connected to the extended portion of the source / drain region via a plurality of contact holes.
  • the heat dissipating extension unit is configured to connect the source and drain regions of the TFT so that the source and drain regions of the TFT are connected between each CMOS circuit. It may be configured as an extended portion extended laterally from the drain region.
  • the heat dissipating extension is made conductive by the same impurity as the source / drain regions to which the extension itself is connected. With such a configuration, the heat dissipating extension itself functions as a redundant wiring. Further, it is preferable that the heat dissipating extension is formed in a region overlapping with the source / drain wiring layer connecting the source / drain regions of the TFT between the CMOS circuits. With this configuration, the heat dissipation extension does not protrude from the source and drain wiring layers, so that high integration of the CMOS inverter circuit is not hindered.
  • the heat dissipating extension may be configured as a lateral extension from at least one of the source / drain wiring layers and the gate wiring layer.
  • TFTs with improved heat dissipation efficiency in this way are suitable for configuring drive circuits on a Bumatritas substrate for liquid crystal display devices.
  • FIG. 1 is a plan view of a TFT configured in a TFT circuit according to Embodiment 1 of the present invention.
  • FIG. 2 is a plan view of a TFT configured in a TFT circuit according to Embodiment 2 of the present invention.
  • FIG. 3 is a plan view of a TFT configured in a TFT circuit according to Embodiment 3 of the present invention.
  • FIG. 4 is a plan view of a TFT configured in a TFT circuit according to Embodiment 4 of the present invention.
  • FIG. 5 is a plan view of a TFT configured in a TFT circuit according to a fifth embodiment of the present invention.
  • FIG. 6 is a plan view of a CMOS inverter circuit according to Embodiment 6 of the present invention.
  • FIG. 7A is a plan view of a CMOS inverter circuit according to Embodiment 7 of the present invention, and
  • FIG. 7B is an explanatory diagram when increasing the heat radiation efficiency of other wiring.
  • FIG. 8 is a block diagram schematically illustrating a configuration of an active matrix substrate of a liquid crystal display device.
  • FIG. 9A is a circuit diagram of a CMOS inverter circuit configured as a data side drive circuit or a drive side drive circuit on the active matrix substrate shown in FIG. 8, and FIG. 9B is a circuit diagram of the CMOS inverter circuit.
  • FIG. 3 is a plan view showing a TFT and a wiring layer constituting the semiconductor device.
  • FIG. 10 is an enlarged plan view showing one of the pixel regions partitioned on the active matrix substrate shown in FIG.
  • FIG. 11 is a cross-sectional view of three types of TFTs and storage capacitors configured on the active matrix substrate shown in FIG.
  • FIG. 12 is a sectional view illustrating an example of a method of manufacturing the active matrix substrate shown in FIG.
  • FIG. 13 is a process cross-sectional view showing each process performed after the process shown in FIG. 12 in the example of the method for manufacturing the active matrix substrate shown in FIG. 11.
  • FIG. 14 is a plan view of a conventional TFT.
  • FIG. 15 is a plan view of a TFT configured in a conventional TFT circuit.
  • FIG. 16 is a plan view of an example of a liquid crystal display device using the present invention.
  • FIG. 17 is a cross-sectional view taken along the line HH ′ of FIG.
  • FIG. 18 is a block diagram showing a schematic configuration of an embodiment of an electronic device according to the present invention.
  • FIG. 19 is a front view showing a personal computer as an example of the electronic apparatus.
  • FIG. 20 is an exploded perspective view showing a pager as an example of the electronic apparatus.
  • FIG. 21 is a perspective view showing a station manager display device using TCP as an example of an electronic device.
  • FIG. 22 is a conceptual diagram showing a prism optical system for synthesizing RGB three-color lights of a liquid crystal projector. N-type TFT for 1 A drive circuit
  • FIG. 1 is an explanatory diagram showing an enlarged plan view of a TFT used in the TFT circuit according to the first embodiment.
  • a channel region 17 facing a gate electrode 15 via a gate insulating film (not shown), and a source / drain region 12 connected to the channel region 17 are formed.
  • the gate electrode 15 is provided with extended portions 15 1 (radiation extending portions) that project laterally from both end portions along the channel length direction.
  • Reference numeral 19 denotes a contact hole for electrically connecting a wiring layer (not shown) such as a source / drain wiring layer or a gate wiring layer to the source / drain region 12 and the gate electrode 15.
  • the gate electrode 15 made of a metal film (aluminum layer / conductive film) having higher thermal conductivity than the silicon oxide film / silicon film is provided with the extended portion 15 1.
  • the area where heat can be dissipated is expanded in a plan view.
  • the extended portion 15 1 is provided in the gate electrode 15, the area of the side surface portion is also enlarged. That is, since the surface area of the gate electrode 15 is increased, the heat radiation efficiency of the TFT 1 is high. Therefore, even if the current flowing through TFT 1 is increased, the temperature rise of channel region 17 can be suppressed.
  • FIG. 2 is an explanatory diagram showing an enlarged plan view of the TFT used in the TFT circuit according to the second embodiment.
  • the gate electrode 15 extends from the center to the side extending along the channel length direction.
  • the part 15 2 (radiation extension) is provided.
  • the extended portion 152B is narrower than the channel width, and is located at a substantially central portion of the channel region 17 in the width direction.
  • Reference numeral 19 denotes a contact hole for electrically connecting the source / drain region 12 and the gate electrode 15 to a wiring layer (not shown) such as a source / drain wiring layer / gate wiring layer.
  • the TFT 1 is made of a metal film (aluminum layer Z conductive film) having higher thermal conductivity than the silicon oxide film and the silicon film. Since the gate electrode 15 is provided with the extension portion 152, the area capable of dissipating heat is expanded in plan view. In addition, since the extension portion 152 is provided in the gate electrode 15, the area of the side surface portion is also increased. That is, since the surface area of the gate electrode 15 is increased, the heat radiation efficiency of the TFT 1 is high. Therefore, even if the current flowing through the TFT 1 is increased, the temperature rise of the channel region 17 can be suppressed. In order to improve the structure of the TFT 1 in this manner, for example, FIG.
  • the extension portion 152 does not protrude from the formation region of the TFT 1, the high integration of the TFT 1 is not hindered.
  • FIG. 3 is an explanatory diagram showing an enlarged plan view of the TFT structure used in the TFT circuit according to the third embodiment.
  • the channel region 17 extends from the central portion thereof in the direction in which the gate electrode 15 extends (in the channel width direction).
  • extension 1 7 1 radiation extension
  • the extended portion 17 1 is narrower than the width of the gate electrode 15 and is located substantially at the center in the width direction of the gate electrode 15.
  • Reference numeral 19 denotes a contact phone for conductively connecting a wiring layer (not shown) such as a source-drain wiring layer or a gate wiring layer to the source / drain region 12 and the gate electrode 15.
  • the extended portion 17 1 is provided in the channel region 17 made of a silicon film (semiconductor film) having higher thermal conductivity than the silicon oxide film, so that the TFT 1 is planarly viewed. This means that the area where heat can be dissipated has been expanded. Further, since the extended portion 17 1 is provided in the channel region 17, the area of the side surface portion is also enlarged. That is, the surface area of the silicon film corresponding to the channel region 17 increases. As a result, the heat radiation efficiency of TFT 1 is high. Therefore, even if the current flowing through TF ⁇ 1 is increased, the temperature rise of channel region 17 can be suppressed.
  • a silicon film 20 ⁇ , 20 ⁇ is formed from the silicon film 200 in a process described later with reference to FIGS. 12 (A) and ( ⁇ ).
  • the number of manufacturing steps does not increase because it is only necessary to change the mask pattern at the time.c
  • the extended portion 17 1 does not protrude from the TFT 1 formation region to the last, the high integration of the TFT 1 is prevented. There is no.
  • FIG. 4 is an explanatory diagram showing an enlarged plan view of the TFT used in the TFT circuit according to the fourth embodiment.
  • the source / drain region 12 has the extending direction of the gate electrode 15 from both ends thereof.
  • Reference numeral 19 denotes a contact hole for conductively connecting a wiring layer (not shown) such as a source / drain wiring layer / gate wiring layer to the source / drain region 12 and the gate electrode 15.
  • the extended portion 123 is provided in the source / drain region 12 made of a silicon film having higher thermal conductivity than the silicon oxide film.
  • the possible area has been expanded.
  • the extended portion 123 is provided in the source / drain region 12, the area of the side surface portion is also extended. That is, since the surface area of the source / drain region 12 is increased, the heat radiation efficiency of the TFT 1 is high. Therefore, even if the current flowing through the TFT 1 is increased, the temperature rise of the channel region 17 can be suppressed.
  • the silicon film 20A and the silicon film 20A and 2OB are removed from the silicon film 200. Since it is only necessary to change the mask pattern when forming, the number of manufacturing steps does not increase.
  • FIG. 5 is an explanatory diagram showing an enlarged plan structure of a TFT used in the TFT circuit according to the fifth embodiment.
  • the gate electrode 15 As in the first embodiment, an extended portion 151 (radiation extending portion) that protrudes laterally from the end portion is provided. Therefore, in the TFT 1, the extended portion 15 1 is provided on the gate electrode 15 made of a metal film having higher thermal conductivity than a silicon oxide film or a silicon film, so that the surface area of the gate electrode 15 is increased.
  • the heat radiation efficiency of the TFT 1 is higher c, in this embodiment, with respect to extension 1 5 1 of the gate electrode 1 5, the surface side of the layer insulating film (not shown.) 3 formed in the The wiring layer (gate wiring layer Z not shown) is electrically connected through the contact hole 19.
  • the lower layer side of the TFT 1 has a low thermal conductivity glass substrate, so the heat radiation efficiency from the TFT 1 to the lower side is low, whereas the wiring layer is the upper layer of the interlayer insulating film 51. Since it is made of a metal layer on the side, it has high heat conduction and heat dissipation efficiency. Therefore, in this embodiment, since the contact area between the gate electrode 15 and the wiring layer is large, heat is efficiently transferred from the gate electrode 15 to the wiring layer, and heat is efficiently radiated from the wiring layer. Temperature rise can be prevented.
  • extended portions 1 2 3 extended portions for heat dissipation projecting laterally from both end portions along the direction in which the gate electrode 15 extends. Is provided. Therefore, in the TFT 1, the source / drain region 12 made of a silicon film having a higher thermal conductivity than the silicon oxide film is provided with the extended portion 123, so that the surface area of the source / drain region 12 is increased. The heat dissipation efficiency of TFT 1 is high due to the expansion.
  • the extended portion 123 of the source / drain region 12 is connected to the wiring layer (3) through three contact holes 19 formed in the interlayer insulating film (not shown) on the surface side.
  • the source / drain wiring layer Z (not shown) is electrically connected.
  • the lower layer side of TFT 1 has a low thermal conductivity glass substrate, so the heat radiation efficiency from TFT 1 to the lower side is low, while the wiring layer is the upper layer side of the interlayer insulating film.
  • it since it is composed of a metal layer, its heat conduction efficiency and heat radiation efficiency are high.
  • the heat is efficiently transferred from the source / drain region 12 to the wiring layer and the heat is efficiently radiated from the wiring layer because the contact area between the source / drain region 12 and the wiring layer is large. Therefore, it is possible to prevent the temperature of the TFT 1 from rising.
  • three contact holes are provided for the extended portions of the source and drain regions and the extended portion of the gate electrode, respectively.
  • the number of contact holes is not limited, and a plurality of contact holes can be connected. Two large contact holes.
  • FIG. 6 is an explanatory diagram showing an enlarged plan structure of the CMOS inverter circuit according to the sixth embodiment.
  • the voltage Vdd is supplied to the drain region 12 B in any P-type TFT 1 B constituting the CMOS circuit 81 in each stage. It is electrically connected to the wiring layer 80 1 (source and drain wiring layers) made of an aluminum layer through the contact hole 19, and in any N-type TFT 1 A, the source region 12 A has the voltage Vss. It is electrically connected via a contact hole 19 to a wiring layer 802 (source and drain wiring layers) made of an aluminum layer to be supplied.
  • Gate electrodes 15 A and 15 B composed of aluminum layers of N-type and P-type TFTs 1 A and 1 B at each stage are connected to input / output wiring layers 808 3 through contact holes 19. (Gate wiring layer), and this wiring layer 803 forms the source region 12 A of the N-type TFT 1 A in the N-type and P-type TFTs 1 A and 1 B constituting the CMOS circuit 81 in the preceding stage. And a drain region 12 B of the P-type TFT 1 B via a contact hole 19.
  • the silicon films constituting the source / drain regions 12A and 12B and the channel regions 17A and 17B are not island-shaped independently for each TFT, but are of the same conductivity type TFT 1A.
  • the source'drain regions 1 2A are connected to each other by an extended portion 125A extended from the source'drain regions 12A, and the source / drain regions 1 2B of the same conductivity type TFT 1B are connected to each other.
  • the structure is connected by an extended portion 125B extended from the drain region 12B.
  • the silicon film formed integrally with the source / drain regions 12A and 12B is made conductive integrally with the source / drain regions 12A and 12B.
  • the source / drain regions 12A and the source / drain regions 12B are in a state of being connected both geometrically and electrically. Therefore, the extension Each of the 125A and 125B has a function as a redundant wiring for the wiring layers 801 and 802 and a function to reduce the wiring resistance.
  • the source ′ and the drain region 12A and 12B which are made of a silicon film having higher thermal conductivity than a silicon oxide film, have extended portions 125A and 125B.
  • the area capable of dissipating heat has been expanded.
  • the extended portions 125A and 125B are provided in the source and drain regions 12A and 12B, the area of the side surface portion is also extended. That is, the heat radiation efficiency of the TFTs 1A and IB is high because the surface area of the source and drain regions 12A and 12B is increased.
  • the silicon films 20A and 20B are patterned from the silicon film 200. Since it is only necessary to change the mask pattern when forming the ridge, the number of manufacturing steps does not increase.
  • extension portions 125 A, 1258 and the wiring layers 801, 802 are shown shifted from each other to make it easier to understand the existence of the extension portions 125 A, 125 B.
  • FIG. 7A is an explanatory diagram showing an enlarged plan structure of the CMOS inverter circuit according to the seventh embodiment.
  • the wiring layer 80 1 source / drain wiring layer for electrically connecting the source / drain regions 12 B of the P-type TFT 1 B and the N-type TFT 1 A
  • extension portions 88 1 and 88 2 radiatation extension portions
  • extension parts 88 1 and 88 2 are provided, This means that the surface area has been expanded. That is, since the surface area of the wiring layers 801 and 802 is enlarged, the heat radiation efficiency therefrom is high. Therefore, when heat from the TFTs 1A and IB is transmitted to the wiring layers 801 and 802 via the source and drain regions 12A and 12B, the heat is efficiently radiated therefrom.
  • extension portions 88 1 and 882 are formed in the wiring layers 801 and 802 .
  • N-type and P-type TFTs 1 A and IB gate electrodes 15 A and 15 B A similar heat-radiating extension may be formed on the wiring layer 803 (gate wiring layer) electrically connected to the semiconductor device.
  • other wiring layers 804 may be formed with an extended portion 884 for heat radiation.
  • the position and shape of the expanded portion there is no limitation on the position and shape of the expanded portion as long as the heat radiation efficiency can be increased.
  • the first to seventh embodiments have been described by exemplifying ones each having a characteristic portion, the first to seventh embodiments may be arbitrarily combined.
  • the heat radiation efficiency from the TFT can be improved without increasing the number of manufacturing steps. Can be enhanced.
  • the CMOS inverter circuit 80 having the structure according to the sixth or seventh embodiment or a combination thereof even when the TFT 1 having the structure according to the first to fifth embodiments is used, the number of manufacturing processes is not increased. In addition, the heat radiation efficiency in the TFT circuit can be improved.
  • FIG. 8 is a block diagram schematically illustrating a configuration of an active matrix substrate of a liquid crystal display device.
  • a signal line 90 and a scanning line 91 made of a metal film such as aluminum are formed on a transparent substrate such as glass.
  • a pixel area is formed, and there is a liquid crystal capacitor 94 (liquid crystal cell) to which an image signal is input via a TFT 1 C for the pixel.
  • a data side drive circuit 82 (TFT circuit) including a shift register 84, a level shifter 85, a video line 87, and an analog switch 86 is configured.
  • a scanning side drive circuit 83 (TFT circuit) including a shift register 88 and a level shifter 89 is configured.
  • a storage capacitor 4 is formed between the pixel region and the preceding scanning line 91, and the storage capacitor 4 has a function of improving the charge holding characteristics of the liquid crystal capacitor 94.
  • CMOS circuit 8 is composed of an N-type TFT 1A and a P-type TFT 1B. 1 is configured.
  • CMOS circuit 81 constitutes an inverter circuit with one stage or two or more stages.
  • FIG. 9 (B) shows an example of a basic planar structure of the CMOS inverter circuit 80 constituting the data-side and the drive-side drive circuits.
  • the source and drain regions 12 A and 12 B are formed of an aluminum layer to which the voltage Vdd is supplied.
  • 80 1 source / drain wiring layer
  • 80 1 source / drain wiring layer
  • the voltage Vss is applied to the source / drain regions 12A and 12B. It is electrically connected via a contact hole 19 to the supplied wiring layer 802 (source ⁇ drain wiring layer) composed of an aluminum layer.
  • gate electrodes 15 A and 15. B made of aluminum layers of N-type and P-type TFTs 1 A and 1 B at each stage are connected to input / output wiring layers 8 through contact holes 19. 03 (gate wiring layer), and this wiring layer 803 serves as the source and source of the N-type TFT 1 A in the P-type and N-type TFTs constituting the CMOS circuit 81 in the preceding stage. It is electrically connected to the rain regions 12A and 12B and the drain region 12B of the P-type TFT 1B via the contact hole 19.
  • each TFT is represented by a general structure, but the TFT circuit configured as described above is replaced with the wiring described in the sixth or seventh embodiment.
  • a CMOS inverter circuit with a structure can be used.
  • a TFT alone a TFT having the structure described in Embodiments 1 to 5 can be used.
  • the storage capacitor 4 is a lower electrode 41 made of a semiconductor film (silicon film) formed simultaneously with a semiconductor film (silicon film) for forming the pixel TFT 1C.
  • the lower electrode 41 overlaps the upper electrode 42 projecting from the previous scanning line 91 formed simultaneously with the gate electrode 15.
  • the storage capacitance 4 may be configured between the scanning line 91 and a dedicated capacitance line formed at the same time.
  • TFTs are formed in respective areas, and as shown in Fig. 11, each TFT can be manufactured in a common manufacturing process.
  • the P-type TFT 1B for the driving circuit, the N-type TFT 1A for the driving circuit, and the TFT 1C for the pixel have the same basic cross-sectional structure. That is, all of the TFTs 1A, 1B, and 1C are formed on the glass substrate 10 with a gate insulating film 13 made of a silicon oxide film with respect to the gate electrodes 15A, 15B, and 15C.
  • the channel regions 17 A, 17 B, and 17 C that face each other through the source and drain regions 12 A, 12 B, and the source connected to the channel regions 17 A, 17 B, and 17 C With 1 2 C.
  • the wiring layer 802 located on the upper layer side of the interlayer insulating film 51 made of a silicon oxide film has a contact hole 19 Structure electrically connected to source / drain region 1 2 A via It has become.
  • the P-type TFT 1B has a structure in which the wiring layer 801 located on the upper layer side of the interlayer insulating film 51 is electrically connected to the source / drain region 12B via the contact hole 19. I have.
  • the wiring layer 803 located on the upper layer side of the interlayer insulating film 51 is connected to the drain region 1 2 of the N-type TFT 1 A through the contact hole 19. It has a structure in which both the 2A and the drain region 122B of the P-type TFT 1B are electrically connected.
  • the data line 90 and the pixel electrode 44 located on the upper layer side of the interlayer insulating film 51 are electrically connected to the source / drain regions 12 C via the contact holes 19, respectively. It has a structure. Note that a base protective film 11 made of a silicon oxide film is formed on the front side of the glass substrate 10.
  • each process for forming each element is referred to each other.
  • each of the TFTs 1A, 1B, and 1C is formed as an LDD structure or an offset gate structure.
  • the TFTs 1A and 1B for the drive circuit are formed as an LDD structure or an offset gate structure, the reliability can be improved because the withstand voltage is improved.
  • the TFT 1C for the pixel is formed as an LDD structure or an offset gate structure, the quality of image display is improved because the off-leak current is reduced.
  • the present invention can be applied to any of these structures.
  • the heat dissipation efficiency from the drive circuit can be increased without increasing the number of manufacturing processes, so that each TFT 1A, 1B, 1C on the active matrix substrate can be used.
  • An example of the manufacturing method will be described with reference to FIGS.
  • a glass substrate 10 is composed of a silicon oxide film with a thickness of about 2000 ⁇ by plasma CVD using TEOS (tetraethoxysilane) and oxygen gas as source gases.
  • An underlayer protective film 11 is formed.
  • the temperature of the substrate 10 was set to 300 ° C, and the surface of A semiconductor film 200 made of a monolithic silicon film having a thickness of about 600 angstroms is formed by a plasma CVD method.
  • a crystallization step such as laser annealing or a solid phase growth method is performed on the semiconductor film 200 made of an amorphous silicon film to crystallize the semiconductor film 200 to a polysilicon film.
  • the beam length of the excimer laser is used 4 0 Omm of the line beam
  • the output intensity is, for example, 20 Om J Zc m 2.
  • the line beam is scanned so that a portion corresponding to 90% of the peak value of the laser intensity in the width direction overlaps with each region.
  • the semiconductor film 200 which has become a polysilicon film, is patterned using photolithography to form semiconductor films 20A, 20B, 20C, and 40.
  • the semiconductor films 20 A, 20 B, 20 C, and 40 form an N-type TFT 1 A for a driving circuit, a P-type TFT 1 B for a driving circuit, a TFT 1 C for a pixel, and a storage capacitor 4, respectively.
  • a low concentration impurity may be introduced for the purpose of adjusting the threshold value of the TFT (a channel doping step).
  • a gate insulating film 13 made of a silicon oxide film having a thickness of about 1,000 angstroms is formed by a method (gate insulating film forming step).
  • Fig. 12 (D) the entire area where the N-type TFT 1A for the driving circuit is to be formed is covered, and the P-type TFT 1B for the driving circuit and the TFT 1B for the pixel are formed.
  • a resist mask 91 A is formed to slightly cover the region where the gate electrode of C is to be formed.
  • phosphorus ions N-type impurities
  • cm 2 high concentration N-type impurity introduction step
  • the N-type TFT 1A for the drive circuit, the TFT 1C for the pixel, and the entire area where the storage capacitor 4 is to be formed are covered, and the drive circuit A resist mask 91 B is formed to slightly cover the region where the gate electrode of the P-type TFT 1 B is to be formed.
  • boron ions P-type impurities
  • cm 2 high concentration P-type impurity introduction step
  • the semiconductor films 20A, 20B, 20C, 40 are subjected to a rapid heating process using an arc clamp or a laser annealing process, and the semiconductor films 20A, 20B, Activate the impurities introduced at 20 C, 40 (rapid heat treatment process).
  • a conductive film 73 made of a metal film such as aluminum is formed by a sputtering method (conductive film forming step).
  • the conductive film 73 is patterned as shown in FIG. 13 (C), and the TFT of each TFT is formed.
  • the upper electrodes 42 of the gate electrodes 15A, 15B, 15C and the storage capacitor 4 are formed (gate electrode forming step).
  • the phosphine diluted with hydrogen gas (PH :! ), Etc. to introduce low-concentration phosphorus ions (N-type impurities) at a dose of about 1 ⁇ 10 3 cm 2 (low-concentration N-type impurity introduction step).
  • the semiconductor film 20 A, 20 hydrogen ions to C also about 2 X 1 0 1: is introduced at a dose of i c m_ 2. Portions where the impurities are not introduced become channel regions 17A and 17C.
  • an N-type TFT 1A for the driving circuit and an N-type TFT 1C for the pixel are formed on the same substrate 10, and these TFTs are composed of the source and drain regions 12A, 1A.
  • an N-type TFT 1A for the driving circuit, a TFT 1C for the pixel, and a resist mask 93B covering the storage capacitor 4 are formed.
  • a diluted diborane (beta 2 Eta beta) in scan introducing a low concentration of boron ions ([rho type impurity) at a dose of about 1 X 1 0 1 3 cm _ 2 ( low concentration P-type impurity introduction E).
  • Hydrogen ions are also introduced into the semiconductor film 20B at a dose of about 2 ⁇ 10 ′ : icm 2 .
  • the portion where the impurity is not introduced becomes the channel region 17B.
  • a P-type TFT 1 B for the drive circuit is formed on the substrate 10, and the TFT
  • TFT 1B has an offset gate structure.
  • an interlayer insulating film 51 made of a silicon oxide film having a thickness of about 500 ⁇ is formed by a plasma CVD method using TEOS (tetraethoxysilane) and oxygen gas as raw material gases.
  • TEOS tetraethoxysilane
  • contact holes 19 are formed in the interlayer insulating film 51, and thereafter, the respective wiring layers 81, 800, 803 and the pixel electrodes 44 are sequentially formed. I do.
  • FIG. FIG. 16 is a plan view
  • FIG. 17 is a sectional view taken along the line H—H ′ of FIG.
  • a screen display area defined by the plurality of pixel electrodes 11 that is, an area of the liquid crystal display panel where an image is actually displayed due to a change in the alignment state of the liquid crystal layer 5 °
  • a sealant 52 made of a photocurable resin is provided along the screen display area 54 as an example of a seal member that surrounds the liquid crystal layer 50 by bonding both substrates together.
  • the opposing substrate 20 is provided with a light-shielding peripheral partition 53 between the screen display area and the sealant 52.
  • a data line driving circuit 101 and mounting terminals 102 are provided in the area outside the sealant 52 along the lower side of the screen display area, and along the left and right sides of the screen display area.
  • the scanning line driving circuits 104 are provided on both sides of the screen display area. Further, on the upper side of the screen display area, a plurality of wirings 105 for connecting between the scanning line driving circuits 104 provided on the two sides on the left and right of the screen display area 54 are provided. Also, sealant At the four corners of 52, silver dots 106 made of a conductive agent for establishing electrical conduction between the active matrix substrate 10 and the counter substrate 20 are provided.
  • An electronic device configured using the liquid crystal display device of the above embodiment includes a display information output source 1000, a display information processing circuit 1002, a display drive circuit 1004, and a display panel such as a liquid crystal panel shown in FIG. It includes a panel 1006, a clock generation circuit 1008, and a power supply circuit 110.
  • the display information output source 1000 includes ROM, RAM, and other memories, and a tuning circuit that tunes and outputs television signals.
  • the display information output source 1000 displays video signals and the like based on the clock from the clock generation circuit 1008.
  • the display information processing circuit 1002 processes and outputs display information based on the clock from the clock generation circuit 1008.
  • the display information processing circuit 1002 can include, for example, an amplification / polarity inversion circuit, a phase expansion circuit, a rotation circuit, a gamma correction circuit, a clamp circuit, or the like.
  • the display drive circuit 1004 includes a drive circuit and a data drive circuit, and drives the liquid crystal panel 1006 for display.
  • the power supply circuit 110 supplies power to each of the above-described circuits.
  • Such electronic devices include a projector as shown in Fig. 22, a multimedia-compatible personal computer (PC) and an engineering workstation (EWS) as shown in Fig. 19, a pager as shown in Fig. 21, or a mobile phone.
  • Examples include a card processor, a television, a viewfinder type or monitor direct-view type video tape recorder, an electronic organizer, an electronic desk calculator, a car navigation device, a POS terminal, and a device having a touch panel.
  • FIG. 22 is a schematic configuration diagram showing a main part of the projection display device.
  • 1 4 1 0 is a light source
  • 1 4 1 3 is a dichroic mirror
  • 1 4 1 5, 1 4 1 6, 1 4 1 7 is a reflection mirror
  • Reference numerals 9, 14 20 and 14 20 denote a relay lens, 14 22, 14 23 and 14 24, a liquid crystal light valve, 14 25, a cross dichroic prism, and 26 a projection lens.
  • the light source 1410 includes a lamp 1411 such as a metal halide and a reflector 1412 that reflects light of the lamp.
  • the blue light / green light reflecting dichroic mirror 14 13 transmits red light of the white light flux from the light source 14 10 and reflects blue light and green light.
  • the transmitted red light is reflected by the reflection mirrors 14 17, and enters the red light liquid crystal light valve 22.
  • the green light of the color light reflected by the dichroic mirror 13 is reflected by the dichroic mirror 14 14 reflecting the green light, and is incident on the liquid crystal light valve for green light 144 2 3.
  • the blue light also passes through the second dichroic mirror 144.
  • a light guide means 21 consisting of a relay lens system including an entrance lens 14 18, a relay lens 14 19 and an exit lens 14 20 is used to prevent light loss due to a long optical path.
  • the blue light enters the liquid crystal light valve for blue light 1442 via this.
  • the three color lights modulated by the respective light valves are incident on the cross-dye Croitsk prism 1 425.
  • This prism has four right-angle prisms bonded together, and a dielectric multilayer film that reflects red light and a dielectric multilayer film that reflects blue light are formed in a cross shape on its inner surface.
  • the three color lights are combined by these dielectric multilayer films to form light representing a color image.
  • the combined light is projected on a screen 14427 by a projection lens 14426 as a projection optical system, and the image is enlarged and displayed.
  • the personal computer 120 shown in FIG. 19 has a main body 1204 provided with a keyboard 122 and a liquid crystal display screen 1206.
  • the pager 1300 shown in Fig. 20 is a light guide 1306 with a liquid crystal display substrate 1304 and a knock light 1306a in a metal frame 1302.
  • the circuit board 13 08, the first and second shield plates 13 10 and 13 2 and the two elastic conductors 13 14 and 13 16 and the film carrier tape 13 18 Have.
  • the two elastic conductors 13 14 and 13 16 and the film carrier tape 13 18 connect the liquid crystal display substrate 13 4 and the circuit board 13 08.
  • the liquid crystal display substrate 1344 is one in which liquid crystal is sealed between two transparent substrates 1304a and 1344b, thereby providing at least a dot matrix type liquid crystal display.
  • Display panel is configured.
  • a drive circuit 1004 shown in FIG. 20 or a display information processing circuit 1002 can be formed on one of the transparent substrates.
  • Circuits not mounted on the liquid crystal display substrate 1304 are external circuits of the liquid crystal display substrate. In the case of FIG. 23, they can be mounted on the circuit substrate 1308.
  • FIG. 20 shows the configuration of the pager, a circuit board 1308 is required in addition to the liquid crystal display substrate 134, but the liquid crystal display device is used as one component for electronic equipment.
  • the minimum unit of the liquid crystal display device is the liquid crystal display substrate 304.
  • a liquid crystal display substrate 1304 fixed to a metal frame 1302 serving as a housing can be used as a liquid crystal display device which is one component for electronic devices.
  • a liquid crystal display substrate 1304 and a light guide 1306 provided with a back light 1306a are incorporated in a metal frame 1302 to form a liquid crystal display device. Can be configured. Instead, as shown in FIG.
  • one of two transparent substrates 1304 a and 1304 b constituting the liquid crystal display substrate 1304 is provided with a polyimide tape 13 2 having a metal conductive film formed thereon.
  • a tape carrier package (TCP) 1320 on which an IC chip 1324 is mounted can be connected to 2 to be used as a liquid crystal display device, which is a component for electronic equipment.
  • the present invention is not limited to the above embodiments, and various modifications can be made within the scope of the present invention.
  • the present invention is not limited to the application to the driving of the above-described various liquid crystal panels, but is also applicable to an electroluminescent device and a plasma display device.
  • a TFT and a TFT circuit according to the present invention are characterized in that a heat dissipation extension is formed in a component portion formed of a conductive film or a semiconductor film. Therefore, according to the present invention, the surface area of the component is increased by the amount corresponding to the formation of the heat dissipating extension, and the heat dissipating efficiency therefrom is high. Therefore, even if the current flowing through the TFT is increased in the TFT circuit to improve its characteristics and performance, the temperature rise due to the self-heating of the TFT is small due to the high heat dissipation efficiency, and the characteristic deterioration and reliability No drop occurs.
  • the heat dissipating extension is an extension of the part that previously constituted the TFT circuit. Therefore, since the number of manufacturing steps does not increase, the manufacturing cost of the TFT circuit does not increase.

Landscapes

  • Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Chemical & Material Sciences (AREA)
  • Computer Hardware Design (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Materials Engineering (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Nonlinear Science (AREA)
  • Mathematical Physics (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Optics & Photonics (AREA)
  • Thin Film Transistor (AREA)
  • Liquid Crystal (AREA)

Description

薄膜トランジスタ及びそれを用いた液晶表示装置並びに電子機器
〔技術分野〕
本発明は、 薄膜トランジスタ (以下、 TFTという。 ) 及びそれを用いて回路 構成した駆動回路を備えるアクティブマ トリ クス基板を用いた液晶表示装置並び 糸田
に電子機器に関するものである。 さらに詳しくは、 T FTからの放熱効率を高め るための構造技術に関するものである。
〔背景技術〕
液晶表示装置用のアクティブマトリクス基板などに広く用いられている T FT および TFT回路は、 従来、 図 1 4及び図 1 5に示すように、 ゲート電極 1 5 Q、 ソース · ドレイン領域 1 2 Q、 およびチャネル領域 1 7 Qはいずれも側方へ張り 出すことなく、 略長方形の平面形状をもつように形成されている。 また、 図 1 5 の各 TFT 1 Qにおいて、 ソース ' ドレイン領域 1 2 Qおよびチャネル領域 1 7 Qを構成するシリコン膜は、 T F T毎に独立した島状にパターユングされた状態 にある。 ここで、 T FTから各種の T FT回路を構成する際には等幅に形成され た配線層 80 1 Qを用いて T F T同士を配線接続している。
しかし、 従来構造の T F T回路において、 その特性 '性能の向上のために T F T 1 Qに流れる電流をアップすると、 TFT 1 Qの自己発熱によるチャネル領域 1 7 Qの温度上昇が大きくなるため、 特性の劣化や信頼性の低下が生じるという 問題点がある。
そこで、 T FT 1 Qを構成する各層間に熱伝導性の高い層を付加し、 それを放 熱層として利用して T FTの温度上昇を抑える方法が考えられる。 しカゝし、 この 方法によると、 アクティブマ トリ クス基板などを製造する際に、 放熱層として用 いる膜を形成する工程と、 それをパターユングする工程とが増えてしまうという 問題点がある。 このような製造工程の増加は、 アクティブマ トリ クス基板などの 製造コストを高めることになるので好ましくない。
尚、 従来技術である第 1 4図及び図 1 5において、 コンタク トホール 1 9は等 幅に形成されたソースまたはドレインまたはゲートの各領域内に形成されている が、 コンタク トホールほ一辺が等幅のソースまたはドレインまたはゲート領域よ り大きい場合にはコンタク トホールの周辺だけ前記各領域を等幅部分より大きく することがあつたが、 放熱特性を考慮したものではなく、 従って、 放熱特性を向 上できるものではなかった。
以上の問題点に鑑みて、 本発明の課題は、 製造工程数を増やすことなく放熱効 率を高めた構造とし、 T F Tに流す電流をアップしても特性劣化や信頼性低下の ない T F T回路、 およびそれを駆動回路に用いたアクティブマトリクス基板を備 える液晶表示装置を提供することにある。
〔発明の開示〕
上記課題を解決するために、 本発明では、 基板の表面側においてゲート電極に 対してゲート絶縁膜を介して対峙するチヤネル領域、 および該チヤネル領域に接 続するソース · ドレイン領域を備える T F Tと、 前記ソース · ドレイン領域に電 気的接続するソース · ドレイン配線層と、 前記ゲート電極に電気的接続するゲー ト配線層とを有する T F Tにおいて、 該 T F Tの各構成部分のうち、 導電膜また は半導体膜から構成された少なく とも 1つの構成部分には、 放熱用拡張部が形成 されていることを特徴とする。
すなわち、 T F Tに新たな層を追加するのではなく、 T F Tの各構成部分を部 分的に拡張することによって、 T F Tからの放熱効率を高めることを特徴とする c 本発明では、 T F Tの各構成部分のうち、 導電膜または半導体膜から構成され た少なく とも 1つの構成部分には放熱用拡張部が形成されているので、 平面的に みると、 放熱可能な面積が拡張されたことになる。 また、 拡張部分を設けたので、 その側面部分の面積も拡張されたことになる。 すなわち、 構成部分の表面積を拡 大した分、 そこからの放熱効率が高い。 しかも、 放熱用に拡張した部分は、 導電 膜や半導体膜といった絶縁膜からみて熱伝導性の高い膜で構成されているので、 拡張部分から効率よく放熱することができる。 さらに、 放熱用の拡張部分は、 あ くまで T F Tを従来から構成していた部分を拡張した部分である。 従って、 放熱 用の拡張部分を設けるといっても、 製造工程数が増えない。 それ故、 T F Tの製 造コストは上昇しない。
本発明において、 前記放熱用拡張部は前記ゲート電極から側方への拡張部分と して構成することがある。
たとえば、 前記ゲート電極の拡張部分は、 該ゲート電極の少なく とも一方の端 部に形成されていることがある。 この場合には、 前記ゲート電極の拡張部分には、 複数のコンタク トホールを介してゲート配線層が電気的接続していることが好ま しい。 このように構成すると、 ゲート電極からゲート配線層に効率よく熱伝達を 行うことができるので、 放熱効果が高い。
また、 前記ゲート電極の拡張部分は、 前記チャネル領域に重畳する領域内に形 成されていることがある。 このように構成すると、 ゲート電極の拡張部分は T F Tの形成領域からはみ出ないので、 T F Tの高集積化を妨げない。 この場合に、 前記ゲート電極の拡張部分は、 前記チャネル領域の幅方向における略中央領域に 相当する位置に形成されていることが好ましい。 このように構成すると、 チヤネ ル領域の幅方向において発熱が最も顕著である部分での放熱効率を高めることに なるので、 その効果が高い。
本発明において、 前記放熱用拡張部は、 前記チャネル領域から側方への拡張部 分として構成することもある。 この場合には、 前記チャネル領域の拡張部分は、 前記ゲート電極に重畳する領域内に形成されていることが好ましい。 このように 構成すると、 チャネル領域からの拡張部分は T F Tの形成領域からはみ出ないの で、 T F Tの高集積化を妨げない。
本発明において、 前記放熱用拡張部は、 前記ソース · ドレイン領域から側方へ の拡張部分として構成することもできる。 この場合に、 前記ソース · ドレイン領 域の拡張部分には複数のコンタク トホールを介してソース · ドレイン配線層が電 気的接続していることが好ましい。 このように構成すると、 ソース ' ドレイン領 域からソース · ドレイン配線層に効率よく熱伝達を行うことができるので、 放熱 効果が高い。 本発明において、 前記放熱用拡張部は、 逆導電型の前記 T FTによって構成さ れた CMO Sィンバータ回路において各 CMO S回路間で前記 T F Tのソース . ドレイン領域同士を接続するように前記ソース · ドレイン領域から側方に拡張さ れた拡張部分として構成してもよい。 この場合には、 前記放熱用拡張部は、 該拡 張部自身が接続するソース · ドレイン領域と同一の不純物により導電化されてい ることが好ましい。 このように構成すると、 放熱用拡張部自身が冗長配線として の機能を発揮することになる。 また、 前記放熱用拡張部は、 各 CMO S回路間で 前記 TFTのソース ' ドレイン領域同士を接続する前記ソース ' ドレイン配線層 と重畳する領域内に形成されていることが好ましい。 このように構成すると、 放 熱用拡張部は、 ソース ' ドレイン配線層からはみ出ないので、 CMOSインバー タ回路の高集積化を妨げない。
本発明において、 前記放熱用拡張部は、 前記ソース · ドレイン配線層および前 記ゲート配線層のうちの少なく とも一方の配線層から側方への拡張部分として構 成することもある。
このようにして放熱効率を高めた T FTについては、 それを液晶表示装置用の ブマトリタス基板上において駆動回路を構成するのに適している。
〔図面の簡単な説明〕
図 1は本発明の実施の形態 1に係る T FT回路に構成した T FTの平面図で ある。
図 2は本発明の実施の形態 2に係る T F T回路に構成した T F Tの平面図で ある。
図 3は本発明の実施の形態 3に係る T F T回路に構成した TF Tの平面図で ある。
図 4は本発明の実施の形態 4に係る TFT回路に構成した TFTの平面図で ある。
図 5は本発明の実施の形態 5に係る T F T回路に構成した T F Tの平面図で める。
図 6は本発明の実施の形態 6に係る CMO Sインバータ回路の平面図である。 図 7は (A) は、 本発明の実施の形態 7に係る CMO Sインバータ回路の平 面図、 (B) は、 その他の配線において放熱効率を高めるときの説明図である。
図 8は液晶表示装置のアクティブマトリクス基板の構成を模式的に示すプロ ック図である。
図 9は (A) は、 図 8に示すアクティブマトリクス基板において、 そのデー タ側駆動回路または走查側駆動回路に構成されている CMOSインバータ回路の 回路図、 (B) は、 この CMOSインバータ回路を構成する T FTおよび配線層 を示す平面図である。
図 1 0は図 8に示すアクティブマトリクス基板に区画された画素領域の 1つ を拡大して示す平面図である。
図 1 1は図 8に示すアクティブマトリクス基板に構成される 3種類の TFT および保持容量の断面図である。
図 1 2は図 1 1に示すアクティブマトリタス基板の製造方法の一例を示すェ 程断面図である。
図 1 3は図 1 1に示すアクティブマトリクス基板の製造方法の一例において、 図 1 2に示す工程に続いて行う各工程を示す工程断面図である。
図 1 4は従来の TF Tの平面図である。
図 1 5は従来の T FT回路に構成した T FTの平面図である。
図 1 6は本発明を用いた液晶表示装置の一例の平面図である。
図 1 7は図 1 6の H— H' 断面図である。
図 1 8は本発明による電子機器の実施の形態の概略構成を示すプロック図で める。
図 1 9は電子機器の一例としてのパーソナルコンピュータを示す成面図であ る。
図 20は電子機器の一例としてのページャを示す分解斜視図である。
図 2 1は電子機器の一例としての TCPを用いた駅長表示装置を示す斜視図 である。
図 22は液晶プロジェクタの RGBの 3色光を合成するプリズム光学系を示 す概念図である。 1 A 駆動回路用の N型の TFT
I B 駆動回路用の P型の TFT
1 C 画素用の N型の T F T
4 保持容量
1 0 基板
1 2、 1 2Α、 1 2 Β、 1 2 C ソース · ドレイン領域
1 7、 1 7A、 1 7 B、 1 7 C チャネル領域
1 3 · · ·ゲート絶縁膜
1 5、 1 5 A、 1 5 B、 1 5 C ゲート電極
1 9 コンタク トホーノレ
20A、 20 B、 20 C、 40、 200 · · · 半導体膜
5 1 層間絶縁膜
72、 7 3 · · ♦導電膜
80 CMOSインバータ回路 (TFT回路)
8 1 CMOS回路 (TFT回路)
1 5 1 ゲート電極の放熱用拡張部分
1 23 ソース . ドレイン領域の放熱用拡張部分
1 25 ソース · ドレイン領域の放熱用拡張部分
1 7 1 チャネル領域の放熱用拡張部分
80 1、 80 2 配線層 (ソース ' ドレイン配線層)
803 配線層 (ゲート配線層)
804 配線層
88 1、 88 2、 88 3、 8 84 配線層の放熱用拡張部分 〔発明を実施するための最良の形態〕
図面を参照して本発明の実施の形態を説明する。 なお、 以下の説明では、 説明 の重複を避けるために、 共通する機能を有する部分には同一の符号を付してある t [実施の形態 1 ] 図 1は、 実施の形態 1に係る T F T回路に用いた T F Tの平面構造を拡大して 示す説明図である。 この図に示す T F T 1では、 ゲート電極 1 5に対してゲート 絶縁膜 (図示せず。 ) を介して対峙するチャネル領域 1 7、 およびこのチャネル 領域 1 7に接続するソース · ドレイン領域 1 2のうち、 ゲート電極 1 5にはその 両端部分からチャネル長方向に沿って側方に張り出す拡張部分 1 5 1 (放熱用拡 張部) を設けてある。 1 9は、 ソース ' ドレイン領域 1 2およびゲート電極 1 5 にソース · ドレイン配線層やゲー ト配線層などの配線層 (図示せず。 ) が導電接 続するためのコンタク トホールである。
このように構成した T F T 1では、 シリコン酸化膜ゃシリコン膜と比較して熱 伝導性の高い金属膜 (アルミニウム層/導電膜) からなるゲート電極 1 5に拡張 部分 1 5 1を設けてあるので、 平面的にみると放熱可能な面積が拡張されている。 また、 ゲート電極 1 5に拡張部分 1 5 1を設けたので、 その側面部分の面積も拡 張されたことになる。 すなわち、 ゲート電極 1 5の表面積が拡大された分、 T F T 1の放熱効率が高い。 それ故、 T F T 1に流す電流をアップしても、 チャネル 領域 1 7の温度上昇を抑えることができる。 しかも、 このように T F T 1の構造 を改良するにあたっては、 たとえば図 1 3 ( B ) 、 ( C ) を参照して後述するェ 程においてレジス トマスク 9 2のパターンを変更するだけでよいので、 製造工程 数は増えない。
[実施の形態 2 ]
図 2は、 実施の形態 2に係る T F T回路に用いた T F Tの平面構造を拡大して 示す説明図である。 この図に示す T F T 1では、 ゲート電極 1 5、 チャネル領域 1 7、 およびソース . ドレイン領域 1 2のうち、 ゲート電極 1 5にはその中央部 分からチャネル長方向に沿って側方に張り出す拡張部分 1 5 2 (放熱用拡張部) を設けてある。 ここで、 拡張部分 1 5 2 Bは、 チャネル幅よりも狭く、 かつ、 チ ャネル領域 1 7の幅方向における略中央部分に位置する。 1 9は、 ソース · ドレ ィン領域 1 2およびゲート電極 1 5にソース ' ドレイン配線層ゃゲート配線層な どの配線層 (図示せず。 ) が導電接続するためのコンタク トホールである。
このように構成した T F T 1でも、 実施の形態 1と同様、 シリコン酸化膜ゃシ リコン膜と比較して熱伝導性の高い金属膜 (アルミニウム層 Z導電膜) からなる ゲート電極 1 5に拡張部分 1 5 2を設けてあるので、 平面的にみると、 放熱可能 な面積が拡張されたことになる。 また、 ゲート電極 1 5に拡張部分 1 52を設け たので、 その側面部分の面積も拡張されたことになる。 すなわち、 ゲート電極 1 5の表面積が拡大された分、 T F T 1の放熱効率が高い。 それ故、 TFT 1に流 す電流をアップしても、 チャネル領域 1 7の温度上昇を抑えることができる。 し かも、 このように T F T 1の構造を改良するにあたっても、 たとえば図 1 3 (B) 、
(C) を参照して後述する工程においてレジス トマスク 9 2のパターンを変更す るだけでよいので、 製造工程数は増えない。
さらに、 ゲート電極 1 5からチャネル領域 1 7の幅方向における中央部分で張 り出すように、 チャネル幅よりも狭い拡張部分 1 5 2を設けてあるので、 チヤネ ル幅方向において発熱が最も顕著である中央部分での放熱効率を高めることにな る。 それ故、 TFT 1の温度上昇を抑える効果が高い。
また、 拡張部分 1 52はあくまで T F T 1の形成領域からはみ出していないの で、 T F T 1の高集積化を妨げることがない。
[実施の形態 3]
図 3は、 実施の形態 3に係る T F T回路に用いた T F Tの平面構造を拡大して 示す説明図である。 この図に示す T F T 1では、 ゲート電極 1 5、 チャネル領域 1 7、 およびソース ' ドレイン領域 1 2のうち、 チャネル領域 1 7にはその中央 部分からゲート電極 1 5の延設方向 (チャネル幅方向) に沿って側方に張り出す 拡張部分 1 7 1 (放熱用拡張部) を設けてある。 ここで、 拡張部分 1 7 1は、 ゲ ート電極 1 5の幅よりも狭く、 かつ、 ゲート電極 1 5の幅方向における略中央部 分に位置する。 1 9は、 ソース ' ドレイン領域 1 2およびゲート電極 1 5にソー ス - ドレイン配線層やゲート配線層などの配線層 (図示せず。 ) が導電接続する ためのコンタク トホーノレである。
このように構成した TFT 1では、 シリコン酸化膜と比較して熱伝導性の高い シリ コン膜 (半導体膜) からなるチャネル領域 1 7に拡張部分 1 7 1を設けてあ るので、 平面的にみると、 放熱可能な面積が拡張されたことになる。 また、 チヤ ネル領域 1 7に拡張部分 1 7 1を設けたので、 その側面部分の面積も拡張された ことになる。 すなわち、 チャネル領域 1 7に相当するシリ コン膜の表面積が拡大 された分、 T F T 1の放熱効率が高い。 それ故、 T F Τ 1に流す電流をアップし ても、 チャネル領域 1 7の温度上昇を抑えることができる。 しかも、 このように TFT 1の構造を改良するにあたっては、 たとえば図 1 2 (A) 、 (Β) を参照 して後述する工程においてシリコン膜 200からシリ コン膜 20 Α、 20 Βを形 成するときのマスクパターンを変更するだけでよいので、 製造工程数は増えない c また、 拡張部分 1 7 1はあくまで TFT 1の形成領域からはみ出していないの で、 T FT 1の高集積化を妨げることがない。
[実施の形態 4]
図 4は、 実施の形態 4に係る TF T回路に用いた T FTの平面構造を拡大して 示す説明図である。 この図に示す T F T 1では、 ゲート電極 1 5、 チャネル領域 1 7、 およびソース · ドレイン領域 1 2のうち、 ソース · ドレイン領域 1 2には その両端部分からゲ一ト電極 1 5の延設方向に沿って側方に張り出す拡張部分 1 23 (放熱用拡張部) を設けてある。 1 9は、 ソース ' ドレイン領域 1 2および ゲート電極 1 5にソース · ドレイン配線層ゃゲート配線層などの配線層 (図示せ ず。 ) が導電接続するためのコンタク トホールである。
このように構成した T F T 1では、 シリコン酸化膜と比較して熱伝導性の高い シリコン膜からなるソース · ドレイン領域 1 2に拡張部分 1 23を設けてあるの で、 平面的にみると、 放熱可能な面積が拡張されたことになる。 また、 ソース ' ドレイン領域 1 2に拡張部分 1 2 3を設けたので、 その側面部分の面積も拡張さ れたことになる。 すなわち、 ソース ' ドレイン領域 1 2の表面積が拡大された分、 T F T 1の放熱効率が高い。 それ故、 T FT 1に流す電流をアップしても、 チヤ ネル領域 1 7の温度上昇を抑えることができる。 しかも、 このように TFT 1の 構造を改良するにあたっては、 たとえば図 1 2 (A) 、 (B) を参照して後述す る工程において、 シリ コン膜 200からシリ コン膜 20 A、 2 O Bを形成すると きのマスクパターンを変更するだけでよいので、 製造工程数は増えない。
[実施の形態 5]
図 5は、 実施の形態 5に係る T F T回路に用いた T F Tの平面構造を拡大して 示す説明図である。 この図に示す T F T 1では、 ゲート電極 1 5、 チャネル領域 1 7、 およびソース · ドレイン領域 1 2のうち、 ゲート電極 1 5については、 実 施の形態 1 と同様、 その两端部分から側方に張り出す拡張部分 1 5 1 (放熱用拡 張部) を設けてある。 従って、 T F T 1では、 シリコン酸化膜やシリコン膜と比 較して熱伝導性の高い金属膜からなるゲート電極 1 5に拡張部分 1 5 1を設けて あるので、 ゲート電極 1 5の表面積が拡大された分、 T F T 1の放熱効率が高い c また、 本形態では、 ゲート電極 1 5の拡張部分 1 5 1に対し、 その表面側の層 間絶縁膜 (図示せず。 ) に形成した 3つのコンタク トホール 1 9を介して配線層 (ゲート配線層 Z図示せず。 ) が電気的接続する構造になっている。 ここで、 T F T 1の下層側は熱伝導度の低いガラス基板が存在しているので、 T F T 1から 下層側への放熱効率が低いのに対して、 配線層は、 層間絶縁膜 5 1の上層側にあ つて、 しかも金属層から構成されているので、 熱伝導効率および放熱効率が高い。 従って、 本形態では、 ゲート電極 1 5と配線層との接触面積が広い分、 ゲート電 極 1 5から配線層へ効率よく熱伝達され、 かつ、 配線層から効率よく放熱される ので、 T F T 1の温度上昇を防止することができる。
一方、 ソース ' ドレイン領域 1 2については、 実施の形態 4と同様、 その両端 部分からゲート電極 1 5の延設方向に沿って側方に張り出す拡張部分 1 2 3 (放 熱用拡張部) を設けてある。 従って、 T F T 1では、 シリ コン酸化膜と比較して 熱伝導性の高いシリコン膜からなるソース · ドレイン領域 1 2に拡張部分 1 2 3 を設けてあるので、 ソース ' ドレイン領域 1 2の表面積が拡大された分、 T F T 1の放熱効率が高い。
さらにまた、 本形態では、 ソース · ドレイン領域 1 2の拡張部分 1 2 3に対し、 その表面側の層間絶縁膜 (図示せず。 ) に形成した 3つのコンタク トホール 1 9 を介して配線層 (ソース · ドレイン配線層 Z図示せず。 ) が電気的接続する構造 になっている。 ここで、 T F T 1の下層側は熱伝導度の低いガラス基板が存在し ているので、 T F T 1から下層側への放熱効率が低いのに対して、 配線層は、 層 間絶縁膜の上層側にあって、 しかも金属層から構成されているので、 熱伝導効率 および放熱効率が高い。 従って、 本形態では、 ソース . ドレイン領域 1 2と配線 層との接触面積が広い分、 ソース ' ドレイン領域 1 2から配線層へ効率よく熱伝 達され、 かつ、 配線層から効率よく放熱されるので、 T F T 1の温度上昇を防止 することができる。 なお、 図 5では、 ソース . ドレイン領域の拡張部分及びゲート電極の拡張部分 にそれぞれ 3つのコンタク トホ一ルを設けているがコンタク トホールの数に制限 はなく、 また複数のコンタク トホールをつなげて 1つの大きなコンタク トホール としてもよレ、。
[実施の形態 6]
図 6は、 実施の形態 6に係る CMO Sインバータ回路の平面構造を拡大して示 す説明図である。 この図に示す CMO Sインバータ回路 80 (TFT回路) では、 各段において CMO S回路 8 1を構成するいずれの P型の T F T 1 Bにおいても、 ドレイン領域 1 2 Bは、 電圧 Vddが供給されるアルミニウム層からなる配線層 8 0 1 (ソース ' ドレイン配線層) にコンタク トホール 1 9を介して電気的接続し、 いずれの N型の T F T 1 Aにおいても、 ソース領域 1 2 Aは、 電圧 Vssが供給さ れるアルミニウム層からなる配線層 802 (ソース ' ドレイン配線層) にコンタ ク トホール 1 9を介して電気的接続している。
また、 各段の N型および P型の T F T 1 A、 1 Bのアルミニウム層からなるゲ ート電極 1 5 A、 1 5 Bは、 コンタク トホール 1 9を介して入出力用の配線層 8 03 (ゲート配線層) に電気的接続し、 この配線層 803は、 前段で CMOS回 路 8 1を構成する N型および P型の T F T 1 A、 1 Bにおいて N型 TFT 1 Aの ソース領域 1 2Aと P型 TFT 1 Bのドレイン領域 1 2 Bにコンタク トホール 1 9を介して電気的接続している。
本形態において、 ソース · ドレイン領域 1 2A、 1 2 Bおよびチャネル領域 1 7A、 1 7 Bを構成するシリ コン膜は TFT毎に独立した島状ではなく、 同じ導 電型の T FT 1 Aのソース ' ドレイン領域 1 2 A同士は、 ソース ' ドレイン領域 1 2 Aから拡張された拡張部分 1 2 5Aによって連結され、 同じ導電型の TFT 1 Bのソース · ドレイン領域 1 2 B同士は、 ソース · ドレイン領域 1 2 Bから拡 張された拡張部分 1 25 Bによって連結された構造になっている。 ここで、 拡張 部分 1 25A、 1 25 Bは、 ソース · ドレイン領域 1 2 A、 1 2 Bと一体に形成 されたシリコン膜がソース ' ドレイン領域 1 2 A、 1 2 Bと一体に導電化された ものであるため、 ソース ' ドレイン領域 1 2 A同士およびソース ' ドレイン領域 1 2 B同士は、 形状的にも電気的にも接続している状態にある。 従って、 拡張部 分 1 25 A、 1 2 5 Bは、 配線層 80 1、 80 2に対する冗長配線としての機能. および配線抵抗を低減するという機能も有している。
このように構成した CMOSインバータ回路 80では、 シリコン酸化膜と比較 して熱伝導性の高いシリ コン膜からなるソース ' ドレイン領域 1 2A、 1 2 Bに 拡張部分 1 2 5 A、 1 2 5 Bを設けてあるので、 平面的にみると、 放熱可能な面 積が拡張されたことになる。 また、 ソース ' ドレイン領域 1 2 A、 1 2 Bに拡張 部分 1 25A、 1 2 5 Bを設けたので、 その側面部分の面積も拡張されたことに なる。 すなわち、 ソース ' ドレイン領域 1 2A、 1 2 Bの表面積が拡大された分、 TFT 1 A、 I Bの放熱効率が高い。 しかも、 このように CMO Sインバータ回 路 80を改良するにあたっては、 たとえば図 1 2 (A) 、 (B) を参照して後述 する工程において、 シリコン膜 200からシリコン膜 20 A、 20 Bをパター二 ング形成するときのマスクパターンを変更するだけでよいので、 製造工程数は増 えない。
また、 図 6では拡張部分 1 25 A、 1 25 Bの存在をわかりやすいように、 拡 張部分 1 25 A、 1 258と配線層80 1、 80 2とをずらして表してあるが、 それらを完全に重畳させておけば拡張部分 1 2 5 A、 1 2 5 Bを形成しても、 C MO Sインバータ回路 80の高集積化を妨げないという利点がある。
[実施の形態 7]
図 7 (A) は、 実施の形態 7に係る CMO Sインバータ回路の平面構造を拡大 して示す説明図である。 この図に示す CMO Sインバータ回路 80では、 P型の TFT 1 Bのソース · ドレイン領域 1 2 B同士を電気的接続する配線層 80 1 (ソース . ドレイン配線層) 、 および N型の T F T 1 Aのソース ' ドレイン領域 1 2 A同士を電気的接続する配線層 802 (ソース . ドレイン配線層) のいずれ にも、 両側に張り出す拡張部分 88 1、 88 2 (放熱用拡張部) が形成されてい る。
このように構成した TFT 1 A、 I Bでは、 シリコン酸化膜やシリコン膜と比 較して熱伝導性の高い金属膜からなる配線層 80 1 , 802に両側に向けて拡が る拡張部分 88 1、 88 2を設けてあるので、 平面的にみると、 放熱可能な面積 が拡張されたことになる。 また、 拡張部分 88 1、 88 2を設けたので、 その側 面部分の面積も拡張されたことになる。 すなわち、 配線層 80 1、 8 02の表面 積が拡大された分、 そこからの放熱効率が高い。 従って、 TFT 1 A、 I Bから の熱は、 ソース ' ドレイン領域 1 2 A、 1 2 Bを介して配線層 80 1、 802に 伝達されると、 そこから効率よく放熱される。 このため、 TFT 1 A、 I Bの温 度上昇を防ぐことができる。 しかも、 このように CMO Sインバータ回路 80を 改良するにあたっては、 たとえば図 1 1を参照して後述する工程において、 各配 線層 80 1 , 802をパターユング形成する際のマスクパターンを変更するだけ でよいので、 製造工程数は増えない。
本形態では、 配線層 80 1、 80 2に拡張部分 88 1、 882を形成した場合 を例に説明したが、 N型および P型の T F T 1 A、 I Bのゲート電極 1 5 A、 1 5 Bに電気的接続する配線層 803 (ゲート配線層) に対して同様な放熱用の拡 張部分を形成してもよい。
また、 これらの配線層 80 1、 802、 80 3に限らず、 図 7 (B) に示すよ うに、 その他の配線層 804についても、 放熱用の拡張部分 884を形成しても よいことは勿論であり、 放熱効率を高めることができれば拡張部分の位置や形状 について限定はない。
[その他の実施の形態]
なお、 上記形態 1〜7については、 特徴部分を個々に備えたものを例に説明し たが、 上記の形態 1ないし 7を任意に組み合わせてもよい。 たとえば、 実施の形 態 6に係る CMO Sインバータ回路 80において、 実施の形態 7に係る配線層 8 0 1、 802を用いた場合でも、 製造工程数を増やすことなく、 T FTからの放 熱効率を高めることができる。 また、 実施の形態 6、 7、 あるいはそれらを組み 合わせた構造の CMO Sインバータ回路 80において、 実施の形態 1ないし 5に 係る構造の TFT 1を用いた場合にも、 製造工程数を増やすことなく、 TFT回 路での放熱効率を高めることができる。
[アクティブマトリクス基板への適用例]
図面を参照して、 本発明を液晶表示装置用のアクティブマトリクス基板に適用 した場合を説明する。
ブマトリタス基板の全体構成) 図 8は、 液晶表示装置のアクティブマトリクス基板の構成を模式的に示すプロ ック図である。
図 8に示すように、 液晶表示装置用のアクティブマ トリ クス基板では、 ガラス 製などの透明基板上に、 アルミニウムなどの金属膜からなる信号線 9 0および走 查線 9 1で区画形成された画素領域が構成され、 そこには、 画素用の TFT 1 C を介して画像信号が入力される液晶容量 94 (液晶セル) が存在する。 信号線 9 0に対しては、 シフトレジスタ 84、 レベルシフタ 8 5、 ビデオライン 8 7、 了 ナログスィッチ 8 6を備えるデータ側駆動回路 8 2 (TFT回路) が構成されて いる。 走査線 9 1に対しては、 シフ トレジスタ 88およびレベルシフタ 8 9を備 える走査側駆動回路 83 (TFT回路) が構成されている。 なお、 画素領域には、 前段の走査線 9 1 との間に保持容量 4が形成され、 この保持容量 4は、 液晶容量 94での電荷の保持特性を高める機能を有している。
(CMO Sィンバータ回路の基本構成)
データ側および走査側の駆動回路では、 図 9 (A) にたとえば 2段の CMOS ィンバータ回路 80を示すように、 N型の T F T 1 Aと P型の TFT 1 Bとによ つて CMO S回路 8 1が構成されている。 このような CMO S回路 8 1は、 1段 あるいは 2段以上でィンバータ回路を構成する。
図 9 (B) にデータ側および走查側の駆動回路を構成する CMO Sインバータ 回路 80の基本的な平面構造の一例を示してある。 この図に、 各段の CMOS回 路 8 1を構成するいずれの P型の T F T 1 Bにおいても、 ソース ' ドレイン領域 1 2A、 1 2 Bは、 電圧 Vddが供給されるアルミニウム層からなる配線層 80 1 (ソース . ドレイン配線層) にコンタク トホール 1 9を介して電気的接続し、 レヽ ずれの N型の T F T 1 Aにおいても、 ソース ' ドレイン領域 1 2 A、 1 2 Bは、 電圧 Vssが供給されるアルミニウム層からなる配線層 802 (ソース ♦ ドレイン 配線層) にコンタク トホール 1 9を介して電気的接続している。
また、 各段の N型および P型の T F T 1 A、 1 Bのアルミニウム層からなるゲ ート電極 1 5 A、 1 5. Bは、 コンタク トホール 1 9を介して入出力用の配線層 8 03 (ゲート配線層) に電気的接続し、 この配線層 803は、 前段で CMOS回 路 8 1を構成する P型および N型の T F Tにおいて N型 T F T 1 Aのソース · ド レイン領域 1 2A、 1 2 Bと P型 TFT 1 Bの ドレイン領域 1 2 Bにコンタク ト ホール 1 9を介して電気的接続している。
この図 9 (B) では、 各 T FTの構造や配線構造などについては一般的な構造 で表してあるが、 このように構成した T F T回路に対して、 実施の形態 6または 7で説明した配線構造の CMO Sインバータ回路を用いることができる。 また、 T FT単体としてみれば、 実施の形態 1ないし 5で説明した構造の T FTを用い ることができる。
(画素領域の基本構成)
図 1 0に示すように、 画素領域では、 画素用の T F T 1 Cのソース · ドレイン 領域 1 2 Cに対して、 データ線 90 (配線層) 、 および I TO膜からなる透明な 画素電極 44がコンタク トホール 1 9を介してそれぞれ電気的接続している。 ま た、 画素領域において、 保持容量 4は、 画素用 TFT 1 Cを形成するための半導 体膜 (シリ コン膜) と同時形成された半導体膜を導電化したものを下層側電極 4 1 とし、 この下層側電極 4 1に対して、 ゲート電極 1 5と同時形成された前段の 走査線 9 1から張り出した上層側電極 42が重なった状態にある。 なお、 保持容 量 4は、 走査線 9 1 と同時形成される専用の容量線との間に構成することもある c (各 T FTおよび保持容量の断面構造)
このように液晶表示装置に用いられるアクティブマトリタス基板では、 それぞ れの領域に T F Tが構成されるが、 いずれの T F Tも共通の製造工程の中で作り 込めるように、 図 1 1に示すように、 駆動回路用の P型の TFT 1 B、 駆動回路 用の N型の TFT 1 A、 および画素用の TFT 1 Cは、 基本的な断面構造が同一 である。 すなわち、 いずれの TFT 1 A、 1 B、 1 Cも、 ガラス基板 1 0上にお いて、 ゲート電極 1 5A、 1 5 B、 1 5 Cに対してシリコン酸化膜からなるゲー ト絶縁膜 1 3を介して対峙するチャネル領域 1 7 A、 1 7 B、 1 7 Cと、 このチ ャネル領域 1 7 A、 1 7 B、 1 7 Cに接続するソース ' ドレイン領域 1 2 A、 1 2 B、 1 2 Cとを備えている。
これらの TFT 1 A、 1 B、 1 Cのうち、 駆動回路用の N型の T F T 1 Aでは、 シリコン酸化膜からなる層間絶縁膜 5 1の上層側に位置する配線層 802がコン タクホール 1 9を介してソース · ドレイン領域 1 2 Aに電気的接続している構造 になっている。 P型の TFT 1 Bでは、 層間絶縁膜 5 1の上層側に位置する配線 層 80 1がコンタクホール 1 9を介してソース · ドレイン領域 1 2 Bに電気的接 続している構造になっている。 N型の TFT 1 Aと P型の TFT 1 Bとの間では, 層間絶縁膜 5 1の上層側に位置する配線層 803がコンタクホール 1 9を介して N型 T F T 1 Aのドレイン領域 1 2 2 Aと P型 T F T 1 Bのドレイン領域 1 22 Bの双方に電気的接続している構造になっている。
また、 画素用の TFT 1 Cでは、 層間絶縁膜 5 1の上層側に位置するデータ線 90および画素電極 44がコンタクホール 1 9を介してソース · ドレイン領域 1 2 Cにそれぞれ電気的接続している構造になっている。 なお、 ガラス基板 1 0の 表面側には、 シリ コン酸化膜からなる下地保護膜 1 1が形成されている。
このように構成したアクティブマトリタス基板では、 駆動回路用の N型および P型の TFT 1 A、 I Bと、 画素用の TFT 1 Cと、 保持容量 4とは、 いずれも 同じガラス基板 1 0上に形成されるだけでなく、 各素子を形成するための各工程 を互いに援用していくことになる。 その際に、 いずれの TFT 1 A、 1 B、 1 C も LDD構造またはオフセッ トゲート構造として形成することが好ましい。 駆動 回路用の T FT 1 A、 1 Bを LDD構造またはオフセッ トゲート構造として形成 すると、 その耐電圧が向上する分、 信頼性を向上することができる。 画素用の T FT 1 Cを LDD構造またはオフセッ トゲート構造として形成すると、 そのオフ リーク電流が低減する分、 画像表示の品位が向上する。 このようないずれの構造 であっても本発明を適用することは可能である。
(アクティブマトリタス基板の製造方法)
前述したいずれの形態においても、 製造工程数を増やすことなく駆動回路 (T FT) からの放熱効率を高めることを可能にしているので、 アクティブマトリク ス基板の各 TFT 1 A、 1 B、 1 Cの製造方法の一例を、 図 1 2、 図 1 3を参照 して説明する。
まず図 1 2 (A) に示すようにガラス製の基板 1 0に対して TEO S (テトラ ェトキシシラン) と酸素ガスなどを原料ガスとしてプラズマ CVD法により厚さ が約 2000オングストロームのシリコン酸化膜からなる下地保護膜 1 1を形成 する。 次に基板 1 0の温度を 300°Cに設定して、 下地保護膜 1 1の表面にブラ ズマ CVD法により厚さが約 600オングス トロームのァモノレファスのシリコン 膜からなる半導体膜 200を形成する。 次にアモルファスのシリ コン膜からなる 半導体膜 200に対して、 レーザァニールまたは固相成長法などの結晶化工程を 行い、 半導体膜 200をポリシリコン膜にまで結晶化しておく。
レーザァニール法では、 たとえば、 エキシマレーザのビーム長が 4 0 Ommの ラインビームを用い、 その出力強度はたとえば 20 Om J Zc m2 である。 ライ ンビームについてはその幅方向におけるレーザ強度のピーク値の 90 %に相当す る部分が各領域毎に重なるようにラインビームを走査していく。
次に図 1 2 (B) に示すように、 ポリシリ コン膜となった半導体膜 200をフ オ トリソグラフィ技術を用いてパターユングし、 半導体膜 20 A、 20 B、 20 C、 40を形成する。 半導体膜 20 A、 20 B、 20 C、 40は、 それぞれ駆動 回路用の N型の T F T 1 A、 駆動回路用の P型の T F T 1 B、 画素用の TFT 1 C、 保持容量 4を形成するための半導体膜である。 これまでの工程を行う間に、 TFTのしきい値を調整することを目的に低濃度の不純物を導入しておくことが ある (チャネルドープ工程) 。
次に図 1 2 (C) に示すように、 半導体膜 20 A、 20 B、 20 C、 40の表 面に対して、 TEOS (テトラエトキシシラン) と酸素ガスなどを原料ガスとし てプラズマ C VD法により厚さが約 1 000オングストロームのシリコン酸化膜 からなるゲート絶縁膜 1 3を形成する (ゲート絶縁膜形成工程) 。
次に図 1 2 (D) に示すように、 駆動回路用の N型の T FT 1 Aの形成予定領 域全体を覆うとともに、 駆動回路用の P型の T F T 1 Bおよび画素用の T F T 1 Cのゲート電極形成予定領域をやや広めに覆うレジストマスク 9 1 Aを形成し、 この状態で半導体膜 20 A、 20 C、 40に対してリンイオン (N型不純物) を 約 2 X 1 01 R cm 2のドーズ量で導入する (高濃度 N型不純物導入工程) 。 その 結果、 半導体膜 20 A、 20 Cのうちリンイオンが打ち込まれた領域は、 高濃度 ソース · ドレイン領域 1 22 A、 1 22 Cとなる。 また、 半導体膜 40は保持容 量 4の下層側電極 4 1 となる。
次に図 1 2 (E) に示すように、 駆動回路用の N型の T F T 1 A、 画素用の T FT 1 C、 および保持容量 4の形成予定領域全体を覆うとともに、 駆動回路用の P型の TFT 1 Bのゲート電極形成予定領域をやや広めに覆うレジス トマスク 9 1 Bを形成し、 この状態で半導体膜 20 Bに対してボロンイオン (P型不純物) を約 2 X 1 015 c m 2のドーズ量で導入する (高濃度 P型不純物導入工程) 。 そ の結果、 半導体膜 20 Bのうちボロンイオンが打ち込まれた領域は、 高濃度ソー ス . ドレイン領域 1 2 2 Bとなる。
次に図 1 2 (F) に示すように、 半導体膜 20 A、 20 B、 20 C、 40にァ 一クランプを用いた急速加熱処理またはレーザーァニール処理を行い、 半導体膜 20A、 20 B、 20 C、 4 0に導入した不純物を活性化する (急速加熱処理ェ 程) 。
このようにして急速加熱処理工程を終えた後は、 図 1 3 (A) に示すように、 アルミニウムなどの金属膜からなる導電膜 7 3をスパッタ法により形成する (導 電膜形成工程) 。
次に図 1 3 (B) に示すように、 導電膜 73の表面にレジス トマスク 92を形 成した後、 図 1 3 (C) に示すように導電膜 7 3をパターユングし、 各 TFTの ゲート電極 1 5A、 1 5 B、 1 5 C、 および保持容量 4の上層側電極 42を形成 する (ゲート電極形成工程) 。
次に図 1 3 (D) に示すように、 駆動回路用の P型の TFT 1 Bの形成予定領 域全体を覆うレジストマスク 93 Aを形成した後、 水素ガスで希釈されたホスフ イン (PH:! ) などを用いて低濃度のリ ンイオン (N型不純物) を約 1 X 1 0 '3 c m 2のドーズ量で導入する (低濃度 N型不純物導入工程) 。 半導体膜 20 A、 20 Cには水素イオンも約 2 X 1 01 :i c m_2のドーズ量で導入される。 不純物が 導入されなかった部分がチャネル領域 1 7A、 1 7 Cとなる。 その結果、 同一の 基板 1 0上に駆動回路用の N型の T F T 1 A、 および画素用の N型の T F T 1 C とが構成され、 これらの TFTは、 ソース ' ドレイン領域 1 2 A、 1 2 Cのうち ゲート電極 1 5A、 1 5 Cの端部に対峙する部分に低濃度ソース · ドレイン領域 1 2 1 A、 1 2 1 Cを備える LDD構造となる。 このような低濃度 N型不純物の 導入工程を省略すれば、 TFT 1 A、 1 Cはオフセッ トゲート構造となる。
次に図 1 3 (E) に示すように、 駆動回路用の N型の T F T 1 A、 画素用の T FT 1 C、 および保持容量 4を覆うレジストマスク 93 Bを形成した後、 水素ガ スで希釈されたジボラン (Β 2 Η β ) などを用いて低濃度のボロンイオン (Ρ型 不純物) を約 1 X 1 0 1 3 c m _ 2のドーズ量で導入する (低濃度 P型不純物導入ェ 程) 。 半導体膜 2 0 Bには水素イオンも約 2 X 1 0 ' :i c m 2のドーズ量で導入さ れる。 不純物が導入されなかった部分がチャネル領域 1 7 Bとなる。 その結果、 基板 1 0上に駆動回路用の P型の T F T 1 Bが構成され、 この T F Tは、 ソース
• ドレイン領域 1 2 Bのうちゲート電極 1 5 Bの端部に対峙する部分に低濃度ソ 一ス · ドレイン領域 1 2 1 Bを備える L D D構造となる。 このような低濃度 P型 不純物の導入工程を省略すれば、 T F T 1 Bはオフセッ トゲート構造を有するこ とになる。
次にフォーミングガス中で熱処理を行い、 低濃度ソース · ドレイン領域 1 2 1 A、 1 2 1 B、 1 2 1 Cに導入した低濃度の不純物を活性化した後、 図 1 3 ( F ) に示すように、 T E O S (テトラエトキシシラン) と酸素ガスなどを原料ガスと してプラズマ C V D法により厚さが約 5 0 0 0オングス トロームのシリコン酸化 膜からなる層間絶縁膜 5 1を形成する。 それ以降、 図 1 1に示すように、 層間絶 縁膜 5 1にコンタク トホール 1 9を形成し、 しかる後に各配線層 8 0 1、 8 0 2、 8 0 3および画素電極 4 4を順次形成する。
上記の T F Tを用いて形成された液晶表示装置の前端構成について図 1 6及び図 1 7を用いて説明する。 図 1 6は平面図であり、 図 1 7は図 1 6の H— H ' 断面 図である。 アクティブマトリタス基板 1 0の上には、 複数の画素電極 1 1により 規定される画面表示領域 (即ち、 実際に液晶層 5 ◦の配向状態変化により画像が 表示される液晶表示パネルの領域) の周囲において両基板を貼り会わせて液晶層 5 0を包囲するシール部材の一例としての光硬化性樹脂からなるシール剤 5 2力 画面表示領域 5 4に沿って設けられている。 そして、 対向基板 2 0には画面表示 領域とシール剤 5 2との間には、 遮光性の周辺見切り 5 3が設けられている。 シール剤 5 2の外側の領域には、 画面表示領域に下辺に沿ってデータ線駆動回 路 1 0 1及び実装端子 1 0 2が、 設けられており、 画面表示領域の左右の 2辺に 沿って走査線駆動回路 1 0 4が画面表示領域の両側に設けられている。 更に画面 表示領域の上辺には、 画面表示領域 5 4の左右の 2辺に設けられた走査線駆動回 路 1 0 4間をつなぐための複数の配線 1 0 5が設けられている。 また、 シ一ル剤 5 2の四隅には、 アクティブマトリタス基板 1 0と対向基板 20との間で電気的 導通をとるための導通剤からなる銀点 1 06が設けられている。
上述の実施例の液晶表示装置を用いて構成される電子機器は、 図 1 8に示す表 示情報出力源 1 000、 表示情報処理回路 1 002、 表示駆動回路 1 004、 液 晶パネルなどの表示パネル 1 006、 クロック発生回路 1 008及び電源回路 1 0 1 0を含んで構成される。 表示情報出力源 1 000は、 ROM、 RAMなどの メモリ、 テレビ信号を同調して出力する同調回路などを含んで構成され、 クロッ ク発生回路 1 008からのクロックに基づいて、 ビデオ信号などの表示情報を出 力する。 表示情報処理回路 1 002は、 クロック発生回路 1 008からのクロッ クに基づいて表示情報を処理して出力する。 この表示情報処理回路 1 002は、 例えば増幅 ·極性反転回路、 相展開回路、 ローテーション回路、 ガンマ補正回路 あるいはクランプ回路等を含むことができる。 表示駆動回路 1 004は、 走查側 駆動回路及びデータ側駆動回路を含んで構成され、 液晶パネル 1 006を表示駆 動する。 電源回路 1 0 1 0は、 上述の各回路に電力を供給する。
このような構成の電子機器として、 図 22に示すプロジェクタ、 図 1 9に示す マルチメディア対応のパーソナルコンピュータ (PC) 及びエンジニアリング . ワークステーショ ン (EWS) 、 図 2 1に示すページャ、 あるいは携帯電話、 ヮ ードプロセッサ、 テレビ、 ビューファインダ型又はモニタ直視型のビデオテープ レコーダ、 電子手帳、 電子卓上計算機、 カーナビゲーシヨン装置、 POS端末、 タツチパネルを備えた装置などを挙げることができる。
図 2 2は、 投写型表示装置の要部を示す概略構成図である。 図中、 1 4 1 0は 光源、 1 4 1 3, 1 4 1 4はダイクロイツクミラー、 1 4 1 5, 1 4 1 6, 1 4 1 7は反射ミラー、 1 4 1 8, 1 4 1 9, 1 4 20はリ レーレンズ、 1 4 2 2, 1 4 23, 1 424は液晶ライ トバルブ、 1 4 2 5はクロスダイクロイツクプリ ズム、 26は投写レンズを示す。 光源 1 4 1 0はメタルハライ ド等のランプ 1 4 1 1 とランプの光を反射するリフレクタ 1 4 1 2とからなる。 青色光 ·緑色光反 射のダイクロイックミラー 1 4 1 3は、 光源 1 4 1 0からの白色光束のうちの赤 色光を透過させるとともに、 青色光と緑色光とを反射する。 透過した赤色光は反 射ミラー 1 4 1 7で反射されて、 赤色光用液晶ライ トバルブ 22に入射される。 一方、 ダイクロイツクミラー 1 3で反射された色光のうち緑色光は緑色光反射の ダイクロイツクミラー 1 4 1 4によって反射され、 緑色光用液晶ライ トバルブ 1 4 2 3に入射される。 一方、 青色光は第 2のダイクロイツクミラー 1 4 1 4も透 過する。 青色光に対しては、 長い光路による光損失を防ぐため、 入射レンズ 1 4 1 8、 リ レーレンズ 1 4 1 9、 出射レンズ 1 4 2 0を含むリ レーレンズ系からな る導光手段 2 1が設けられ、 これを介して青色光が青色光用液晶ライ トバルブ 1 4 2 4に入射される。 各ライ トバルブにより変調された 3つの色光はクロスダイ クロイツクプリズム 1 4 2 5に入射する。 このプリズムは 4つの直角プリズムが 貼り合わされ、 その内面に赤光を反射する誘電体多層膜と青光を反射する誘電体 多層膜とが十字状に形成されている。 これらの誘電体多層膜によって 3つの色光 が合成されて、 カラー画像を表す光が形成される。 合成された光は、 投写光学系 である投写レンズ 1 4 2 6によってスク リーン 1 4 2 7上に投写され、 画像が拡 大されて表示される。
図 1 9に示すパーソナルコンピュータ 1 2 0 0は、 キーボード 1 2 0 2を備え た本体部 1 2 0 4と、 液晶表示画面 1 2 0 6とを有する。
図 2 0に示すページャ 1 3 0 0は、 金属製フレーム 1 3 0 2内に、 液晶表示基 板 1 3 0 4、 ノくックライ ト 1 3 0 6 aを備えたライ トガイ ド 1 3 0 6、 回路基板 1 3 0 8、 第 1, 第 2のシールド板 1 3 1 0 , 1 3 1 2、 2つの弾性導電体 1 3 1 4, 1 3 1 6、 及びフィルムキャリアテープ 1 3 1 8を有する。 2つの弾性導 電体 1 3 1 4, 1 3 1 6及びフィルムキヤリァテープ 1 3 1 8は、 液晶表示基板 1 3 0 4と回路基板 1 3 0 8とを接続するものである。
ここで、 液晶表示基板 1 3 0 4は、 2枚の透明基板 1 3 0 4 a , 1 3 0 4 bの 間に液晶を封入したもので、 これにより少なく ともドッ トマ トリ クス型の液晶表 示パネルが構成される。 一方の透明基板に、 図 2 0に示す駆動回路 1 0 0 4、 あ るいはこれに加えて表示情報処理回路 1 0 0 2を形成することができる。 液晶表 示基板 1 3 0 4に搭載されない回路は、 液晶表示基板の外付け回路とされ、 図 2 3の場合には回路基板 1 3 0 8に搭載できる。
図 2 0はページャの構成を示すものであるから、 液晶表示基板 1 3 0 4以外に 回路基板 1 3 0 8が必要となるが、 電子機器用の一部品として液晶表示装置が使 用される場合であって、 透明基板に表示駆動回路などが搭載される場合には、 そ の液晶表示装置の最小単位は液晶表示基板 1 3 04である。 あるいは、 液晶表示 基板 1 304を筐体としての金属フレーム 1 3 02に固定したものを、 電子機器 用の一部品である液晶表示装置として使用することもできる。 さらに、 バックラ イ ト式の場合には、 金属製フレーム 1 302内に、 液晶表示基板 1 3 04と、 バ ックライ ト 1 306 aを備えたライ トガイ ド 1 306とを組み込んで、 液晶表示 装置を構成することができる。 これらに代えて、 図 2 1に示すように、 液晶表示 基板 1 304を構成する 2枚の透明基板 1 304 a, 1 304 bの一方に、 金属 の導電膜が形成されたポリイミ ドテープ 1 3 2 2に I Cチップ 1 3 24を実装し た TC P (T a p e C a r r i e r P a c k a g e) 1 3 20を接続して、 電子機器用の一部品である液晶表示装置として使用することもできる。
なお、 本発明は上記実施例に限定されるものではなく、 本発明の要旨の範囲内 で種々の変形実施が可能である。 例えば、 本発明は上述の各種の液晶パネルの駆 動に適用されるものに限らず、 エレク ト口ルミネッセンス、 プラズマディスプレ 一装置にも適用可能である。
〔産業上の利用分野〕
以上説明したように、 本発明に係る T FT及び T FT回路では、 導電膜または 半導体膜から構成された構成部分には放熱用拡張部が形成されていることに特徴 を有する。 従って、 本発明によれば、 放熱用拡張部が形成されている分だけ、 当 該構成部分の表面積が拡大したことになるので、 そこからの放熱効率が高い。 よ つて、 T FT回路においてその特性や性能向上のために T F Tに流れる電流をァ ップしても、 放熱効率が高い分、 T F Tの自己発熱による温度上昇が小さいので、 特性劣化や信頼性の低下が生じない。 しかも、 放熱用の拡張部分は、 TFT回路 をそれまで構成していた部分を拡張した部分である。 従って、 製造工程が増えな いので、 TFT回路の製造コストは上昇しない。

Claims

請 求 の 範 囲
1 . 基板の表面側においてゲート電極に対してゲート絶縁膜を介して対峙するチ ャネル領域、 および該チャネル領域に接続するソース · ドレイン領域を備える薄 膜トランジスタと、 前記ソース · ドレイン領域に電気的接続するソース · ドレイ ン配線層と、 前記ゲート電極に電気的接続するゲート配線層とを有する薄膜トラ ンジスタにおいて、
該薄膜トランジスタの各構成部分のうち、 導電膜または半導体膜から構成され た少なく とも 1つの構成部分に放熱用拡張部が形成されていることを特徴とする 薄膜トランジスタ。
2 . 請求項 1において、 前記放熱用拡張部は、 前記ゲート電極から側方への拡張 部分であることを特徴とする薄膜トランジスタ。
3 . 請求項 2において、 前記ゲート電極の拡張部分は、 該ゲート電極の少なく と も一方の端部に形成されていることを特徴とする薄膜トランジスタ。
4 . 請求項 3において、 前記ゲート電極の拡張部分には、 複数のコンタク トホー ルを介して前記ゲート配線層が電気的接続していることを特徴とする薄膜トラン ジスタ。
5 . 請求項 2において、 前記ゲート電極の拡張部分は、 前記チャネル領域に重畳 する領域内に形成されていることを特徴とする薄膜トランジスタ。
6 . 請求項 5において、 前記ゲート電極の拡張部分は、 前記チャネル領域の幅方 向における略中央領域に相当する位置に形成されていることを特徴とする薄膜ト ランジスタ。
7 . 請求項 1において、 前記放熱用拡張部は、 前記チャネル領域から側方への拡 張部分であることを特徴とする薄膜トランジスタ。
8 . 請求項 7において、 前記チャネル領域の拡張部分は、 前記ゲート電極に重畳 する領域内に形成されていることを特徴とする薄膜トランジスタ。
9 . 請求項 1において、 前記放熱用拡張部は前記ソース · ドレイン領域から側方 への拡張部分であることを特徴とする薄膜トランジスタ。
1 0 . 請求項 9において、 前記ソース ' ドレイン領域の拡張部分には、 複数のコ ンタク トホールを介してソース ' ドレイン配線層が電気的接続していることを特 徴とする薄膜トランジスタ。
1 1. 請求項 1において、 前記放熱用拡張部は、 逆導電型の前記薄膜トランジス タによって構成された CMO Sインバータ回路において各 CMOS回路間で前記 薄膜トランジスタのソース ' ドレイン領域同士を接続するように前記ソース ' ド レイン領域から側方に拡張された拡張部分であることを特徴とする薄膜トランジ スタ。
1 2. 請求項 1 1において、 前記放熱用拡張部は、 該拡張部自身が接続するソー ス · ドレイン領域と同一の不純物により導電化されていることを特徴とする薄膜 トランジスタ。
1 3. 請求項 1 1または 1 2において、 前記放熱用拡張部は、 各 CMOS回路間 で前記薄膜トランジスタのソース ' ドレイン領域同士を接続する前記ソース · ド レイン配線層と重畳する領域内に形成されていることを特徴とする薄膜トランジ スタ。
1 4. 請求項 1において、 前記放熱用拡張部は、 前記ソース · ドレイン配線層お よび前記ゲート配線層のうちの少なく とも一方の配線層から側方への拡張部分で あることを特徴とする薄膜トランジスタ。
1 5. 請求項 1ないし 1 4のいずれかに規定する薄膜トランジスタによって駆動 回路が構成されたアクティブマトリタス基板を用いたことを特徴とする液晶表示
6. 請求項 1 5に規定する液晶表示装置を用いた電子機器。
PCT/JP1997/003626 1996-10-09 1997-10-08 Transistor a couche mince, afficheur a cristaux liquides et equipement electronique fabrique a l'aide desdits elements WO1998015973A1 (fr)

Priority Applications (2)

Application Number Priority Date Filing Date Title
US09/077,207 US6770936B2 (en) 1996-10-09 1997-10-08 Thin film transistors, and liquid crystal display device and electronic apparatus using the same
US10/757,452 US6933571B2 (en) 1996-10-09 2004-01-15 Thin film transistors, liquid crystal display device and electronic apparatus using the same

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP26828896A JP4032443B2 (ja) 1996-10-09 1996-10-09 薄膜トランジスタ、回路、アクティブマトリクス基板、液晶表示装置
JP8/268288 1996-10-09

Related Child Applications (3)

Application Number Title Priority Date Filing Date
US09/077,207 A-371-Of-International US6770936B2 (en) 1996-10-09 1997-10-08 Thin film transistors, and liquid crystal display device and electronic apparatus using the same
US09077207 A-371-Of-International 1997-10-08
US10/757,452 Division US6933571B2 (en) 1996-10-09 2004-01-15 Thin film transistors, liquid crystal display device and electronic apparatus using the same

Publications (1)

Publication Number Publication Date
WO1998015973A1 true WO1998015973A1 (fr) 1998-04-16

Family

ID=17456458

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP1997/003626 WO1998015973A1 (fr) 1996-10-09 1997-10-08 Transistor a couche mince, afficheur a cristaux liquides et equipement electronique fabrique a l'aide desdits elements

Country Status (5)

Country Link
US (2) US6770936B2 (ja)
JP (1) JP4032443B2 (ja)
KR (1) KR100494219B1 (ja)
TW (1) TW416150B (ja)
WO (1) WO1998015973A1 (ja)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP1045451A3 (en) * 1999-04-12 2006-08-02 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and method for fabricating the same
US8390019B2 (en) * 2001-07-27 2013-03-05 Semiconductor Energy Laboratory Co., Ltd. Light emitting device, semiconductor device, and method of fabricating the devices

Families Citing this family (30)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4032443B2 (ja) 1996-10-09 2008-01-16 セイコーエプソン株式会社 薄膜トランジスタ、回路、アクティブマトリクス基板、液晶表示装置
JP3520713B2 (ja) * 1997-03-26 2004-04-19 セイコーエプソン株式会社 薄膜トランジスタ及びそれを用いた液晶表示装置及び薄膜トランジスタ回路
US6531713B1 (en) * 1999-03-19 2003-03-11 Semiconductor Energy Laboratory Co., Ltd. Electro-optical device and manufacturing method thereof
US7122835B1 (en) * 1999-04-07 2006-10-17 Semiconductor Energy Laboratory Co., Ltd. Electrooptical device and a method of manufacturing the same
US8853696B1 (en) 1999-06-04 2014-10-07 Semiconductor Energy Laboratory Co., Ltd. Electro-optical device and electronic device
TW521226B (en) * 2000-03-27 2003-02-21 Semiconductor Energy Lab Electro-optical device
US7456911B2 (en) * 2000-08-14 2008-11-25 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device
KR100776507B1 (ko) * 2000-12-29 2007-11-16 엘지.필립스 엘시디 주식회사 액정표시장치 및 그 제조방법
JP2003060197A (ja) * 2001-08-09 2003-02-28 Sanyo Electric Co Ltd 半導体装置
KR100660691B1 (ko) * 2002-03-25 2006-12-21 가부시끼가이샤 에키쇼 센탄 기쥬츠 가이하쯔 센터 박막 트랜지스터, 회로장치, 액정 디스플레이, 반도체장치 및 그 제조방법
JP2005317851A (ja) * 2004-04-30 2005-11-10 Toshiba Matsushita Display Technology Co Ltd 薄膜トランジスタおよびその製造方法
JP2006126293A (ja) * 2004-10-26 2006-05-18 Toshiba Matsushita Display Technology Co Ltd 液晶表示装置
KR101150756B1 (ko) * 2004-11-23 2012-06-08 매그나칩 반도체 유한회사 반도체 소자의 제조방법
DE102005055293A1 (de) 2005-08-05 2007-02-15 Osram Opto Semiconductors Gmbh Verfahren zur Herstellung von Halbleiterchips und Dünnfilm-Halbleiterchip
DE102007004303A1 (de) * 2006-08-04 2008-02-07 Osram Opto Semiconductors Gmbh Dünnfilm-Halbleiterbauelement und Bauelement-Verbund
KR100798895B1 (ko) * 2006-12-21 2008-01-29 주식회사 실리콘웍스 방열패턴을 구비하는 반도체 집적회로
DE102007004304A1 (de) 2007-01-29 2008-07-31 Osram Opto Semiconductors Gmbh Dünnfilm-Leuchtdioden-Chip und Verfahren zur Herstellung eines Dünnfilm-Leuchtdioden-Chips
US8110832B2 (en) * 2007-02-22 2012-02-07 Seiko Epson Corporation Electro-optical substrate, method for designing the same, electro-optical device, and electronic apparatus
JP2009059894A (ja) * 2007-08-31 2009-03-19 Oki Electric Ind Co Ltd 半導体装置
JP5145866B2 (ja) * 2007-10-26 2013-02-20 株式会社ニコン 固体撮像素子
US8106400B2 (en) * 2008-10-24 2012-01-31 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and method for manufacturing the same
TWI476929B (zh) * 2009-04-24 2015-03-11 Au Optronics Corp 底閘極薄膜電晶體與主動陣列基板
US9166054B2 (en) * 2012-04-13 2015-10-20 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and manufacturing method thereof
JP2014239173A (ja) * 2013-06-10 2014-12-18 株式会社ジャパンディスプレイ 薄膜トランジスタ及びそれを用いた表示装置
KR102199212B1 (ko) 2013-12-02 2021-01-07 삼성디스플레이 주식회사 표시장치용 백플레인, 및 이를 포함하는 표시장치
CN103715265B (zh) * 2013-12-23 2016-06-01 京东方科技集团股份有限公司 薄膜晶体管、阵列基板和显示装置
CN106098786A (zh) * 2016-06-13 2016-11-09 武汉华星光电技术有限公司 双栅电极氧化物薄膜晶体管及其制备方法
JP6885053B2 (ja) * 2016-12-20 2021-06-09 富士通株式会社 半導体装置
WO2019187070A1 (ja) * 2018-03-30 2019-10-03 シャープ株式会社 トランジスタおよび表示装置
US10714578B2 (en) * 2018-05-30 2020-07-14 Taiwan Semiconductor Manufacturing Co., Ltd. Methods for forming recesses in source/drain regions and devices formed thereof

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH06177386A (ja) * 1992-12-04 1994-06-24 Fuji Xerox Co Ltd 薄膜トランジスタ
JPH06260643A (ja) * 1993-03-05 1994-09-16 Semiconductor Energy Lab Co Ltd 薄膜トランジスタ
JPH07301825A (ja) * 1994-05-09 1995-11-14 Seiko Instr Inc 光弁用半導体装置
JPH0870049A (ja) * 1994-08-29 1996-03-12 Nippondenso Co Ltd 入力保護回路

Family Cites Families (22)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US38097A (en) * 1863-04-07 Improvement in ruffles
JPH0214578A (ja) * 1988-07-01 1990-01-18 Fujitsu Ltd 半導体装置
US5115289A (en) * 1988-11-21 1992-05-19 Hitachi, Ltd. Semiconductor device and semiconductor memory device
US5095348A (en) * 1989-10-02 1992-03-10 Texas Instruments Incorporated Semiconductor on insulator transistor
FR2663464B1 (fr) * 1990-06-19 1992-09-11 Commissariat Energie Atomique Circuit integre en technologie silicium sur isolant comportant un transistor a effet de champ et son procede de fabrication.
JPH05206468A (ja) 1991-09-02 1993-08-13 Fuji Xerox Co Ltd 薄膜トランジスタおよびその製造方法
USH1435H (en) * 1991-10-21 1995-05-02 Cherne Richard D SOI CMOS device having body extension for providing sidewall channel stop and bodytie
JPH05241131A (ja) 1992-03-02 1993-09-21 Sony Corp 液晶表示装置
JP3243273B2 (ja) 1992-03-11 2002-01-07 株式会社東芝 液晶表示装置
JPH05273589A (ja) 1992-03-27 1993-10-22 Sony Corp 液晶表示装置
JPH0745832A (ja) * 1993-07-28 1995-02-14 Fuji Xerox Co Ltd 薄膜トランジスタ
US5616935A (en) * 1994-02-08 1997-04-01 Semiconductor Energy Laboratory Co., Ltd. Semiconductor integrated circuit having N-channel and P-channel transistors
JPH0832072A (ja) 1994-07-13 1996-02-02 Fuji Xerox Co Ltd 半導体装置
JPH0843852A (ja) 1994-07-27 1996-02-16 Fujitsu Ltd 液晶表示装置
JP3897826B2 (ja) * 1994-08-19 2007-03-28 株式会社半導体エネルギー研究所 アクティブマトリクス型の表示装置
DE4441901C2 (de) * 1994-11-24 1998-07-02 Siemens Ag MOSFET auf SOI-Substrat und Verfahren zu dessen Herstellung
JP3675886B2 (ja) * 1995-03-17 2005-07-27 株式会社半導体エネルギー研究所 薄膜半導体デバイスの作製方法
JP3472401B2 (ja) * 1996-01-17 2003-12-02 三菱電機株式会社 半導体装置の製造方法
KR0177785B1 (ko) * 1996-02-03 1999-03-20 김광호 오프셋 구조를 가지는 트랜지스터 및 그 제조방법
US5920085A (en) * 1996-02-03 1999-07-06 Samsung Electronics Co., Ltd. Multiple floating gate field effect transistors and methods of operating same
US5821575A (en) * 1996-05-20 1998-10-13 Digital Equipment Corporation Compact self-aligned body contact silicon-on-insulator transistor
JP4032443B2 (ja) * 1996-10-09 2008-01-16 セイコーエプソン株式会社 薄膜トランジスタ、回路、アクティブマトリクス基板、液晶表示装置

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH06177386A (ja) * 1992-12-04 1994-06-24 Fuji Xerox Co Ltd 薄膜トランジスタ
JPH06260643A (ja) * 1993-03-05 1994-09-16 Semiconductor Energy Lab Co Ltd 薄膜トランジスタ
JPH07301825A (ja) * 1994-05-09 1995-11-14 Seiko Instr Inc 光弁用半導体装置
JPH0870049A (ja) * 1994-08-29 1996-03-12 Nippondenso Co Ltd 入力保護回路

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP1045451A3 (en) * 1999-04-12 2006-08-02 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and method for fabricating the same
US7456430B1 (en) 1999-04-12 2008-11-25 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and method for fabricating the same
US7855380B2 (en) 1999-04-12 2010-12-21 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and method for fabricating the same
US8071981B2 (en) 1999-04-12 2011-12-06 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and method for fabricating the same
US8866143B2 (en) 1999-04-12 2014-10-21 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and method for fabricating the same
US8390019B2 (en) * 2001-07-27 2013-03-05 Semiconductor Energy Laboratory Co., Ltd. Light emitting device, semiconductor device, and method of fabricating the devices

Also Published As

Publication number Publication date
JP4032443B2 (ja) 2008-01-16
TW416150B (en) 2000-12-21
US20010038097A1 (en) 2001-11-08
US6933571B2 (en) 2005-08-23
US6770936B2 (en) 2004-08-03
JPH10116990A (ja) 1998-05-06
US20040145018A1 (en) 2004-07-29
KR100494219B1 (ko) 2005-09-09
KR19990072018A (ko) 1999-09-27

Similar Documents

Publication Publication Date Title
WO1998015973A1 (fr) Transistor a couche mince, afficheur a cristaux liquides et equipement electronique fabrique a l'aide desdits elements
US6677609B2 (en) Thin film transistor, manufacturing method thereof, and circuit and liquid crystal display device using the thin film transistor
KR100392967B1 (ko) 트랜지스터, 액티브 매트릭스 기판, 표시 장치, 프로젝터및 전자 기기
US6998299B2 (en) Semiconductor device and method of manufacturing thereof
US6396470B1 (en) Liquid crystal display apparatus
JP3685177B2 (ja) 電気光学装置及び電子機器
US20010028415A1 (en) Semiconductor device, electro-optical device substrate, liquid crystal device substrate and manufacturing method therefor, liquid crystal device, and projection liquid crystal display device and electronic apparatus using the liquid crystal device
KR100553112B1 (ko) 반사형액정디스플레이패널및이것을이용한장치
US7195960B2 (en) Thin film transistor, manufacturing method thereof, and circuit and liquid crystal display device using the thin film transistor
JPH11112002A (ja) 半導体装置およびその製造方法
KR100471954B1 (ko) 캐패시터, 반도체 장치, 전기 광학 장치, 캐패시터의 제조방법, 반도체 장치의 제조 방법, 전자 기기
US8263982B2 (en) Thin film transistor with a high impurity region overlapping the gate electrode
JP3336900B2 (ja) 液晶表示パネルおよびそれを用いた投写型表示装置
JPH1195257A (ja) アクティブマトリクス基板の製造方法および液晶表示パネル
JP2004006651A (ja) 電気光学装置の製造方法、電気光学装置、半導体装置の製造方法、半導体装置、投射型表示装置及び電子機器
JP4151194B2 (ja) トランジスタアレイ基板および電気光学装置
JP2002040960A (ja) 薄膜装置、トランジスタアレイ基板、電気光学装置および薄膜装置の製造方法
JP2008282897A (ja) 半導体装置、電気光学装置、および半導体装置の製造方法
JP3965946B2 (ja) 基板装置及びその製造方法、電気光学装置並びに電子機器
JP3794172B2 (ja) アクティブマトリクス基板およびその製造方法
JP2003084307A (ja) 電気光学装置、その製造方法、および投射型表示装置
JP3989776B2 (ja) 液晶表示パネルおよびそれを用いた投射型表示装置
JP2003173153A (ja) 信号線の配線方法および薄膜トランジスタアレイ基板
JP2009069727A (ja) 液晶装置、電子機器、および投射型表示装置
JP2009295725A (ja) 電気光学装置用基板の製造方法、電気光学装置用基板、電気光学装置及び電子機器

Legal Events

Date Code Title Description
AK Designated states

Kind code of ref document: A1

Designated state(s): KR US

WWE Wipo information: entry into national phase

Ref document number: 09077207

Country of ref document: US

WWE Wipo information: entry into national phase

Ref document number: 1019980704311

Country of ref document: KR

WWP Wipo information: published in national office

Ref document number: 1019980704311

Country of ref document: KR

WWG Wipo information: grant in national office

Ref document number: 1019980704311

Country of ref document: KR

点击 这是indexloc提供的php浏览器服务,不要输入任何密码和下载