+

WO1997050115A1 - Method for manufacturing semiconductor device - Google Patents

Method for manufacturing semiconductor device Download PDF

Info

Publication number
WO1997050115A1
WO1997050115A1 PCT/JP1997/002184 JP9702184W WO9750115A1 WO 1997050115 A1 WO1997050115 A1 WO 1997050115A1 JP 9702184 W JP9702184 W JP 9702184W WO 9750115 A1 WO9750115 A1 WO 9750115A1
Authority
WO
WIPO (PCT)
Prior art keywords
protective film
semiconductor substrate
mask
forming
semiconductor device
Prior art date
Application number
PCT/JP1997/002184
Other languages
English (en)
French (fr)
Inventor
Kaori Akamatsu
Shinji Odanaka
Hiroyuki Umimoto
Original Assignee
Matsushita Electric Industrial Co., Ltd.
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Matsushita Electric Industrial Co., Ltd. filed Critical Matsushita Electric Industrial Co., Ltd.
Priority to EP97927452A priority Critical patent/EP0847078A4/en
Priority to JP9542052A priority patent/JP3031723B2/ja
Priority to KR1019970709647A priority patent/KR100283712B1/ko
Priority to US09/011,891 priority patent/US6251718B1/en
Publication of WO1997050115A1 publication Critical patent/WO1997050115A1/ja

Links

Classifications

    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D84/00Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
    • H10D84/01Manufacture or treatment
    • H10D84/0123Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs
    • H10D84/0126Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs the components including insulated gates, e.g. IGFETs
    • H10D84/0165Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs the components including insulated gates, e.g. IGFETs the components including complementary IGFETs, e.g. CMOS devices
    • H10D84/0191Manufacturing their doped wells
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/26Bombardment with radiation
    • H01L21/263Bombardment with radiation with high-energy radiation
    • H01L21/265Bombardment with radiation with high-energy radiation producing ion implantation
    • H01L21/26506Bombardment with radiation with high-energy radiation producing ion implantation in group IV semiconductors
    • H01L21/26513Bombardment with radiation with high-energy radiation producing ion implantation in group IV semiconductors of electrically active species
    • H01L21/2652Through-implantation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/26Bombardment with radiation
    • H01L21/263Bombardment with radiation with high-energy radiation
    • H01L21/265Bombardment with radiation with high-energy radiation producing ion implantation
    • H01L21/2658Bombardment with radiation with high-energy radiation producing ion implantation of a molecular ion, e.g. decaborane
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/28Manufacture of electrodes on semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/268
    • H01L21/28008Making conductor-insulator-semiconductor electrodes
    • H01L21/28017Making conductor-insulator-semiconductor electrodes the insulator being formed after the semiconductor body, the semiconductor being silicon
    • H01L21/28158Making the insulator
    • H01L21/28167Making the insulator on single crystalline silicon, e.g. using a liquid, i.e. chemical oxidation
    • H01L21/28185Making the insulator on single crystalline silicon, e.g. using a liquid, i.e. chemical oxidation with a treatment, e.g. annealing, after the formation of the gate insulator and before the formation of the definitive gate conductor
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/28Manufacture of electrodes on semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/268
    • H01L21/28008Making conductor-insulator-semiconductor electrodes
    • H01L21/28017Making conductor-insulator-semiconductor electrodes the insulator being formed after the semiconductor body, the semiconductor being silicon
    • H01L21/28158Making the insulator
    • H01L21/28167Making the insulator on single crystalline silicon, e.g. using a liquid, i.e. chemical oxidation
    • H01L21/28211Making the insulator on single crystalline silicon, e.g. using a liquid, i.e. chemical oxidation in a gaseous ambient using an oxygen or a water vapour, e.g. RTO, possibly through a layer
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/324Thermal treatment for modifying the properties of semiconductor bodies, e.g. annealing, sintering
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/74Making of localized buried regions, e.g. buried collector layers, internal connections substrate contacts
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D62/00Semiconductor bodies, or regions thereof, of devices having potential barriers
    • H10D62/10Shapes, relative sizes or dispositions of the regions of the semiconductor bodies; Shapes of the semiconductor bodies
    • H10D62/17Semiconductor regions connected to electrodes not carrying current to be rectified, amplified or switched, e.g. channel regions
    • H10D62/213Channel regions of field-effect devices
    • H10D62/221Channel regions of field-effect devices of FETs
    • H10D62/235Channel regions of field-effect devices of FETs of IGFETs
    • H10D62/314Channel regions of field-effect devices of FETs of IGFETs having vertical doping variations 
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D84/00Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
    • H10D84/01Manufacture or treatment
    • H10D84/0123Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs
    • H10D84/0126Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs the components including insulated gates, e.g. IGFETs
    • H10D84/0165Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs the components including insulated gates, e.g. IGFETs the components including complementary IGFETs, e.g. CMOS devices
    • H10D84/0167Manufacturing their channels
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D84/00Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
    • H10D84/01Manufacture or treatment
    • H10D84/02Manufacture or treatment characterised by using material-based technologies
    • H10D84/03Manufacture or treatment characterised by using material-based technologies using Group IV technology, e.g. silicon technology or silicon-carbide [SiC] technology
    • H10D84/038Manufacture or treatment characterised by using material-based technologies using Group IV technology, e.g. silicon technology or silicon-carbide [SiC] technology using silicon technology, e.g. SiGe

Definitions

  • the present invention relates to a semiconductor device manufacturing method capable of simplifying a manufacturing process that is complicated in the process of miniaturizing a complementary semiconductor device and forming a semiconductor device stably realizing high-performance operation.
  • CMOS technology that can stably achieve high-performance transistor characteristics in super-integrated circuit devices (VLSI).
  • VLSI super-integrated circuit devices
  • the inside of the semiconductor substrate is formed by the ion implantation process such as the high-energy ion implantation that is performed when forming the gap and the buried layer.
  • Point defects that is, vacancies and interstitial atoms (for example, interstitial silicon), which are generated in a large amount, cause a rapid diffusion of channel impurities for controlling a threshold voltage in a subsequent heat treatment step.
  • a trench isolation layer is formed on a semiconductor substrate, and then ions of the first conductivity type are converted to high energy (for example, phosphorus ions are accelerated at 500 keV and a dose amount of 2.5 X by injecting 1 0 1 2 cm 2) semiconductor substrate to form an n Ueru.
  • high energy for example, phosphorus ions are accelerated at 500 keV and a dose amount of 2.5 X by injecting 1 0 1 2 cm 2 cm 2
  • heat treatment is performed at 800 ° C for 60 minutes.
  • ions of the second conductivity type are implanted at a low energy into the semiconductor substrate on which point defects are evenly distributed, thereby forming a channel impurity distribution for controlling the threshold voltage.
  • a gate is formed and a source Z drain is formed using the gate as a mask, as in the general mosfet formation process. This suppresses the abnormal narrow channel effect.
  • the first manufacturing process is effective in suppressing a local increase in the boron concentration near the isolation sidewall of the buried channel.
  • the proposed modification is not desirable given the need for simplification of the manufacturing process and reduction of manufacturing costs as the demand for higher density and stable operation of the semiconductor device S increases. .
  • a heat treatment step for diffusing interstitial silicon is performed after a well is formed by an ion implantation step, and then a threshold voltage control is performed. Is performed.
  • the mask used in the implantation step for forming the well is removed and a heat treatment is performed, and then the p-MOS FET and n-
  • the implant process for controlling the threshold voltage of each MOSFET must be performed using a newly formed mask.
  • an implantation step for forming a well a heat treatment step for diffusing interstitial silicon, and an implantation step for controlling a threshold voltage for each of the p-MOS FET and the n-MOS SFET are performed.
  • mask deposition, lithography, and mask removal must be performed four times in total.
  • the above-described method is effective for suppressing the local increase of the boron concentration near the separation sidewall of the buried channel.
  • the method for reducing the surface channel impurity distribution for controlling the threshold voltage is effective. Sufficient results are not obtained in terms of maintaining the mouth-grade shape.
  • the point defects generated during the high-energy ion implantation can be evenly distributed in the semiconductor substrate, but actually, the ion implantation for controlling the threshold voltage is performed. Point defects also occur during the process, causing rapid diffusion of surface channel impurities. With the above-described method, the accelerated diffusion of the impurity generated in such a manner cannot be suppressed.
  • the impurity distribution after the implantation of indium ions has a tail portion extending deep into the semiconductor substrate.
  • the impurity concentration in the deep portion of the semiconductor after the implantation of the implanted ions is higher than that when the BF 2 ions are implanted with half the acceleration energy.
  • the junction capacitance between the source no-drain region and the substrate increases, which is a major obstacle to improving the performance of the MOSFET.
  • Indium also has a small diffusion coefficient, but is affected by accelerated diffusion due to point defects in the same way as boron.
  • activation of indium ions is not easy, and handling of the implantation process is not as easy as that of polon. Disclosure of the invention
  • the method of manufacturing a semiconductor device includes a step of forming an impurity diffusion layer for controlling a threshold voltage and a value voltage by ion implantation, and a high-temperature short-time heat treatment for recovering a crystal defect generated by the ion implantation. Performing.
  • the processing conditions of the high-temperature short-time heat treatment are set so that interstitial atoms that cause the crystal defects are diffused but impurities in the impurity diffusion layer are not diffused.
  • the high-temperature short-time heat treatment is performed in a temperature range of about 900 ° C. to about 110 ° C.
  • the method may further include a step of forming a gate oxide film after the high temperature heat treatment step.
  • the gate oxide film may be formed at the same time in the high temperature heat treatment step.
  • the method may further include a step of forming a well or a buried layer by implanting high energy ions.
  • no heat treatment is performed between the ion implantation step for forming the hole or the buried layer and the step of forming the impurity diffusion layer.
  • an ion implantation process for forming the impurity diffusion layer is continuously performed.
  • the semiconductor device to be formed is a surface channel type field effect transistor
  • the ion species used in the ion implantation step for forming the impurity diffusion layer for controlling the threshold voltage is boron.
  • the concentration profile of the implanted boron is maintained at a low level in the vicinity of the surface of the substrate, has a peak in a deep portion of the substrate, and is formed between the source / drain region and the substrate.
  • a boron ion implantation process is performed so as to maintain a low level in the junction region with the silicon.
  • the semiconductor device to be formed is a buried channel type field effect transistor, and the ion species used in the ion implantation process for forming the impurity diffusion layer for controlling the threshold L and the value voltage are: Boron.
  • Impurity contact near the surface of the substrate may be less than about 2 XI 0 17 cm 3 .
  • the heating rate in the high temperature heat treatment step is in a range of about 50 ° CZ seconds to about 400 ° CZ seconds, and more preferably in a range of about 75 ° CZ seconds to about 100 ° CZ seconds.
  • a method of manufacturing a semiconductor device comprising the steps of: selectively forming a first protective film on a surface of a semiconductor semiconductor substrate; and using the first protective film as a mask, Implanting seeds into the semiconductor substrate at different energy levels to form a first conductivity type cell and form an impurity diffusion layer for value voltage control; and removing the first protective film.
  • the first protective film on the surface of the semiconductor substrate Selectively forming a second protective film in the area covered by the semiconductor substrate, and using the second protective film as a mask, the semiconductor substrate at a different energy level using a predetermined ion species at a different energy level. Forming a second conductivity type cell and forming an impurity diffusion layer for controlling a value voltage, removing the second protective film, and performing a high-temperature short-time heat treatment.
  • b
  • Another manufacturing method of a semiconductor device includes a step of selectively forming a protective film on a surface of a semiconductor substrate, and using the protective film as a mask, applying predetermined ion species to the semiconductor substrate at different energy levels. Implanting to form a first conductivity type cell and an impurity diffusion layer for controlling a value voltage, and a step of removing the protective film; and differentiating a predetermined ion species over the entire surface of the semiconductor substrate. Implanting at the same energy level to form a second conductivity type barrier and an impurity diffusion layer for controlling a value voltage in a region of the semiconductor substrate covered by the protective film; Performing a high-temperature short-time heat treatment.
  • Still another method of manufacturing a semiconductor device includes a step of selectively forming an insulating isolation region in a semiconductor substrate, a step of selectively forming a protective film on a surface of the semiconductor substrate, and a step of masking the protective film.
  • a second conductivity type gate is formed in the region where the second conductivity type is formed, and a buried layer of the second conductivity type is formed in a region immediately below the first conductivity type well.
  • Still another method of manufacturing a semiconductor device includes a step of selectively forming an insulating isolation region in a semiconductor substrate, and a step of selectively forming a second protective film on a first protective film on a surface of the semiconductor substrate.
  • a second conductive type well is formed, and a buried layer of the second conductive type is provided in a region immediately below the first conductive type well, and the second conductive type well and the second conductive type well are formed.
  • the buried layer and the buried layer are continuously connected to each other at a high concentration under the isolation region, thereby forming the first conductivity type well.
  • Forming the first protective film as a mask implanting ions into the semiconductor substrate using the first protective film as a mask, removing the first protective film, and implanting ions into the entire surface of the semiconductor substrate. And performing a high-temperature short-time heat treatment.
  • Still another method of manufacturing a semiconductor device includes a step of selectively forming a first protective film on a flat surface of a semiconductor substrate, and using the first protective film as a mask to convert a predetermined ion species into the semiconductor.
  • Implanted into a body substrate, and a region of the semiconductor substrate that has not been restored by the third protective film is filled with a first conductivity type resin and the first conductivity type resin.
  • Forming the impurity diffusion layer for controlling the value L and the value voltage inside the second conductivity type well by performing ion implantation on the semiconductor substrate using the fourth protective film as a mask. And performing a high-temperature short-time heat treatment.
  • Still another method of manufacturing a semiconductor device includes a step of selectively forming a first protective film on a surface of a semiconductor substrate, and using the first protective film as a mask to convert a predetermined ion species into a different energy.
  • a first conductivity type well and an impurity diffusion layer for controlling a value voltage are formed continuously with the deep buried layer of the first conductivity type.
  • Process and the second conductivity type through the second protective film A step of implanting ion species into the semiconductor substrate to form a predetermined well in a region of the semiconductor substrate covered by the second protective film; and a step of removing the second protective film.
  • the processing conditions of the high-temperature short-time heat treatment include: diffusing interstitial atoms that cause the crystal defects; It is set so that the impurities in the diffusion layer are not diffused.
  • the high-temperature short-time heat treatment is performed in a temperature range of about 900 ° C. to about 110 ° C.
  • the impurity concentration near the plane of the substrate can be less than about 2 ⁇ 10 17 cm 3 .
  • the heating rate in the high temperature heat treatment step is in the range of about 50 ° CZ seconds to about 400 ° C / second, and more preferably in the range of about 75 ° C nosec to about 100 seconds.
  • a method of manufacturing a semiconductor device S comprising: a step of forming an impurity diffusion layer for controlling a threshold voltage and a value voltage by ion implantation; and a step of forming a crystal defect caused by the ion implantation.
  • a high-temperature short-time heat treatment for recovering the temperature a step of forming a gate oxide film, and a step of forming source / drain regions.
  • the present invention provides a method for controlling the threshold voltage, which suppresses the redistribution of impurities in the pores and suppresses the interstitial silicon generated during the pore formation due to the subsequent heat treatment step.
  • the implantation process for forming the well and the implantation process for controlling the threshold voltage are suppressed. It is an object of the present invention to provide a method for manufacturing a semiconductor device, which can realize a simplified process.
  • the impurity diffusion region for controlling the I-value voltage can be formed shallow, variations in off-leak current and threshold voltage can be suppressed, and high driving force can be realized.
  • the impurities for controlling the threshold voltage maintain a retrograded distribution shape, so that the short channel effect is suppressed while suppressing the increase in the junction capacitance. High lg power can be achieved.
  • FIG. 1A to 1C are cross-sectional views illustrating a manufacturing process according to a conventional technique.
  • FIG. 2 shows S IMS actual measurement data showing the concentration profiles of the implanted boron ions and indium ions.
  • FIGS. 4A and 4B show the measured data by SIMS of the impurity distribution obtained in each of the conventional manufacturing process (without RTA) and the manufacturing process according to the present invention (with RTA). This is a SIMS profile extending from the surface to a depth of 1.5 m.
  • Fig. 4B shows an enlarged view of the area from the surface to 0.3 m in Fig. 4A.
  • FIG. 5 is a graph showing the relationship between the gate length and the threshold voltage in each of the conventional manufacturing process (without RTA) and the manufacturing process according to the present invention (with RTA).
  • Fig. 6 is a graph showing the relationship between the drain-to-substrate junction capacitance and the drain pressure in an n-MOS FET in the conventional manufacturing process (without RTA) and the manufacturing process of the present invention (with RTA). It is.
  • 7A to 7I are cross-sectional views showing each process step in the method for manufacturing the semiconductor device S according to the first embodiment of the present invention.
  • 8A to 8I are cross-sectional views showing each process step in the method for manufacturing a semiconductor device according to the second embodiment of the present invention.
  • 9A to 9I are cross-sectional views showing each process step in the method for manufacturing a semiconductor device according to the third embodiment of the present invention.
  • 10A to 10I are cross-sectional views showing each process step in the method for manufacturing a semiconductor device according to the fourth embodiment of the present invention.
  • 11 to 11K are cross-sectional views showing each process step in the method for manufacturing a semiconductor device according to the fifth embodiment of the present invention.
  • 12A to 12K are cross-sectional views showing each process step in the method for manufacturing a semiconductor device according to the sixth embodiment of the present invention.
  • 13A to 13K are cross-sectional views showing each process step in the method for manufacturing a semiconductor device according to the seventh embodiment of the present invention.
  • FIG. 4 is a diagram schematically showing impurity distribution in the depth direction after a gate oxide film forming step in each of the cases (without RTA).
  • FIG. 15 shows measured data showing the relationship between the channel length L g and the threshold voltage Vts in semiconductor devices formed according to the manufacturing process of the present invention (with RTA) and the manufacturing process of the conventional technology (without RTA). is there.
  • FIG. 16 shows the relationship between the channel length L g and the saturation current I dsat per unit gate width in semiconductor devices formed according to the manufacturing process of the present invention (with RTA) and the manufacturing process of the conventional technology (without RTA). Is the real side data.
  • FIG. 17 shows channel lengths in semiconductor devices formed according to the manufacturing process of the present invention (with RTA) and the manufacturing process of the prior art (without RTA).
  • a p-type well and an n-type well are formed by high energy implantation.
  • the defects caused by the implantation were recovered by heat treatment.
  • ion implantation for controlling the threshold voltage of the p-type and n-type wells is further performed after that, so that the mask for forming the p-type A total of four masks, one for forming the mold, one for implanting the p-type threshold, and another for implanting the n-type threshold A mask was needed.
  • the inventors of the present invention have considered to use a mask for forming a well and a mask for ion implantation for controlling a threshold value in order to reduce the number of processes and reduce cost.
  • this method at the time of forming the well, ions for controlling the threshold Since implantation can be performed, the number of masks can be halved and the number of steps can be reduced. More specifically, a p-type transistor is formed using a mask for forming a p-type transistor, and ion implantation for controlling the threshold of an n-MOS FET formed on the p-type transistor is performed.
  • an n-type well is formed using a mask for forming an n-type well, and ion implantation is performed to control the threshold value of an n-MOS FET formed in the n-type well. Thereafter, a gate oxide film to be an n-MOSFET and a p-MOSFET is formed.
  • the heat treatment for forming the gate oxide film is about 850, which is a relatively low temperature heat treatment in a semiconductor process.
  • the impurity diffusion layer for controlling the threshold value diffuses abnormally to a value higher than the intrinsic diffusion coefficient of atoms.
  • the present inventors have considered that the cause of the above phenomenon may be a point defect due to high-energy energy injection. In other words, we thought that this point defect would cause the same degree of diffusion as high-temperature heat treatment at about 1 000 ° C despite heat treatment at low temperature (about 850). It is.
  • high-temperature short-time heat treatment is performed after ion implantation for controlling the threshold value, thereby preventing the abnormal diffusion in the gate oxide film process.
  • a heat treatment process is performed before that to recover point defects that have been generated and accumulated before that.
  • the abnormal diffusion can be prevented by such a method, and the MOSFET can be miniaturized.
  • V t threshold voltage
  • RTA high-temperature short-time heat treatment
  • crystal defects specifically, vacancies or interstitial silicon are generated inside a semiconductor substrate during ion implantation.
  • impurities in the semiconductor substrate Diffusion occurs at the high temperature above, where the vacancies and interstitial atoms (eg, interstitial silicon) accelerate the diffusion of impurities. Therefore, in the present invention, while suppressing undesired diffusion of impurities, vacancies / interstitial silicon generated during ion implantation are diffused or eliminated, and the impurity port for controlling the threshold voltage is reduced in surface area.
  • We propose a manufacturing process that can maintain the retrograde distribution shape while maintaining the difference between the concentration at the substrate and the peak value at the deep part of the substrate (the peak value at the deep part of the substrate is larger).
  • BF 2 ions are implanted into a p-type low-intensity substrate 1 via a protective oxide film 2 for ion implantation at an acceleration voltage of 100 keV and a dose of 4.0 ⁇ . 1 0 1 2 cm - was injected at 2, to form an impurity diffusion layer 4 for controlling a threshold voltage.
  • the protective oxide film is removed as shown in FIG. 1B, and further, as shown in FIG. 1C, a gate oxide film 7 is formed by a thermal oxidation process at a temperature of 850 ° C. for 30 minutes. I do.
  • an impurity having an extremely low diffusion coefficient may be used as an impurity for controlling the threshold voltage.
  • Indium is very little affected by fast diffusion due to vacancies and interstitial silicon generated during ion implantation.
  • power and, as shown in the actually measured data of the S 1 MS analysis shown in FIG. 2, at the time of implantation of boron ions (BF 2 +) of the injection during the specific base Te indium ions (I n +), implanted ions The tail of the distribution increases. Therefore, the junction capacitance between the source node region and the substrate increases.
  • indium is an atom that is difficult to handle, and when used in a memory LSI such as a DRAM, undesired effects such as degradation of a pause time occur. Therefore, in the present invention, a manufacturing process as described below with reference to FIGS. 3A to 3D is performed.
  • BF 2 ions are implanted into a p-type low-concentration substrate 1 via a protective oxide film 2 for ion implantation at an acceleration voltage of 100 keV and a dose of 4 .
  • the impurity is implanted at 0 ⁇ 10 12 cm— 2 to form an impurity diffusion layer 4 for controlling the threshold voltage.
  • RTA treatment is performed at a temperature of 1000 ° C. for 10 seconds to diffuse the interstitial silicon generated during the above-described ion implantation.
  • the protective oxide film is removed as shown in FIG. 3C, and a gate oxide film 7 is formed by a thermal oxidation process at a temperature of 850 for 30 minutes as shown in FIG. 3D.
  • the above RTA process is performed at a higher temperature than the heat treatment for impurity activation generally performed, but instead, for a shorter time.
  • RT A heat treatment in the present invention in the temperature range of about 900 e C ⁇ about 1 100 e C, is carried out over a period of about 10 seconds.
  • point defects vacancies and interstitial silicon
  • the temperature of the RTA treatment is higher than about 1100 ° C., diffusion of the implanted impurities may occur due to the annealing effect, which is not preferable.
  • the heating rate be set in a range of about 50 ° CZ seconds to about 400 seconds. If the temperature rise rate is about 400 ° CZ seconds or more, the substrate itself will be instantaneously damaged by thermal strain. On the other hand, if the heating rate is about 50 seconds or less, it is not preferable because impurities are diffused. The above range is preferable in order to eliminate point defects without causing diffusion of impurities.
  • the heating rate is set in a range from about 75 ns to about 100 ° CZ seconds.
  • FIGS. 4A and 4B show a conventional manufacturing process (referred to as “without RTA”) without performing the RTA process described with reference to FIGS. 1A to 1C, and FIGS. 3A to 3D.
  • FIG. 9 is SIMS-measured data of the impurity distribution obtained in each of the manufacturing processes according to the present invention (referred to as “with RTA”) involving the RTA processing described with reference to FIG.
  • Fig. 4A is a SIMS profile from the surface to a depth of 1.5 im
  • Fig. 4B is an enlarged view of the range from the surface to 0.3 m in Fig. 4A. You.
  • the impurity clarity near the surface which was about 2.0 ⁇ 10 17 cm ⁇ 3 in the related art , was reduced to about 2.0 ⁇ 10 17 cm ⁇ 3 .
  • a retrograde channel distribution in which the diffusion is suppressed to 1 ⁇ 10 17 cm ⁇ 3 and deep diffusion into the substrate is formed. This is because, in the present invention, by performing the R process after the impurity ion implantation for controlling the threshold voltage, vacancies and interstitial silicon generated at the time of high energy ion implantation for the formation of a well are formed.
  • the “consecutive implantation” means that impurity ions are implanted using the same mask, and it is necessary that two implantation processes are strictly consecutive in time. There is no. For example, the steps of forming a channel stop layer and forming a punch-through stop layer may be performed between two implantation steps. Alternatively, the same effect can be obtained even if the order of performing the two injection steps is reversed.
  • the gate oxide film can be simultaneously formed by, for example, an oxidation process at a temperature of 100 ° within 1 minute.
  • an oxidation process at a temperature of 100 ° within 1 minute.
  • This RTO process can be effectively applied to a gate oxide film forming step before the nitriding process when forming the nitrided oxide film.
  • FIG. 5 shows a conventional manufacturing process without RTA processing described with reference to FIGS. 1A to 1C (indicated as “No RTA”), and an RTA described with reference to FIGS. 3A to 3D.
  • 7 is a graph showing the relationship between the gate length and the threshold voltage in each of the manufacturing processes of the present invention involving processing (indicated as “with RTA”), showing the effect of the short channel effect.
  • the difference between the two processes is small when the gate length is short. It shows a lower threshold voltage than a conventional semiconductor device formed without performing the RTA process.
  • the retrograde channel impurity distribution formed by the manufacturing process of the present invention exerts a great effect in suppressing the short-channel effect accompanying the reduction in the threshold voltage. This is because the diffusion of the impurity implanted for controlling the threshold voltage is suppressed, the peak impurity level is increased, and the extension of the depletion layer from the source / drain region is suppressed. .
  • FIG. 6 shows the relationship between the drain-to-substrate junction capacitance and the drain frost pressure in an n-MOS FET, using the conventional manufacturing process (“No RTA”) and the manufacturing process of the present invention (“RTA present”). ) are shown below.
  • the n-MOSFET formed by the present invention has about 10% smaller junction capacitance. This is because, in the semiconductor device formed according to the present invention, the diffusion of the impurity implanted for controlling the threshold voltage is suppressed, so that the junction between the source / drain region and the substrate is suppressed. This is because the concentration of the tail portion of the impurity distribution located at the lower end is lower.
  • the impurity level on the substrate surface is high, and the saturation current value is reduced by the effect of surface scattering. Since the diffusion of the impurities can be suppressed and the impurity concentration on the substrate surface can be reduced, the saturation current value can be increased.
  • the threshold pressure is particularly reduced.
  • the junction capacitance between the source / drain region and the substrate is reduced, and the saturation current value is increased. As a result, the operation of the formed semiconductor device is stabilized and the speed is increased.
  • FIG. 15 shows the manufacturing process of the present invention (with RTA) and the manufacturing process of the prior art.
  • FIG. 16 shows the channel length L g and the saturation current I d per unit gate width in a semiconductor device formed according to the manufacturing process (with RTA) of the present invention and the manufacturing process of the conventional technology (without RTA). It is actual measurement data showing the relationship with sat.
  • FIG. 17 shows the manufacturing process of the present invention (with RTA) and the conventional manufacturing process (with RTA).
  • 9A and 9B are actual measurement data showing the relationship between the channel length L g and the transconductance G m per unit gate width in a semiconductor device formed according to the above methods.
  • 7A to 7I are cross-sectional views showing each process step in the method for manufacturing a semiconductor device according to the first embodiment of the present invention.
  • a low-concentration p-type substrate 1 is thermally oxidized to form a protective oxide film 2 for ion implantation.
  • reference numeral 50 indicates an insulating isolation region for element isolation.
  • a mask 51 is selectively formed on the protective oxide film 2, and boron is used to accelerate boron at an acceleration voltage of 400 keV and a dose of 4.4 10.
  • boron is implanted to form a channel stop layer, accelerated ⁇ 1 6 0 ke V and a dose location 6.
  • Boron for forming the impurity diffusion layer 4 for controlling the threshold voltage is implanted with an accelerated compressive pressure of 30 keV and a dose of 4.7 ⁇ 10 12 cm ⁇ 2 .
  • the channel stop layer is formed between the wells of different conductivity types, and is formed below an insulating isolation region for element isolation. However, it is not shown in the figure for simplicity. This is the same in the following embodiments.
  • the mask 51 is removed, and a new mask 52 is selectively formed on the protective oxide film 2 as shown in FIG. 7C.
  • the mask 52 is patterned so as to cover a portion not covered by the mask 51.
  • phosphorus is implanted at an acceleration voltage of 700 keV and a dose of 1.0 ⁇ 10 13 cm— 2 to form a retrograde n-type pellet 5.
  • phosphorus for forming a punch-through stop layer is implanted at an acceleration voltage of 160 keV and a dose of 6.0 ⁇ 10 12 cm ⁇ 2 , and the threshold voltage is increased.
  • BF 2 for forming the impurity diffusion layer 6 for voltage control is injected at an acceleration voltage of 70 keV and a dose of 6.6 10 12 cm ⁇ 2 .
  • a buried channel is formed.
  • a surface type channel is not pure product diffusion layer 6 for controlling a threshold voltage is implanted with phosphorus at an acceleration voltage 40 ke V and a dose amount of 3. 0 xl 0 12 cm one 2 It forms by doing.
  • a heat treatment (RTA treatment) is performed at a temperature of 1 000 ° C. for 10 seconds to obtain point defects such as interstitial silicon and vacancies generated during the above-described ion implantation.
  • RTA treatment a heat treatment
  • a gate oxide film 7 is formed by a heat treatment at a temperature of 850 ° C. for 30 minutes as shown in FIG. 7F. Even if such a heat treatment for forming the gate oxide film 7 is performed, since the point defects are eliminated by the RTA process described above, the abnormal diffusion due to the point defects is suppressed, and the impurity diffusion layer 4 is formed. And 6 retrograde impurity concentration distribution is maintained. Further, since the RTA process is performed before the formation of the gate oxide film 7, defects near the substrate surface are eliminated, and the gate oxide film 7 having good film quality is formed.
  • a gate electrode 8 is selectively formed on the gate oxide film 7.
  • a mask 53 covering the n-type well 5 is formed, and arsenic is accelerated to 50 keV and a dose star 2.0 X 10 15 c using the gate electrode 8 and the mask 53.
  • a mask 54 covering the p-type well 3 is formed, and BF 2 is accelerated to 30 keV and a dose using the gate electrode 8 and the mask 54.
  • the point defects in the source Z drain region are eliminated by RTA treatment (for example, at a temperature of about 1000 C for about 10 seconds), and the source Z drain region is activated.
  • the heat treatment performed here is also an RTA heat treatment, and the expansion of the source Z drain region due to diffusion can be suppressed, so that miniaturization of the formed MOSFET can be achieved.
  • the impurity diffusion layer 6 for controlling the threshold pressure is formed by implanting BF 2.
  • the impurity diffusion layer 6 for controlling the threshold voltage is formed by implanting phosphorus.
  • n-MOSFETs become surface channel type by boron implantation.
  • FIGS. 8A to 81 are cross-sectional views showing each process step in the method for manufacturing a semiconductor device according to the second embodiment of the present invention.
  • a p-type low portability substrate 1 is thermally oxidized to form a protective oxide film 2 for ion implantation.
  • reference numeral 50 indicates an insulating isolation region for element isolation.
  • a mask 61 is selectively formed on the protective oxide film 2 and phosphorus is used to accelerate phosphorus at an acceleration voltage of 400 keV and a dose of 1.0 ⁇ 10 13 cm 1. Inject at 2 to form a retrograde n-type well 5. Furthermore, using the same mask 61, and implanting phosphorus for forming a punch-through stop layer, the acceleration voltage 1 6 0 ke V and a dose S6. In 0 X 1 0 12 cm- 2, also the threshold BF 2 for forming the impurity diffusion layer 6 for voltage control is injected at an acceleration voltage of 70 keV and a dose of 6.6 ⁇ 10 12 cm— 2 . As a result, a buried channel is formed.
  • the impurity diffusion layer 6 for controlling a threshold voltage is implanted with phosphorus at an acceleration voltage 40 ke V and a dose amount of 3. 0 x 1 0 '2 cm- 2 It forms by doing.
  • the mask 61 is removed, and as shown in FIG. 8C, boron is implanted over the entire surface including the n-type pellet 5 at an acceleration voltage of 600 keV and a dose of 4.4 ⁇ 10 12 cm 2 , and Form a graded p-type pellet 3.
  • a p-type well 3 having a peak of the impurity concentration is formed in the deep part of the substrate.
  • the p-type well 3 is formed so as to surround the n-type well 5, and has a structure excellent in latch-up resistance. In this case, it is not necessary to form a mask covering the n-type cell 5, and the number of masks can be reduced as compared with the case of the first embodiment.
  • boron for forming a channel stop layer is implanted at an acceleration voltage of 160 keV and a dose of 6.0 ⁇ 10 12 cm 2 , and an impurity diffusion layer 4 for controlling a threshold voltage is formed. Boron is implanted at an acceleration voltage of 30 keV and a dose of 4.7 ⁇ 10 12 cm 2 .
  • the impurity diffusion layer 6 for controlling the threshold voltage is set to a predetermined value by adding the two injection processes.
  • the impurity concentration of the impurity diffusion layer 6 for controlling the threshold voltage is set to a predetermined value by adding the two injection processes.
  • the impurity diffusion layer 4 is set to a predetermined impurity concentration by one implantation process.
  • a gate oxide film 7 is formed by a heat treatment at a temperature of 850 for 30 minutes. Even if such a heat treatment for forming the gate oxide film 7 is performed, since the point defects are eliminated by the above-described RTA treatment, the abnormal diffusion caused by the point defects is suppressed, and the impurity diffusion layer 4 is formed. And 6 retrograde impurity concentration distribution is maintained. Further, since the RTA process is performed before the formation of the gate oxide film 7, defects near the substrate surface are eliminated, and the gate oxide film 7 having good film quality is formed.
  • a gate electrode 8 is selectively formed on the gate oxide film 7.
  • a mask 63 covering the n-type well 5 is formed, and arsenic is accelerated to 50 keV and a dose is 2.0 using the gate electrode 8 and the mask 63. was injected in X 1 0 1 s c m- 2 , to form source Roh drain region 9 of the n-MOSFET.
  • a mask 64 is formed to cover a portion of the p-type electrode 3 that does not overlap with the n-type electrode 5, and the gate electrode 8 is formed.
  • BF 2 is implanted with an acceleration voltage of 30 keV and a dose of 2.0 ⁇ 10 15 cm— 2 using a mask 64 to form a source / drain region 10 of a p-MOSFET. .
  • the point defect in the source / drain region is eliminated by RTA treatment (for example, at a temperature of approximately 1000 ° C. for approximately 10 seconds), and the source Z drain region is activated.
  • the heat treatment performed here is also RTA heat treatment, and the source Z Since the expansion of the fin region can be suppressed, the formed MOS FE can be miniaturized.
  • the impurity diffusion layer 6 for controlling the threshold voltage is formed by implanting BF 2 .
  • the impurity diffusion layer 6 for controlling the threshold voltage is formed by implanting phosphorus.
  • n-MOSFE becomes surface channel type by boron implantation.
  • 9A to 9I are cross-sectional views showing each process step in the method for manufacturing a semiconductor device according to the third embodiment of the present invention.
  • a low-concentration p-type substrate 1 is thermally oxidized to form a protective oxide film 2 for ion implantation.
  • reference numeral 50 indicates an insulating isolation region for element isolation.
  • a mask 61 is selectively formed on the protective oxide film 2 and phosphorus is used to accelerate phosphorus at an acceleration voltage of 400 keV and a dose of 1.0 ⁇ 10 13 cm. - injected at 2, to form a re-Toro grade n-type Ueru 5. Furthermore, using the same mask 61, phosphorus for forming a punch-through stop layer, the acceleration voltage 16 O k eV and a dose amount of 6.0 10 12: injected with 111-2, also the threshold voltage the BF 2 for forming an impurity diffusion layer 6 for controlling, is implanted at an acceleration voltage of 70 ke V and de over's weight 6. 6 1 0 12 cm 2.
  • the impurity diffusion layer 6 for controlling the threshold voltage should be implanted with phosphorus at an acceleration voltage of 40 keV and a dose of 3.0 ⁇ 10 12 cm ⁇ 2. Formed by
  • the p-type transistor 3 is formed by high-energy ion implantation so as to have a peak of the impurity concentration in a deep portion of the substrate.
  • ions are implanted after being decelerated by the mask 61, so that the p-type layer 3 is formed at a shallower position S.
  • the p-type wheel 3 is formed so as to surround the n-type wheel 5, and has a structure excellent in latch-up resistance.
  • boron for forming a channel stop layer is implanted at an acceleration voltage 1 6 0 ke V and a dose amount of 6. 0 1 0 1 2 c m- 2.
  • Mitsurui Te after removal of the mask 61, the poron for forming the impurity diffusion layer 4 for controlling a threshold voltage, the acceleration voltage 3 0 ke V and a dose amount of 4. 7 X 1 0 1 2 c m_ Inject with 2 .
  • a heat treatment (RTA treatment) is performed at a temperature of 100 ° C. for 10 seconds, and the interstitial silicon generated at the time of the above-described ion implantation and the voids such as vacancies are formed. Spread the pit.
  • a gate oxide film 7 is formed by a heat treatment at a temperature of 850 for 30 minutes as shown in FIG. 9F. Even if such a heat treatment for forming the gate oxide film 7 is performed, since the point defects are eliminated by the above-described RTA treatment, abnormal diffusion caused by the point defects is suppressed, and the impurity diffusion layers 4 and 6 are removed. This maintains a retrograde impurity concentration distribution. Further, since the RTA process is performed before the gate oxide film 7 is formed, defects near the substrate surface are eliminated, and the gate oxide film 7 having good film quality is formed.
  • a gate electrode 8 is selectively formed on the gate oxide film 7.
  • a mask 73 covering the n-type cell 5 is formed, and arsenic is accelerated at 50 keV and a dose of 2.0 X using the gate electrode 8 and the mask 73. 1 0 ' 5 cm— 2 implants to form n—source / drain regions 9 of the MOSFET. Further, after removing the mask 73, as shown in FIG.
  • a mask 74 is formed to cover a portion of the p-type capacitor 3 that does not overlap with the n-type capacitor 5, and the gate electrode 8 and Accelerate BF 2 using mask 7 4 Pressure 30 ke V and Injection is performed at a dose of 2.0 ⁇ 10 15 cm 2 to form a source Z drain region 10 of p—M ⁇ S FET.
  • the point defects in the source-drain region are eliminated and the source-Z drain region is activated by an RTA process (for example, at a temperature of about 1000 ° C. for about 10 seconds).
  • the heat treatment performed here is also an RTA heat treatment, and the expansion of the source Z drain region due to diffusion can be suppressed, so that miniaturization of the formed MOSFET can be achieved.
  • the impurity diffusion layer 6 for controlling the threshold voltage is formed by implanting BF 2.
  • the impurity diffusion layer 6 for controlling the threshold voltage is formed by implanting phosphorus.
  • ⁇ -MOSFETs become surface channel type by boron implantation.
  • 10A to 10I are cross-sectional views showing each process step in the method for manufacturing a semiconductor device according to the fourth embodiment of the present invention.
  • a p-type low-concentration substrate 1 is thermally oxidized to form a protective oxide film 2 for ion implantation.
  • reference numeral 50 indicates an insulating isolation region for element isolation.
  • a mask having a two-layer structure consisting of a lower mask 81 made of, for example, a silicon nitride film and an upper mask 82 made of, for example, a resist is selectively formed on the insulating oxide film 2.
  • Form 80 injecting re down using a mask 80 at an acceleration voltage 400 ke V and a dose amount of 1. 0 X 10 13 c m- 2 , to form a re-Bok port grade n-type Ueru 5.
  • phosphorus for forming a punch-through stop layer is implanted at an acceleration voltage of 160 keV and a dose of 6.0 ⁇ 10 12 cm— 2.
  • Impurity expansion for compress control BF 2 for forming the diffusion layer 6 is implanted at an acceleration voltage of 70 keV and a dose of 6.6 ⁇ 10 12 cm ⁇ 2 . As a result, a buried channel is formed.
  • the impurity diffusion layer 6 for controlling the threshold pressure applies phosphorus at an acceleration voltage of 40 keV and a dose of 3.0 ⁇ 10 12 cm— 2 . It is formed by inserting.
  • the p-type hole 3 is formed by high-energy ion implantation so as to have a beak having an impurity concentration deep in the substrate.
  • ions are implanted after being decelerated by the mask 81, so that the p-type pellet 3 is formed at a shallower position S.
  • the p-type well 3 is formed so as to surround the n-type well 5, and has a structure excellent in latch-up resistance.
  • boron for forming the channel stop layer is accelerated to 160 ke
  • a heat treatment at a temperature of 1000 for 10 seconds is performed to diffuse point defects such as interstitial silicon and vacancies generated during the above-described ion implantation.
  • a gate oxide film 7 is formed by a heat treatment at a temperature of 850 for 30 minutes as shown in FIG. 10F. Even if such a heat treatment for forming the gate oxide film 7 is performed, since the point defect is eliminated by the RTA process described above, the abnormal diffusion caused by the point defect is suppressed, and the impurity diffusion layer is formed. 4 and 6 retrograde impurity port distribution is maintained.
  • a gate electrode 8 is selectively formed on the gate oxide film 7.
  • a mask 83 covering the n-type cell 5 is formed, and arsenic is accelerated to 50 keV and a dose of 2.0 using the gate electrode 8 and the mask 83. Inject X 10 15 cm 2 to form the source Z drain region 9 of the n-MOSFET. Further, after removing the mask 83, as shown in FIG.
  • a mask 84 is formed on a portion of the p-type hole 3 not overlapping with the n-type hole 5, and a gate electrode 8 is formed.
  • BF 2 is implanted at an acceleration voltage of 30 keV and a dose of 2.0 ⁇ 10 15 cm ⁇ 2 using a mask 84 to form the source / drain region 10 of p-MOS FET.
  • the heat treatment performed here is also an RTA heat treatment, and the enlargement of the source nodrain region due to diffusion can be suppressed, so that miniaturization of the formed MOSFET can be achieved.
  • the impurity diffusion layer 6 for controlling the threshold voltage is formed by implanting BF 2.
  • the impurity diffusion layer 6 for controlling the threshold voltage is formed by implanting phosphorus.
  • n-MOSFETs become surface channel type by boron implantation.
  • FIGS. 11 to 11K are cross-sectional views showing each process step in the method for manufacturing a semiconductor device according to the fifth embodiment of the present invention. Specifically, a triple-pell structure is formed by the manufacturing method of the present embodiment.
  • the p-type low-emission substrate 1 is thermally oxidized to perform ion implantation.
  • Reference numeral 50 indicates an isolation region for element isolation.
  • a mask 91 is selectively formed on the protective oxide film 2 and phosphorus is used to accelerate phosphorus at an acceleration voltage of 1500 keV and a dose of 2.0 ⁇ 10 2.
  • a new mask 92 as shown in FIG. 11C is selectively formed on the protective oxide film 2, and boron is accelerated at 400 keV and the dose is 1.0.
  • boron for forming a channel stop layer implanted at an acceleration ⁇ 1 60 ke V and a dose fish 6.
  • 0 10 12 c m_ 2 also controlling a threshold voltage boron for forming the impurity diffusion layer 4 for, is implanted at an acceleration voltage of 30 ke V and a dose amount of 2. 7 X 1 0 12 cm- 2 .
  • the mask 92 is removed, and a new mask 93 is selectively formed on the protective oxide film 2 as shown in FIG. 11D.
  • the mask 93 is patterned so as to cover a portion not covered by the mask 92.
  • phosphorus is implanted at an acceleration voltage of 850 keV and a dose of 1.0 ⁇ 10 13 cm 2 to form a retrograde n-type pellet 5.
  • the n-type well 5 has a peak of impurity port at the position of the broken line, is connected to the deep buried layer 11, and is formed so as to surround the ⁇ -type well 3.
  • phosphorus for forming a punch-through stop is injected at an acceleration voltage of 400 keV and a dose of 3.0 ⁇ 10 12 cm 2.
  • BF 2 for forming the impurity diffusion layer 6 for control is implanted at an acceleration voltage of 70 keV and a dose of 3.0 ⁇ 10 12 cm _2.
  • the impurity diffusion layer 6 for controlling the threshold voltage controls the phosphorus at an acceleration pressure of 40 keV and a dose of 40 keV. Formed by injection at a dose of 3.0 10 12 cm 2 .
  • the mask 93 is removed, and a new mask 94 is selectively formed on the protective oxide film 2 as shown in FIG. 11E.
  • the mask 94 is patterned so as to cover the region where the n-type well 5 and the deep n-type buried layer 11 are formed.
  • a part of the impurity diffusion layer 4 for controlling the threshold voltage existing in the p-type cell 3 is supplied with polon at an acceleration voltage of 30 keV and a dose of 2.0.
  • Add an additional injection at x 10 12 cm 2 The detailed description of the additional injection will be made in connection with the description of the next embodiment.
  • the mask 94 is removed, and a heat treatment (RTA treatment) is performed at a temperature of 1000 for 10 seconds, and the point defects such as interstitial silicon and vacancies generated during the above-described ion implantation are obtained. To spread. Further, after removing the protective oxide film 2 as shown in FIG. 11G, as shown in FIG. 11H, a gate oxide film 7 is formed by heat treatment at a temperature of 850 for 30 minutes. Even if such a heat treatment for forming the gate oxide film 7 is performed, since the point defect is eliminated by the RTA treatment described above, abnormal diffusion caused by the point defect is suppressed, and impurity diffusion is performed. The retrograde impurity distribution of layers 4 and 6 is maintained. Further, since the RTA process is performed before forming the gate oxide film 7, defects near the substrate surface are eliminated, and the gate oxide film 7 having good film quality is formed.
  • RTA treatment heat treatment
  • a gate electrode 8 is selectively formed on the gate oxide film 7.
  • a mask 95 covering the region other than the ⁇ 12 ⁇ 3 is formed, and arsenic is accelerated to 50 keV and a dose of 2.0 using the gate electrode 8 and the mask 95.
  • X 10 1S cm ⁇ 2 is implanted to form the source / drain region 9 of the n-MOS FET.
  • a mask 96 covering the p-type electrode 3 is formed as shown in FIG. 11, and BF 2 is accelerated at an acceleration voltage of 30 keV and a dose using the gate electrode 8 and the mask 96.
  • the heat treatment performed here is also an RTA heat treatment, and the expansion of the source Z drain region due to diffusion can be suppressed, so that miniaturization of the formed MOS FET can be achieved.
  • the buried channel type p - formed in order to form the MO SFE T is the impurity diffusion layer 6 for controlling a threshold voltage by implantation of BF 2
  • the impurity diffusion layer 6 for controlling the threshold voltage is formed by implanting phosphorus.
  • n-MOSFETs become surface channel type by boron implantation.
  • 12A to 12K are cross-sectional views showing each process step in the method for manufacturing a semiconductor device according to the sixth embodiment of the present invention. Specifically, a triple-pell structure is formed by the manufacturing method of the present embodiment.
  • a p-type low-concentration substrate 1 is thermally oxidized to form a protective oxide film 2 for ion implantation.
  • reference numeral 50 indicates an isolation region for element isolation.
  • a mask 191 is selectively formed on the protective oxide film 2 and phosphorus is used to accelerate phosphorus at an acceleration voltage of 1500 keV and a dose of 2.0 ⁇ 10 12 cm. 2 to form a deep n-type buried layer 11.
  • a new mask 192 as shown in FIG. 12C is selectively formed on the protective oxide film 2, and phosphorus is accelerated at 850 keV and the dose is 1. 0 injected in X 1 0 13 c m_ 2, to form a re-Bok Roguredo n-type Uweru 5.
  • phosphorus for forming a launch-through stop layer was deposited at an acceleration voltage of 400 keV and a dose of 3.0 10 12 cm 2 .
  • BF 2 for forming the impurity diffusion layer 6 for controlling the value pressure is injected at an acceleration voltage of 70 keV and a dose of 3.0 ⁇ 10 12 cm 2 .
  • the impurity diffusion layer 6 for controlling the threshold voltage is formed by implanting phosphorus at an acceleration voltage of 40 keV and a dose of 3.010 12 cm 2. I do.
  • the mask 192 is removed, and a new mask 193 is selectively formed on the protective oxide film 2 as shown in FIG. 12D.
  • the mask 193 is patterned so as to cover a portion that was not covered by the mask 192.
  • polon is implanted at an accelerating voltage of 400 keV and a dose of 1.0 ⁇ 10 13 cm ⁇ 2 to form retrograde p-type pellets 3a and 3b.
  • the ball ⁇ down for forming a channel stop layer the acceleration voltage 1 60 ke V and a dose amount of 6.0 10 12 (- injected with 111-2, also the threshold Boron for forming the impurity diffusion layers 4a and 4b for voltage control is implanted at an acceleration voltage of 3 OkeV and a dose of 2.7 ⁇ 10 12 cm 2 .
  • the mask 193 is removed, and a new mask 194 is selectively formed on the protective oxide film 2 as shown in FIG. 12E.
  • the mask 194 is patterned so as to cover the region where the n-type cell 5 and the deep n-type buried layer 11 are formed. Then, through the opening 194a of the mask 194, the boron is accelerated to the impurity diffusion layer 4a for controlling the threshold voltage existing in a part 3a of the p-type capacitor. V and dose setting 2.0 ⁇ 10 12 c ⁇ 2 additional injection.
  • the inside of a p-type well 3 b which is isolated from the substrate 1 having the p-type conductivity and surrounded by the n-type well 5 N-MOS FET corresponds to the cell part.
  • the n-MOSFET inside the p-type transistor 3a and the p-MOSFET inside the n-type well 5 having the same potential as the substrate 1 correspond to the peripheral circuit portion of the cell portion, respectively. Since the cell part operates by pulling the substrate potential, the p-type well 3 has the same potential as the ⁇ -type substrate 1. 7 /
  • the concentration of the impurity diffusion layer 4a for controlling the threshold voltage formed inside the a is formed inside the ⁇ -type layer 3b surrounded by the ⁇ -type well 5 and insulated from the substrate 1.
  • the concentration needs to be higher than the concentration of the impurity diffusion layer 4b for controlling the threshold voltage. Therefore, here, an impurity for controlling the threshold voltage is additionally implanted into the p-type layer 3 a having the same potential as the p-type substrate 1.
  • the n-MOS FET provided inside the p-type cell 3a having the same potential as the p-type substrate 1 may be operated at a low voltage.
  • the concentration of the impurity diffusion layer 4b for controlling the threshold voltage formed inside the p-type well 3b, which is isolated from the substrate 1 and surrounded by the n-type It is necessary to make the temperature higher than that of the impurity diffusion layer 4a for controlling the threshold voltage formed inside the p-type well 3a having the same potential as 1.
  • the mask 1994 shown in FIG. 12E has an opening 1994a on the P-type 3b which is surrounded by the ⁇ -type 5 and insulated from the p-type substrate 1. Just pattern it.
  • the mask 194 is removed, and a heat treatment (RTA treatment) is performed at a temperature of 100 000 for 10 seconds, and the interstitial silicon generated during the above-described ion implantation is formed. ⁇ Diffuse point defects such as vacancies.
  • RTA treatment a heat treatment after the implantation step. Specifically, in the present invention, an RTA treatment is performed.
  • a gate oxide film 7 is formed by a heat treatment at a temperature of 850 for 30 minutes. Even if such a heat treatment for forming the gate oxide film 7 is performed, since the point defects are eliminated by the above-described RTA treatment, abnormal diffusion caused by the point defects is suppressed, and the impurity diffusion layer 4 is formed. And 6 retrograde impurity concentration distribution is maintained. Also, since the RTA process is performed before the gate oxide film 7 is formed, defects near the substrate surface And the gate oxide film 7 having good film quality is formed.
  • a gate electrode 8 is selectively formed on the gate oxide film 7.
  • a mask 195 is formed, and arsenic is implanted using the gate electrode 8 and the mask 195 at an accelerated lightning pressure of 50 keV and a dose of 2.0 ⁇ 10 15 cm— 2 .
  • a source Z drain region 9 of the n-MOS FET is formed.
  • a mask 196 is formed as shown in FIG. 12K, and BF 2 is accelerated using the gate electrode 8 and the mask 196 at an acceleration voltage of 30 keV and a dose of 2.0.
  • X 101 S cm 2 is implanted to form a source-drain region 10 of the p-MOS FET.
  • the point defects in the source Z drain region are eliminated and the source drain region is activated by an RTA process (for example, at a temperature of about 1000. C for about 10 seconds).
  • the heat treatment performed here is also an RTA heat treatment, and the expansion of the source nodrain region due to diffusion can be suppressed, so that the formed MOSFET can be miniaturized.
  • the impurity diffusion layer 6 for controlling the threshold voltage is implanted with BF 2 .
  • the impurity diffusion layer 6 for controlling the threshold voltage is formed by implanting phosphorus.
  • n-MOSFETs become surface channel type by boron implantation. Seventh embodiment
  • FIG. 13A to 13K are cross-sectional views showing each process step in the method for manufacturing the semiconductor device S according to the seventh embodiment of the present invention.
  • a high-energy ion implantation treatment through a mask as disclosed in US Pat. No. 5,160,996 is described in the manufacturing process described as the sixth embodiment.
  • the number of masks used is reduced by applying First, as shown in FIG. 13A, a p-type low portability substrate 1 is thermally oxidized to form a protective oxide film 2 for ion implantation.
  • reference numeral 50 indicates an absolute isolation region for element isolation.
  • a mask 191 is selectively formed on the protective oxide film 2 and phosphorus is used to accelerate phosphorus at an acceleration voltage of 1500 keV and a dose of 2 . was injected at 0 1 0 1 2 cm- 2, to form a deep n-type buried layer 1 1. Further, using the same mask 191, boron for forming the impurity diffusion layer 4 for controlling the threshold voltage is supplied with an acceleration voltage of 30 keV and a dose of 2.7 ⁇ 10 12 cm. — Inject at 2 . Thereafter, the mask 191 is removed, and a new mask 192 is selectively formed on the protective oxide film 2 as shown in FIG. 13C. And the phosphorus is accelerated to 8500 ke
  • phosphorus for forming a punch-through stop layer is formed at an acceleration voltage of 400 keV and a dose of 3.0 ⁇ 10 12 cm— 2 .
  • a BF 2 for forming an impurity diffusion layer 6 for the value voltage control the acceleration voltage 7 0 ke V and a dose amount of 3. injected with 0 x 1 0 1 2 cm- 2 .
  • the impurity diffusion layer 6 for controlling the threshold voltage converts phosphorus to an acceleration voltage of 40 keV and a dose of 3.0 ⁇ 10 12 cm ⁇ 2. It is formed by injecting.
  • boron is implanted at an acceleration voltage of 400 keV and a dose of 1.0 ⁇ 10 13 cm— 2 , A retrograde P-type well 3 and a deep p-type buried layer 130 are formed.
  • a deep p-type buried layer 130 having a peak of the impurity concentration is formed deep in the substrate by high-energy ion implantation.
  • ions are implanted after being decelerated by the mask 1992, so that p-type holes are formed at a shallower position.
  • using the same mask 192 to form the channel stop layer Boron is injected at an acceleration voltage of 160 keV and a dose of 6.0 ⁇ 10 12 cm 2 .
  • the mask 192 is removed, and a new mask 194 is selectively formed on the protective oxide film 2 as shown in FIG. 13E.
  • the mask 194 is patterned so as to cover the region where the n-type well 5 and the deep n-type buried layer 11 are formed.
  • boron for forming the impurity diffusion layer 4 for controlling the threshold voltage is injected at an accelerated compressing pressure of 30 keV and a dose of 2.7 ⁇ 10 12 cm 2 .
  • a heat treatment (RTA treatment) is performed at a temperature of 1000 ° C. for 10 seconds to form the interstitial silicon / vacancies generated during the above-described ion implantation. ⁇ is diffused.
  • RTA treatment a heat treatment
  • a gate oxide film 7 is formed by a heat treatment at a temperature of 850 ° C. for 30 minutes. Even if such a heat treatment for forming the gate oxide film 7 is performed, since the point defect is eliminated by the RTA process described above, abnormal diffusion caused by the point defect is suppressed, and the impurity diffusion layer is formed. The retrograde impurity concentration distributions of 4 and 6 are compatible.
  • the RTA process is performed for the formation of the gate oxidation completion, defects near the substrate surface are eliminated, and the gate oxide film 7 having good film quality is formed.
  • a gate electrode 8 is selectively formed on the gate oxide film 7.
  • a mask 195 is formed, and the gate electrode 8 and the mask 195 are used to form a mask.
  • a mask 196 is formed as shown in FIG. 13K, and BF 2 is accelerated by using the gate electrode 8 and the mask 196 at an acceleration voltage of 30 keV and a dose of 2.0 ⁇ 10 15 Implant in cm 2 to form the source-Z drain region 10 of the p-MOS FE.
  • RTA treatment for example, at a temperature of about 1000 ° C for about 10 seconds
  • the heat treatment performed here is also an RTA heat treatment, and the enlargement of the source drain region due to diffusion can be suppressed, so that the formed MOSFET can be miniaturized.
  • an impurity diffusion layer 6 for controlling a threshold voltage and a value voltage is formed by implanting BF 2.
  • the impurity diffusion layer 6 for controlling the threshold voltage is formed by implanting phosphorus.
  • n-MOSFE becomes surface channel type by boron implantation.
  • a heat treatment for diffusing interstitial silicon generated at the time of forming the well is performed, and thereafter, a heat treatment for forming a gate oxide film is performed.
  • FIG. 14 shows the manufacturing process of the present invention with the RTA process (labeled “with RTA”) and the conventional manufacturing process without the RTA process (labeled “without RTA”).
  • FIG. 5 is a diagram schematically showing a depth-wise impurity distribution after a gate oxide film forming step. In the vicinity of the surface, there is a peak corresponding to the impurity diffusion layer for controlling the threshold voltage (denoted as “Vt control”), while inside the substrate, there is another peak corresponding to the high energy level. Peak exists.
  • impurities eg, boron
  • a thermal oxidation process for forming a gate oxide film by performing the RTA process after the implantation step for forming the well, as shown in FIG. 14, the implantation for redistribution of impurities in the well and the control of the threshold voltage are performed. Diffusion of the impurity thus formed can be suppressed.
  • an increase in the impurity concentration in the vicinity of the surface of the well (or the substrate) is suppressed.
  • the threshold and the impurity diffusion region for controlling the value voltage can be formed shallowly, the variation of the off-leak current and the threshold voltage is suppressed, and the high driving power is reduced. Can be realized.
  • the impurity for controlling the threshold voltage keeps a retrograded distribution shape, the short channel effect is suppressed while increasing the junction capacitance, and high drive is achieved. Power can be realized.
  • the formation of the retrograde n-type and p-type wells and the formation of the diffusion layer for controlling the threshold voltage are performed using the same mask pattern.

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Manufacturing & Machinery (AREA)
  • Computer Hardware Design (AREA)
  • Power Engineering (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • High Energy & Nuclear Physics (AREA)
  • Health & Medical Sciences (AREA)
  • Toxicology (AREA)
  • Chemical & Material Sciences (AREA)
  • General Chemical & Material Sciences (AREA)
  • Chemical Kinetics & Catalysis (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Spectroscopy & Molecular Physics (AREA)
  • Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)
  • Insulated Gate Type Field-Effect Transistor (AREA)

Description

明 細 書 半導体装置の製造方法 技術分野
本発明は、 相補型半導体装置の微細化を進める過程で複雑化する製造プロセス を簡略化するとともに、 高性能動作を安定して実現する半導体装置を形成できる、 半導体装置の製造方法に関する。 背景技術
超集積回路装置 (V L S I ) において、 高性能なトランジスタ特性を安定して 実現できる C M O S技術の実現が要求されている。 し力、し、 装置の微細化や製造 プロセスの実施温度の低下に伴って、 ゥヱルや埋め込み層の形成時に実施される 高エネルギーィォン注入をはじめとしたィォン注入工程によつて半導体基板の内 部に多量に発生する点欠陥、 すなわち空孔及び格子間原子 (例えば格子間シリコ ン) が、 その後に行われる熱処理工程においてしきい値電圧制御のためのチヤネ ル不純物の增速拡散を引き起こし、 不純物の再分布に好ましくない影響が及ぼさ れることがある。 具体的には、 しきい値 圧の変動、 低しきい値電圧設定時にお ける短チャネル効果の増大、 接合容量の増大、 基板表面でのキャリアの移動度の 劣化、 或 t、はそれらに伴う動作性能の劣化などの好ましくなレ、問題が生じる。 これらの好ましくない問題の解決のために、 高エネルギーイオンの注入によつ て発生した点欠陥を拡散或いは消滅させるための熱処理工程の付加や、 しきい値 電圧制御のために使用されるドーパントをィンジゥムゃアンチモンなどの極めて 拡散し難 L、原子に変更する製造プロセスが、 提案されている。
以下には、 提案されている各種の製造プロセスの概略を説明するとともに、 そ れぞれに関連する問題点を説明する。 浅いトレンチ分離を有する埋め込みチャネル型 p - M O S F E Tにおいて、 高 エネルギーィォン注入によるゥヱル形成後の熱処理工程の実施の有無によってし きい値電圧のチャネル幅への依存性が変化することが、 IEEE ED-L, Vol. 15, No. 12, Dec. 1994において、 J. A. Mandelmanらによって開示されている。 具体的には、 上記文献では、 トレンチ分離を有する埋め込みチャネル型 p— MO S F E Tにお いて、 トレンチ側壁の酸化膜近傍で、 ゥヱル形成のための高エネルギーイオン注 入時に発生した格子間シリコンの澳度勾配が生じる結果として、 しきい値電圧制 御用の不純物層を形成するボロンの拡散がチャネル中心に比べて酸化膜側壁の近 傍で抑制され、 分雜側壁の近傍でボロン濃度が局部的に増加して、 チャネル幅の 減少に伴ってしきい値が減少する逆ナロー効果が生じることが、 報告されている。 その上で、 上記の現象に関連する問題点を克服するための製造プロセスが、 提案 されている。
具体的には、 半導体基板上にトレンチ絶緣分離層を形成し、 次に第 1導電型の イオンを高エネルギーで (例えば、 リンイオンを加速電圧 5 0 0 k e V及びド一 ズ量 2 . 5 X 1 0 1 2 c m 2で) 半導体基板に注入することによって、 nゥエル を形成する。 銃いて、 高エネルギーイオン注入によって発生した点欠陥を拡散さ せるために、 温度 8 0 0 °Cで 6 0分間の熱処理を行う。 それによつて点欠陥が均 等に分布した半導体基板に、 今度は第 2導電型のィォンを低エネルギーで注入し て、 しきい値電圧制御のためのチャネル不純物分布を形成する。 その後は、 一般 的な MO S F E Tの形成プロセスと同様に、 ゲートの形成及びそれをマスクとし て使用するソース Zドレインの形成を行う。 これによつて、 異常狭チャネル効果 を抑制する。
—方、 IEEE ED-L. Vol. 14, No. 8, August 1993. pp. 409-411において、 G. C. Sh ahidiらは、 しきい値電圧制御のためのドーパントとして、 1 9 0 k e Vの加速 エネルギーで注入されたインジウムを使用する製造プロセスを提案している。 ィ ンジゥ厶は、 極めて拡散し難く、 イオン注入工程の前後に行われる工程の内容に 係わらず、 注入直後のリ トログレードな形状を保った表面チャネル不純物分布を 形成する。 このために、 低しきい値電圧設定時においても、 短チャネル効果を抑 制することができる。
しかし、 以上のように提案されている従来技術の方法は、 ゥエル形成のための 高エネルギーィォン注入による点欠陥に関連して上述した問題点の解決のために は、 十分に効果的ではない。
第 1の製造プロセスは、 確かに、 埋め込みチャネルの分離側壁の近傍における ボロン濃度の局部的な増加を抑制するためには、 効果的である。 しかし、 半導体 装 Sの高密度化や安定動作の実現への要求が高まるにつれて製造プロセスの簡素 化や製造コストの低減が要求されていることを考慮すると、 提案されている改変 は好ましいものではない。
具体的には、 上記の文献で提案されているプロセスでは、 イオン注入工程によ つてゥエルを形成した後に格子間シリコンを拡散させるための熱処理工程を実施 し、 さらにその後にしきい値電圧制御のためのイオン注入工程を行う。 し力、し、 そのようなプロセスフローの実現のためには、 ゥエル形成のための注入工程で使 用したマスクを除去して熱処理を実施し、 さらにその後に、 p—MO S F E T及 び n - M O S F E Tのそれぞれのしきい値電圧制御のための注入工程を、 新たに 形成した別のマスクを使用して行う必要がある。 そのため、 実際には、 ゥエル形 成のための注入工程、 格子間シリコンを拡散させるための熱処理工程、 及び p— MO S F E T及び n— MO S F E Tのそれぞれに対するしきい値電圧制御のため の注入工程の実施に関連して、 マスク堆積、 リソグラフィー、 及びマスク除去の 各工程を計 4回ずつ行う必要が生じる。
さらに、 上述の方法は、 埋め込みチャネルの分離側壁の近傍におけるボロン湊 度の局部的な増加を抑制するためには効果的であるが、 しきい値電圧制御のため の表面チャネル不純物分布のリ 卜口グレードな形状の保持という観点では、 十分 に満足できる結果がもたらされない。 具体的には、 上述の方法では、 確かに高エネルギーイオン注入時に発生した点 欠陥を半導体基板中に均等に分布させることができるが、 実際には、 しきい値電 圧制御のためのイオン注入工程時にも点欠陥が発生して、 表面チャネル不純物の 增速拡散が生じる。 し力、し、 上記の方法では、 そのようにして生じる不純物の増 速拡散を抑制することができない。
さらに、 分単位の長さの熱処理工程を行うと、 特にその昇温過程で、 半導体基 板の内部の不純物、 例えばチャネル不純物が、 大きく拡散する。 このために、 チ ャネル不純物分布において、 半導体基板の表面及び深部での濃度が増加して、 リ トログレードな形状の維持が困難になる。
一方、 ドーパントとしてのインジウムの使用に関連して、 インジウムイオンの 注入後の不純物分布は、 そのテール部が半導体基板の深部に広がる。 このために、 ィンジゥムイオン注入後の半導体深部における不純物濃度は、 B F 2イオンを半 分の加速エネルギーで注入したときよりも高くなる。 この結果、 ソースノドレイ ン領域と基板との間の接合容量が増加して、 M O S F E Tの高性能化の大きな障 害になる。 また、 インジウムは、 拡散係数は小さいものの、 点欠陥による増速拡 散の影饗をボロンと同様に受ける。 加えて、 インジウムイオンの活性化は容易で はなく、 またポロンに比べて注入工程の取り扱いが容易ではない。 発明の開示
本発明の半導体装置の製造方法は、 ィォン注入によってしき t、値電圧制御のた めの不純物拡散層を形成する工程と、 該イオン注入によって発生した結晶欠陥の 回復のための高温短時間熱処理を行う工程と、 を包含する。
具体的には、 前記高温短時間熱処理の処理条件は、 前記結晶欠陥の原因となる 格子間原子は拡散させるが、 前記不純物拡散層の不純物は拡散させないように、 設定されている。 例えば、 前記高温短時間熱処理は、 約 9 0 0 °C〜約 1 1 0 0 °C の温度範囲で実施される。 前記高温熱処理工程の後に、 ゲート酸化膜の形成工程をさらに包含し得る。 或 いは、 前記高温熱処理工程において、 ゲート酸化膜の形成を同時に行い得る。 前記不純物拡散層の形成工程に先立つて、 高エネルギーィォンの注入によって ゥエル或いは埋め込み層を形成する工程をさらに包含し得る。 この場合、 ある実 施形態では、 前記ゥヱル或いは埋め込み層の形成のためのイオン注入工程と前記 不純物拡散層の形成工程との間に、 熱処理を実施しない。 好ましくは、 少なくと も一つのゥェル或いは埋め込み層を高エネルギーィォンの注入によつて形成した 後に、 前記不純物拡散層の形成のためのィォン注入処理を連続的に行う。
ある実施形態では、 形成される半導体装置が表面チャネル型電界効果トランジ スタであり、 前記しきい値電圧制御のための不純物拡散層を形成する前記イオン 注入工程で使用されるイオン種はボロンであり、 該イオン注入工程では、 注入さ れたボロンの濃度プロファイルが、 基板の表面近傍では低レベルに維持され、 該 基板の深部においてピークを有し、 且つ形成されるソース/ドレイン領域と該基 板との接合領域では低レベルに維持されるように、 ボロンのイオン注入処理を実 施する。
他の実施形態では、 形成される半導体装置が埋め込みチャネル型電界効果トラ ンジスタであり、 前記しき L、値電圧制御のための不純物拡散層を形成する前記ィ オン注入工程で使用されるイオン種はボロンである。
基板の表面近傍における不純物接度は、 約 2 X I 0 1 7 c m 3以下であり得る。 好ましくは、 前記髙温熱処理工程の昇温レートが約 5 0 °CZ秒〜約 4 0 0 °CZ 秒、 さらに好ましくは約 7 5 °CZ秒〜約 1 0 0 °CZ秒の範囲にある。
本発明の他の局面によって提供される半導体装置の製造方法は、 半導体半導体 基板の表面に選択的に第 1の保護膜を形成する工程と、 該第 1の保護膜をマスク として、 所定のィォン種を異なつたエネルギーレベルで該半導体基板に注入して、 第 1導電型のゥ ルとしき 、値電圧制御用の不純物拡散層とを形成する工程と、 該第 1の保護膜を除去する工程と、 該半導体基板の表面のうちで該第 1の保護膜 によつて覆われてし、なかつた領域に、 選択的に第 2の保護膜を形成する工程と、 該第 2の保護膜をマスクとして、 所定のィォン種を異なつたエネルギーレベルで 該半導体基板に注入して、 第 2導電型のゥ ルとしきし、値電圧制御用の不純物拡 散層とを形成する工程と、 該第 2の保護膜を除去する工程と、 高温短時間熱処理 を行う工程と、 を包含する。
本発明の他の半導体装置の製造方法は、 半導体基板の表面に選択的に保護膜を 形成する工程と、 該保護膜をマスクとして、 所定のイオン種を異なったエネルギ ―レベルで該半導体基板に注入して、 第 1導電型のゥヱルとしき t、値電圧制御用 の不純物拡散層とを形成する工程と、 該保護膜を除去する工程と、 該半導体基板 の全面に所定のイオン種を異なったエネルギーレベルで注入して、 第 2導電型の ゥエルとしき t、値電圧制御用の不純物拡散層とを、 該半導体基板のうちで該保護 膜によって覆われていた領域に形成する工程と、 高温短時間熱処理を行う工程と、 を包含する。
本発明のさらに他の半導体装置の製造方法は、 半導体基板に選択的に絶縁分離 領域を形成する工程と、 該半導体基板の表面に選択的に保護膜を形成する工程と、 該保護膜をマスクとして、 所定のイオン種を異なったエネルギーレベルで該半導 体基板に注入して、 第 1導電型のゥエルとしきし、値電圧制御用の不純物拡散層と を形成する工程と、 該保護膜をマスクとして、 所定のイオン種を該半導体基板に 注入して、 該半導体基板のうちで該保護膜によつて?!われて t、た領域に第 2導電 型のゥ ルを形成し、 且つ、 該第 1導電型のゥエルの直下の領域に第 2導電型の 埋め込み層を、 該第 2導電型のゥエルと該第 2導電型の埋め込み層とが該絶縁分 離領域の下でお互いに高濃度で連続して該第 1導電型のゥエルを囲むように形成 する、 工程と、 該保護膜を除去する工程と、 該半導体基板の全面に所定のイオン 種を注入して、 しきい値電圧制御用の不純物拡散層を、 該半導体基板のうちで該 保護膜によって Sわれていた領域に形成する工程と、 髙温短時間熱処理を行うェ 程と、 を包含する。 本発明のさらに他の半導体装置の製造方法は、 半導体基板に選択的に絶縁分離 領域を形成する工程と、 該半導体基板の表面に選択的に、 第 1の保護膜の上に第 2の保護膜が積み重なった多層膜を形成する工程と、 該多層膜をマスクとして、 所定のィォン種を該半導体基板に注入して、 第 1導電型のゥュルを形成する工程 と、 該第 2の保護膜を除去する工程と、 該第 1の保護膜をマスクとして、 所定の イオン種を該半導体基板に注入して、 該半導体基板のうちで該第 1の保護膜によ つて覆われている領域に第 2導 ¾型のゥ ルを形成し、 且つ、 該第 1導電型のゥ エルの直下の領域に第 2導電型の埋め込み層を、 該第 2導電型のゥエルと該第 2 導電型の埋め込み層とが該絶緣分雜領域の下でお互いに高濃度で連続して該第 1 導電型のゥエルを囲むように形成する、 工程と、 該第 1の保護膜をマスクとして 該半導体基板にイオン注入する工程と、 該第 1の保護膜を除去する工程と、 該半 導体基板の全面にイオン注入する工程と、 高温短時間熱処理を行う工程と、 を包 含する。
本発明のさらに他の半導体装置の製造方法は、 半導体基板の衷面に選択的に第 1の保護膜を形成する工程と、 該第 1の保護膜をマスクとして、 所定のイオン種 を該半導体基板に注入して、 第 1導電型の深い埋め込み層を形成する工程と、 該 第 1の保護膜を除去する工程と、 該半導体基板の表面に選択的に第 2の保護膜を 形成する工程と、 該第 2の保護膜をマスクとして、 所定のイオン種を異なったェ ネルギーレベルで該半導体基板に注入して、 第 2導電型のゥヱルとしき 、値電圧 制御用の不純物拡散層とを形成する工程と、 該第 2の保護膜を除去する工程と、 該半導体基板の表面のうちで該第 2の保護膜に Sわれていなかった領域に、 選択 的に第 3の保護膜を形成する工程と、 該第 3の保護膜をマスクとして、 所定のィ オン種を該半導体基板に注入して、 該半導体基板のうちで該第 3の保護膜によつ て復われていない領域に第 1導電型のゥヱルを、 該第 1導電型のゥヱルと該第 1 導電型の埋め込み層とがお互いに連続して該第 2導電型のゥエルを囲むように形 成する、 工程と、 該第 3の保護膜をマスクとして、 該半導体基板に所定のイオン 種を注入して、 しきい値電圧制御用の不純物拡散層を形成する工程と、 該第 3の 保護膜を除去する工程と、 該半導体基板の表面に選択的に第 4の保護膜を形成す る工程と、 該第 4の保護膜をマスクとして該半導体基板にイオン注入を行って、 該第 2導電型のゥエルの内部にしき L、値電圧制御用の不純物拡散層を形成するェ 程と、 高温短時間熱処理を行う工程と、 を包含する。
本発明のさらに他の半導体装置の製造方法は、 半導体基板の表面に選択的に第 1の保護膜を形成する工程と、 該第 1の保護膜をマスクとして、 所定のイオン種 を異なったエネルギーレベルで該半導体基板に注入して、 第 1導電型の深い埋め 込み層としきい値電圧制御用の不純物拡散層とを形成する工程と、 該第 1の保護 膜を除去する工程と、 該半導体基板の表面に選択的に第 2の保護膜を形成するェ 程と、 該第 2の保護膜をマスクとして、 所定のイオン種を異なったエネルギーで 該半導体基板に注入して、 該半導体基板のうちで該第 2の保護膜によって覆われ ていない領域に、 該第 1導電型の深い埋め込み層に連続した第 1導電型のゥエル としき ί、値電圧制御用の不純物拡散層とを形成する工程と、 該第 2の保護膜越し に第 2導電型のイオン種を該半導体基板にイオン注入して、 該半導体基板のうち で該第 2の保護膜によって覆われている領域に所定のゥエルを形成する工程と、 該第 2の保護膜を除去する工程と、 該半導体基板の表面に選択的に第 3の保護膜 を形成する工程と、 該第 3の保護膜をマスクとして、 該半導体基板に所定のィォ ン種を注入して、 しきい値電圧制御用の不純物拡散層を形成する工程と、 該第 3 の保護膜を除去する工程と、 高温短時間熱処理を行う工程と、 を包含する。 上記のような本発明の様々な半導体装置の製造方法において、 具体的には、 前 ΐ己高温短時間熱処理の処理条件は、 前記結晶欠陥の原因となる格子間原子は拡散 させるが、 前記不純物拡散層の不純物は拡散させないように、 設定されている。 例えば、 前記高温短時間熱処理は、 約 9 0 0 °C〜約 1 1 0 0 の温度範囲で実施 される。
基板の衷面近傍における不純物濃度は、 約 2 X 1 0 1 7 c m 3以下であり得る。 好ましくは、 前記高温熱処理工程の昇温レー卜が約 5 0 °CZ秒〜約 4 0 0 °C/ 秒、 さらに好ましくは約 7 5 °Cノ秒〜約 1 0 0 秒の範囲にある。
本発明のさらに他の局面によって提供される半導体装 Sの製造方法は、 イオン 注入によってしき t、値電圧制御のための不純物拡散層を形成する工程と、 該ィォ ン注入によって発生した結晶欠陥の回復のための高温短時間熱処理を行う工程と、 ゲート酸化膜を形成する工程と、 ソース/ドレイン領域を形成する工程と、 を包 含する。 これより、 本発明は、 ゥ:ル内の不純物の再分布を抑制しながら、 ゥ ル形成 時に発生した格子間シリコンがその後の熱処理工程に起因してしきい値電圧制御 に好ましくない影饗を及ぼすことを抑制し、 ゥエル形成のための注入工程としき い値電圧制御のための注入工程とを n— MO S F E T及び p— M O S F E Tのそ れぞれで同一のマスクを用いて実施することでプロセスの簡略化を実現すること ができる、 半導体装置の製造方法を提供することを、 目的とする。
さらに、 本発明によれば、 埋め込みチャネル型 MO S F E Tに関しては、 しき
I、値電圧制御用の不純物拡散領域を浅く形成できるので、 オフリーク電流やしき い値電圧のばらつきを抑制して、 高駆動力を実現することができる。 一方、 表面 チャネル型 M〇 S F E Tに関しては、 しきい値電圧制御用の不純物がリ トログレ ―ドな分布形状を保つので、 接合容量の増加を抑制しながら短チャネル効果の発 生を抑制して、 高 lg動力を実現することができる。 図面の簡単な説明
図 1 A〜 l Cは、 従来技術における製造プロセスを説明する断面図である。 図 2は、 注入されたボロンイオン及びインジウムイオンの濃度プロファイルを 示す S I M S実測データである。
図 3 A〜 3 Dは、 本発明による製造プロセスを説明する断面図である。 図 4 A及び図 4 Bは、 従来の製造プロセス (RTAなし) 及び本発明による製 造プロセス (RTAあり) のそれぞれにおいて得られる不純物分布の S I MSに よる実測データであり、 図 4 Aは、 表面から深さ 1. 5 mまでの範囲の S I M Sプロファイルであり、 図 4Bは、 図 4 Aのうちで表面から 0. 3 m迄の範囲 を拡大して示している。
図 5は、 従来の製造プロセス (RTAなし) 及び本発明による製造プロセス (RTAあり) のそれぞれにおける、 ゲート長としきい値電圧との関係を示すグ ラフである。
図 6は、 従来の製造プロセス (RTAなし) 及び本発明の製造プロセス (RT Aあり) のそれぞれにおける、 n— MO S F E Tでのドレイン一基板間の接合容 量とドレイン 圧との関係を示すグラフである。
図 7 A〜図 7 Iは、 本発明の第 1の実施形態に従った半導体装 Sの製造方法に おける、 各プロセスステップを示す断面図である。
図 8 A〜図 8 Iは、 本発明の第 2の実施形態に従った半導体装置の製造方法に おける、 各プロセスステップを示す断面図である。
図 9 A〜図 9 Iは、 本発明の第 3の実施形態に従った半導体装置の製造方法に おける、 各プロセスステップを示す断面図である。
図 1 0 A〜図 10 Iは、 本発明の第 4の実施形態に従った半導体装置の製造方 法における、 各プロセスステップを示す断面図である。
図 1 1八〜図1 1 Kは、 本発明の第 5の実施形態に従った半導体装置の製造方 法における、 各プロセスステップを示す断面図である。
図 12A〜図 12Kは、 本発明の第 6の実施形態に従った半導体装置の製造方 法における、 各プロセスステップを示す断面図である。
図 13A〜図 1 3 Kは、 本発明の第 7の実施形態に従った半導体装置の製造方 法における、 各プロセスステップを示す断面図である。
図 14は、 本発明の製造プロセス (RTAあり) 及び従来技術の製造プロセス (RTAなし) のそれぞれにおける、 ゲート酸化膜の形成工程後の深さ方向不純 物分布を模式的に示す図である。
図 15は、 本発明の製造プロセス (RTAあり) 及び従来技術の製造プロセス (RTAなし) のそれぞれに従って形成された半導体装置における、 チャネル長 L gとしきい値電圧 Vtsとの関係を示す実測データである。
図 16は、 本発明の製造プロセス (RTAあり) 及び従来技術の製造プロセス (RTAなし) のそれぞれに従って形成された半導体装置における、 チャネル長 L gと単位ゲート幅あたりの飽和電流 I dsatとの関係を示す実側データである。 図 17は、 本発明の製造プロセス (RTAあり) 及び従来技術の製造プロセス (RTAなし) のそれぞれに従って形成された半導体装置における、 チャネル長
L gと単位ゲー卜幅あたりのトランスコンダクタンス Gmとの関係を示す実測デ 一夕である。 発明を実施するための最良の形態
まず、 この発明をなすに至った経镎について説明する。
CMOSの形成にあたり、 高エネルギー注入により、 p型ゥエル及び n型ゥ I ルが形成される。 すでに述べたように、 従来技術では、 高エネルギーイオン注入 の後に、 熱処理によって、 注入で発生した欠陥の回復を行っていた。 しかし、 こ のような従来技術の方法では、 その後に、 さらに p型ゥエル及び n型ゥエルのし きい値電圧制御のためのイオン注入を行うので、 p型ゥエルを形成するためのマ スク、 n型ゥヱルを形成するためのマスク、 p型ゥヱルへのしきい値制御のため のイオン注入用のマスク、 及び n型ゥヱルへのしきい値制御のためのイオン注入 用のマスクの合計 4枚のマスクが必要であった。
そこで、 本願発明者らは、 工程数を削減して低コスト化を図るために、 ゥエル 形成のマスクとしきい値制御用のイオン注入用のマスクとを兼用することを考え た。 この方法によると、 ゥエルの形成時に、 同時にしきい値制御のためのイオン 注入を行うことができるので、 マスク数を半分にして、 工程数を削減することが できる。 具体的には、 p型ゥ Iル形成のためのマスクで、 P型ゥヱルを形成する とともに、 p型ゥヱルに形成する n -MO S F E Tのしきい値制御のためのィォ ン注入を行う。 同様に、 n型ゥエル形成のためのマスクで、 n型ゥエルを形成す るとともに、 n型ゥヱルに形成する n— MOS FETのしきい値制御のためのィ オン注入を行う。 この後に、 n— MOSFET及び p—MOSFETとなるゲ 一卜酸化膜を形成する。
ゲ一卜酸化膜の形成のための熱処理の形成は約 850てであり、 半導体プロセ スにおいては、 比較的に低温の熱処理である。 し力、し、 本願発明者らの検討によ れば、 しきい値制御用の不純物拡散層が、 原子の固有の拡散係数以上に異常拡散 することがわかった。 本願発明者らは、 上記の現象の原因が、 高工ネルギ一^ rォ ン注入による点欠陥ではないかと考えた。 すなわち、 この点欠陥が原因となって、 低温 (約 850て) での熱処理であるにもかかわらず、 約 1 000°Cでの高温熱 処理と同程度の拡散が生じるのではないかと考えたのである。
そこで、 この異常拡散を抑制するために、 本願発明では、 しきい値制御のため のイオン注入後に高温短時間熱処理 (RTA) を行って、 ゲー卜酸化膜工程での 異常拡散を防止する。 すなわち、 ゲート酸化膜工程を最初の熱処理工程にするの ではなく、 その前に熱処理工程を実施することで、 それ以前に発生して蓄積され ている点欠陥を回復する。 本発明によれば、 このような手法によって異常拡散を 防止して、 MOSFETの微細化を実現することができる。 本発明の具体的な実施形態を説明する前に、 まず、 本発明の大きな特徴の一つ であるしきい値電圧 (V t ) と高温短時間熱処理 (以下では、 「RTA」 と称す る) との関係を、 図 1 A〜図 6及び図 1 5〜図 17を参照して説明する。
半導体製造工程では、 イオン注入時に、 半導体基板の内部に結晶欠陥、 具体的 には空孔或いは格子間シリコンが発生する。 半導体基板内の不純物は 650て以 上の高温で拡散するが、 その際に、 上述のような空孔ゃ格子間原子 (例えば格子 間シリコン) が不純物の拡散を増速させる。 そこで本発明では、 不純物の好まし くない拡散を抑制しながら、 イオン注入時に発生した空孔ゃ格子間シリコンを拡 散或いは消滅させて、 しきい値電圧制御のための不純物港度が、 表面における濃 度と基板深部にあるピーク値との間の差 (基板深部のピーク値のほうが大きい) を保ったリ トログレードな分布形状を維持できる製造プロセスを提案する。
対比のために、 まず、 従来技術における一般的な製造プロセスを図 1 A〜図 1 Cを参照して説明する。
まず、 図 1 Aに示すように、 p型低镍度基板 1に、 イオン注入のための保護酸 化膜 2を介して B F 2イオンを加速電圧 1 0 0 k e V且つドーズ量 4 . 0 x 1 0 1 2 c m - 2で注入して、 しきい値電圧制御用の不純物拡散層 4を形成する。 次に、 図 1 Bに示すように保護酸化膜を除去して、 さらに図 1 Cに示すように、 温度 8 5 0 °Cで 3 0分間の熱酸化工程によってゲ一卜酸化膜 7を形成する。
一方、 先に述べたように、 リ トログレードなチャネル不純物分布を保っために、 拡散係数が極めて低いィンジゥムをしきい値電圧制御用の不純物として使用する ことがある。 インジウムは、 イオン注入時に発生した空孔及び格子間シリコンに よる增速拡散の影響を受けることが、 極めて小さい。 し力、し、 図 2に示す S 1 M S分析の実測データに示されるように、 ボロンイオン (B F 2 + ) の注入時に比 ベてインジウムイオン ( I n + ) の注入時には、 注入されたイオンの分布のテー ル部が拡大する。 そのため、 ソースノドレイン領域と基板との間の接合容鱼が增 大する。 また、 インジウムは取り扱い難い原子であり、 さらに、 D R A Mなどの メモリ L S Iに使用するとポーズ時間劣化などの好ましくない影響が生じる。 そこで、 本発明では、 図 3 A〜図 3 Dを参照して以下に説明するような製造プ 口セスを実施する。
具体的には、 まず図 3 Aに示すように、 p型低濃度基板 1に、 イオン注入のた めの保護酸化膜 2を介して B F 2イオンを加速電圧 1 0 0 k e V且つドーズ量 4 . 0 x 1 012 cm— 2で注入して、 しきい値電圧制御用の不純物拡散層 4を形成す る。 次に、 図 3 Bの段階で、 温度 1000°Cで 10秒間の RTA処理を行って、 上記のイオン注入時に発生した格子間シリコンを拡散させる。 その後に、 図 3 C に示すように保護酸化膜を除去し、 さらに図 3Dに示すように、 温度 850てで 30分間の熱酸化工程によってゲ一ト酸化膜 7を形成する。
ここで、 上記の RTA処理は、 一般に行われる不純物活性化のための熱処理よ りも高い温度で、 しかしその代わりにより短い時間だけ、 実施される。 これによ つて、 注入された不純物の拡散は生じさせずに、 格子間原子 (例えば格子間シリ コン) を拡散させる。 具体的には、 例えば、 本発明における RT A熱処理は、 約 900eC~約 1 100eCの温度範囲で、 約 10秒間に渡って実施される。 RTA 処理の温度が約 900eCよりも低いと、 点欠陥 (空孔や格子間シリコン) が残存 する可能性がある。 一方、 RTA処理の温度が約 1 100°Cよりも高いと、 ァニ —リング効果による注入した不純物の拡散が生じ得るので、 好ましくない。 また、 その昇温レー卜は、 約 50°CZ秒〜約 400 秒の範囲に設定される ことが望ましい。 昇温レートが約 400°CZ秒以上であると、 基板自身に瞬時に 熱歪みによる損傷か発生する。 一方、 昇温レ一卜が約 50て 秒以下であると、 不純物の拡散が生じてしまうので好ましくない。 不純物の拡散を生じさせずに点 欠陥を解消するためには、 上記の範囲が好ましい。
さらに好ましくは、 昇温レー卜は約 75 ノ秒〜約100°CZ秒の範囲に設定 される。
図 4 A及び図 4 Bは、 図 1 A〜図 1 Cを参照して説明した RT A処理を実施し ない従来の製造プロセス ( 「RTAなし」 と表示) 、 及び図 3 A~図 3Dを参照 して説明した RTA処理を伴う本発明による製造プロセス ( 「RTAあり」 と表 示) のそれぞれにおいて得られる、 不純物分布の S I MSによる実測データであ る。 図 4 Aは、 表面から深さ 1. 5 imまでの範囲の S I MSプロファイルであ り、 図 4 Bは、 図 4 Aのうちで表面から 0. 3 m迄の範囲を拡大して示してい る。 図 4 A及び図 4 Bの S I M Sプロファイルの測定にあたっては、 しきい値電 圧制御用の不純物イオンの注入と同時に加速電圧 3 0 0 k e V及びドーズ量 1 . 0 x 1 0 1 3 c m - 2でボロンを注入して、 リ トログレードな pゥエルを形成して いる。
本発明に従ってしきい値電圧制御のためのイオン注入後に R T A処理を行うこ とによって、 従来技術では約 2 . 0 X 1 0 1 7 c m— 3であった表面近傍での不純 物澄度が約 1 X 1 0 1 7 c m - 3に抑制され、 且つ、 基板内部への深い拡散が抑制 されたリ トログレードなチャネル分布が形成されている。 これは、 本発明では、 しきい値電圧制御用の不純物イオン注入後に R丁 A処理を行うことによって、 ゥ エル形成のための高エネルギーイオン注入時に発生した空孔及び格子間シリコン 加えて、 しきレ、値電圧制御用の不純物ィォン注入時に発生した空孔及び格子間シ リコンを短時間で拡散或いは消滅させて、 後者に起因するチャネル不純物分布の 增速拡散を抑制しているからである。 この手法をさらに最適化することによって、 1 . 0 X 1 0 1 7 c m— 3以下の表面不純物濃度を達成することができる。
従来の製造プロセスでは、 ゥヱル注入時に発生する空孔及び格子間シリコンは ゥヱルドライブイン工程などによって消去させていたが、 これだけでは、 しきい 値電圧制御用の不純物ィォン注入時に発生する空孔及び格子間シリコンによる増 速拡散を抑制できない。 それに対して、 本発明によるしきい値電圧制御用の不純 物イオン注入後の秒単位の R T A処理によれば、 しきい値電圧制御用の不純物 (例えばボロン) の拡散を抑制して、 ゥエル形成用及びしきい値電圧制御用のそ れぞれの注入工程で発生した空孔及び格子間シリコンを、 一度に拡散或 L、は消滅 させることができる。 これより、 ゥヱル形成用及びしきい値電圧制御用のそれぞ れの目的の不純物を同一マスクで連続注入することが可能になり、 マスク数の肖 IJ 减、 さらには製造コス卜の削減を実現することが可能になる。
なお、 上記の 「連铳注入」 とは、 同一のマスクを用いて不純物イオンを注入す ることを意味し、 必ずしも、 2つの注入工程が厳密に時間的に連続している必要 はない。 例えば、 チャネルストップ層の形成やパンチスルーストップ層の形成ェ 程を、 2つの注入工程の間に実施してもよい。 或いは、 2つの注入工程の実施順 序を上記とは逆にしても、 同様の効果を得ることができる。
また、 しき t、値電圧制御のための不純物注入工程後の R T A処理の実施時に、 例えば温度 1 0 0 0 で 1分以内の酸化工程によって、 ゲー卜酸化膜を同時に形 成することもできる。 これは、 R T Aとゲート酸化膜形成工程との 2工程を、 高 温短時間熱酸化 (R T O ) 処理と称される一つの工程に置き換えることを意味し、 製造プロセスのさらなる簡略化が達成される。 この R T O処理は、 窒化酸化膜形 成時における窒化処理前のゲート酸化膜形成工程にも、 効果的に適用することが できる。
次に、 t述のような本発明の製造プロセスが、 それによつて形成される半導体 装置の動作特性に及ぼす効果を、 図 5及び図 6に示すプロセス デバイスシミュ レーションの結果を参照して説明する。
図 5は、 図 1 A〜図 1 Cを参照して説明した R T A処理を伴わない従来の製造 プロセス ( 「R T Aなし」 と表示) 、 及び図 3 A〜図 3 Dを参照して説明した R T A処理を伴う本発明の製造プロセス ( 「R T Aあり」 と表示) のそれぞれにお ける、 ゲート長としきい値電圧との関係を示すグラフであり、 短チャネル効果の 影響を示すものである。
図 5より、 ゲート長が短い場合の両プロセス間の差は小さいが、 特にゲート長 が長い場合において、 ゲート酸化膜の形成前に R T A処理を行う本発明の製造プ ロセスによる半導体装 Sのほうが、 R T A処理を行わずに形成される従来の半導 体装置よりも、 低いしきい値電圧を示す。 これより、 本発明の製造プロセスによ つて形成されるリ トログレードなチャネル不純物分布は、 しきい値電圧の低減に 伴う短チャネル効果の抑制に、 大きな効果を発揮する。 これは、 しきい値電圧制 御のために注入された不純物の拡散が抑制されて、 不純物のピーク澳度が高くな り、 ソース ドレイン領域からの空乏層の延びが抑制されるためである.。 図 6は、 n-MOS FETにおけるドレイン一基板間の接合容量とドレイン霜 圧との関係を、 従来の製造プロセス ( 「RTAなし」 と表示) 及び本発明の製造 プロセス ( 「RTAあり」 と表示) のそれぞれについて示す。
これより、 本発明によって形成される n— MOSFETのほうカ^ 接合容量は 約 10%小さいことがわかる。 これは、 本発明に従って形成された半導体装置で は、 しきい値電圧制御のために注入された不純物の拡散が抑制されることによつ て、 ソース/ドレイン領域と基板との間の接合部に位置する不純物分布のテール 部の濃度が低くなつているためである。
また、 基板表面での不純物漠度が高 L、と表面散乱の効果によつて飽和電流値が 下がる力、'、 本発明に従って RT A処理を行えば、 しきい値電圧制御のために注入 された不純物の拡散が抑制されて基板表面での不純物濃度を下げることができる ので、 飽和電流値を増大させることができる。
以上のように、 本発明の半導体製造プロセスによれば、 RT A処理の実施によ つてしきい値電圧制御のために注入された不純物の拡散を抑制することにより、 特にしきい値 圧が低く設定されている場合における短チャネル効果の悪影饗を 抑制するとともに、 ソース ドレイン領域と基板との間の接合容量が低減され、 さらには飽和電流値が増大される。 この結果、 形成される半導体装置の動作の安 定化ゃ高速化が実現される。
さらに、 本発明の効果を、 具体的な実測データを参照してさらに説明する。 図 15は、 本発明の製造プロセス (RTAあり〉 及び従来技術の製造プロセス
(RTAなし) のそれぞれに従って形成された半導体装置における、 チャネル長 L gとしきい値電圧 Vtsとの関係を示す実測データである。 図 16は、 本発明の 製造プロセス (RTAあり) 及び従来技術の製造プロセス (RTAなし) のそれ ぞれに従って形成された半導体装置における、 チャネル長 L gと単位ゲート幅ぁ たりの飽和電流 I d satとの関係を示す実測データである。 さらに、 図 1 7は、 本発明の製造プロセス (RTAあり) 及び従来技術の製造プロセス (RTAな し) のそれぞれに従って形成された半導体装置における、 チャネル長 L gと単位 ゲート幅あたりのトランスコンダクタンス G mとの聞係を示す実測データである。 図 1 5のグラフから明らかなように、 本発明によれば従来技術に比べて、 ゲー 卜長が短くなつてもしきい値電圧の減少分が小さく、 短チヤネノレ効果に対する耐 性が向上していることがわかる。 また、 図 1 6より、 本発明によれば従来技術に 比べて、 飽和電流値が約 1 0 %〜約 1 5 %向上しており、 駆動力が大きく動作速 度が速い半導体装置が得られることがわかる。 さらに、 図 1 7から、 本発明によ れば従来技術に比べて、 トランスコンダクタンスが約 1 0 %向上しており、 駆動 力が向上していることがわかる。 以下に、 添付の図面を参照しながら、 上記のような特徴を有する本発明の半導 体装 Sの製造方法に関して、 幾つかの実施形態を説明する。 第 1の実施形態
図 7 A〜図 7 Iは、 本発明の第 1の実施形態に従った半導体装置の製造方法に おける、 各プロセスステップを示す断面図である。
まず、 図 7 Aに示すように、 p型低濃度基板 1を熱酸化して、 イオン注入のた めの保護酸化膜 2を形成する。 なお、 図中で、 参照番号 5 0は、 素子分離のため の絶縁分離領域を示す。
次に、 図 7 Bに示すように、 保護酸化膜 2の上に選択的にマスク 5 1を形成し、 それを利用してボロンを加速電圧 4 0 0 k e V且つドーズ量 4 . 4 1 0 1 2 c m一2で注入し、 リ トログレードな p型ゥヱル 3を形成する。 さらに、 同じマス ク 5 1を使用して、 チャネルストップ層を形成するためのボロンを、 加速罨圧 1 6 0 k e V且つドーズ置 6 . 0 X 1 0 1 2 c m_ 2で注入し、 またしきい値電圧制 御のための不純物拡散層 4を形成するためのボロンを、 加速罨圧 3 0 k e V且つ ドーズ量 4 . 7 X 1 0 1 2 c m— 2で注入する。 なお、 チャネルストップ層は、 異なる導電型のゥエルの間に形成され、 素子分 雜のための絶縁分離領域の下に形成される。 但し、 簡単のために、 図中には示し ていない。 この点は、 以下の各実施形態においても、 同様である。
次に、 マスク 51を除去し、 図 7 Cに示すように、 新たなマスク 52を保護酸 化膜 2の上に選択的に形成する。 マスク 52は、 マスク 51によって覆われてい なかった箇所を覆うように、 パターニングされている。 そして、 マスク 52を利 用してリンを加速電圧 700 k e V且つドーズ量 1. 0 X 1 013 cm— 2で注入 し、 リ トログレードな n型ゥヱル 5を形成する。 さらに、 同じマスク 52を使用 して、 パンチスルース卜ップ層を形成するためのリンを、 加速電圧 160 k e V 且つドーズ量 6. 0 X 1 012 cm— 2で注入し、 またしきい値電圧制御のための 不純物拡散層 6を形成するための BF2を、 加速電圧 70 k e V且つドーズ量 6. 6 1012 c m— 2で注入する。 これによつて、 埋め込み型チャネルが形成され る。 或いは、 表面型チャネルを形成する場合には、 しきい値電圧制御のための不 純物拡散層 6は、 リンを加速電圧 40 k e V且つドーズ量 3. 0 x l 012 cm一 2で注入することによって形成する。
次に、 図 7Dに示すようにマスク 52を除去し、 温度 1 000°Cで 10秒間の 熱処理 (RTA処理) を行って、 上記のイオン注入時に発生した格子間シリコン 及び空孔などの点欠陥を拡散させる。 さらに、 図 7 Eに示すように保護酸化膜 2 を除去した後に、 図 7 Fに示すように、 ゲート酸化膜 7を温度 850°Cで 30分 間の熱処理によって形成する。 このようなゲート酸化膜 7の形成のための熱処理 を行っても、 上述の RT A処理によって点欠陥は解消しているので、 点欠陥が原 因となる異常拡散が抑制され、 不純物拡散層 4及び 6のリ トログレードな不純物 濃度分布が維持される。 また、 ゲート酸化膜 7の形成前に RT A処理を行ってい るので、 基板表面近傍での欠陥がなくなり、 良好な膜質を有するゲート酸化膜 7 が形成される。
さらに、 図 7 Gに示すように、 ゲート酸化膜 7の上に選択的にゲート電極 8を 形成する。 次に、 図 7Hに示すように、 n型ゥエル 5を覆うマスク 53を形成し、 ゲート電極 8及びマスク 53を利用して砒素を加速電圧 50 k e V且つドーズ星 2. 0 X 1 015 c m-2で注入し、 n— MO S F E丁のソース/ ドレイン領域 9 を形成する。 さらに、 マスク 53を除去した後に、 図 7 1に示すように、 p型ゥ エル 3を覆うマスク 54を形成し、 ゲート電極 8及びマスク 54を利用して B F 2を加速電圧 30 k e V且つドーズ量 2. 0 X 1015 cm— 2で注入し、 p— MO SFETのソース Zドレイン領域 10を形成する。
その後に、 RTA処理 (例えば、 温度約 1000 Cで約 10秒間) によって、 ソース Zドレイン領域における点欠陥を解消し、 ソース Zドレイン領域を活性化 する。 ここで実施される熱処理も RT A熱処理であり、 拡散によるソース Zドレ ィン領域の拡大が抑制できるので、 形成される MO S F E Tの微細化を達成する ことができる。
以上のように、 本発明の半導体装置の製造方法においては、 埋め込みチャネル 型 p - MO S F ETを形成するためには、 しきい値 圧制御のための不純物拡散 層 6を B F2の注入によって形成し、 表面チャネル型 p - MO S F E Tを形成す るためには、 しきい値電圧制御のための不純物拡散層 6をリンの注入によって形 成する。 一方、 n— MOSFETは、 ボロンの注入により表面チャネル型となる。 第 2の実施形態
図 8 A〜図 8 1は、 本発明の第 2の実施形態に従った半導体装置の製造方法に おける、 各プロセスステップを示す断面図である。
まず、 図 8 Aに示すように、 p型低港度基板 1を熱酸化して、 イオン注入のた めの保護酸化膜 2を形成する。 なお、 図中で、 参照番号 50は、 素子分離のため の絶縁分離領域を示す。
次に、 図 8 Bに示すように、 保護酸化膜 2の上に選択的にマスク 61を形成し、 それを利用してリンを加速電圧 400 k e V且つドーズ量 1. 0 X 1013 cm一 2で注入し、 リ トログレードな n型ゥエル 5を形成する。 さらに、 同じマスク 6 1を使用して、 パンチスルーストップ層を形成するためのリンを、 加速電圧 1 6 0 k e V且つドーズ S6. 0 X 1 012 cm— 2で注入し、 またしきい値電圧制御 のための不純物拡散層 6を形成するための BF2を、 加速電圧 70 k e V且つド —ズ量 6. 6 X 1012 cm— 2で注入する。 これによつて、 埋め込み型チャネル が形成される。 或いは、 表面型チャネルを形成する場合には、 しきい値電圧制御 のための不純物拡散層 6は、 リンを加速電圧 40 k e V且つドーズ量 3. 0 x 1 0 '2 cm—2で注入することによって形成する。
次に、 マスク 61を除去し、 図 8 Cに示すように、 ボロンを加速電圧 600 k eV且つドーズ量 4. 4 X 1012 cm 2で n型ゥヱル 5を含めて全面に注入し、 リ トログレードな p型ゥヱル 3を形成する。 このような高エネルギー注入によつ て、 基板深部に不純物濃度のピークを有する p型ゥエル 3が形成される。 この p 型ゥエル 3は、 n型ゥエル 5を取り囲むように形成され、 ラッチアップ耐性に優 れた構造となっている。 また、 この場合には、 n型ゥヱル 5を覆うマスクを形成 する必要が無く、 第 1の実施形態の場合に比べて、 マスク数を削減することがで さる。
さらに、 チャネルス卜ップ層を形成するためのボロンを、 加速電圧 160 k e V且つドーズ盪 6. 0 X 1012 cm 2で注入し、 またしきい値電圧制御のため の不純物拡散層 4を形成するためのボロンを、 加速電圧 30 k eV且つドーズ量 4. 7 x 1012 cm 2で注入する。
この注入工程では、 ボロンは全面に注入される。 埋め込み型チャネルを形成す る場合には、 しきい値電圧制御のための不純物拡散層 6の形成に際して、 先に注 入される BF2のドーズ量をあらかじめ少なく設定しておき、 このボロンの注入 によって、 しきい値電圧制御のための不純物拡散層 6の不純物濃度を、 2回の注 入処理の足し合わせによって所定の値に設定する。 一方、 表面型チャネルを形成 する場合には、 しきい値電圧制御のための不純物拡散層 6の形成に際して、 先に 注入されるリンのドーズ量をあらかじめ多く設定しておき、 このボロンの注入に よって、 しきい値電圧制御のための不純物拡散層 6の不純物濃度を、 2回の注入 処理の差し引きによって所定の値に設定する。 なお、 不純物拡散層 4に関しては、 1回の注入処理によって、 所定の不純物濃度に設定される。 これらの点は、 他の 実施形態で同様の処理を行う場合でも、 同様である。
次に、 図 8 Dに示す段階で、 温度 1 0 0 0 eCで 1 0秒間の熱処理 (R T A処 理) を行って、 上記のイオン注入時に発生した格子間シリコンゃ空孔などの点欠 陥を拡散させる。 さらに、 図 8 Eに示すように保護酸化膜 2を除去した後に、 図 8 Fに示すように、 ゲ一卜酸化膜 7を温度 8 5 0てで 3 0分間の熱処理によって 形成する。 このようなゲ一卜酸化膜 7の形成のための熱処理を行っても、 上述の R T A処理によって点欠陥は解消しているので、 点欠陥が原因となる異常拡散が 抑制され、 不純物拡散層 4及び 6のリ トログレードな不純物濃度分布が維持され る。 また、 ゲート酸化膜 7の形成前に R T A処理を行っているので、 基板表面近 傍での欠陥がなくなり、 良好な膜質を有するゲート酸化膜 7が形成される。
さらに、 図 8 Gに示すように、 ゲート酸化膜 7の上に選択的にゲート電極 8を 形成する。 次に、 図 8 Hに示すように、 n型ゥエル 5を覆うマスク 6 3を形成し、 ゲー卜電極 8及びマスク 6 3を利用して砒素を加速電圧 5 0 k e V且つドーズ量 2 . 0 X 1 0 1 s c m- 2で注入し、 n— M O S F E Tのソースノドレイン領域 9 を形成する。 さらに、 マスク 6 3を除去した後に、 図 8 Iに示すように、 p型ゥ ヱル 3のうちで n型ゥヱル 5とオーバラップしていない部分を覆うマスク 6 4を 形成し、 ゲー卜電極 8及びマスク 6 4を利用して B F 2を加速電圧 3 0 k e V且 つドーズ量 2 . 0 X 1 0 1 5 c m—2で注入し、 p—M O S F E Tのソース/ドレ イン領域 1 0を形成する。
その後に、 R T A処理 (例えば、 温度約 1 0 0 0 °Cで約 1 0秒間) によって、 ソースノドレイン領域における点欠陥を解消し、 ソース Zドレイン領域を活性化 する。 ここで実施される熱処理も R T A熱処理であり、 拡散によるソース Zドレ ィン領域の拡大が抑制できるので、 形成される MO S FE丁の微細化を達成する ことができる。
以上のように、 本発明の半導体装置の製造方法においては、 埋め込みチャネル 型 p_MOSFE Tを形成するためには、 しきい値電圧制御のための不純物拡散 層 6を B F2の注入によって形成し、 表面チャネル型 p— MOS FETを形成す るためには、 しきい値電圧制御のための不純物拡散層 6をリンの注入によって形 成する。 一方、 n— MOSFE丁は、 ボロンの注入により表面チャネル型となる。 第 3の実施形態
図 9 A〜図 9 Iは、 本発明の第 3の実施形態に従った半導体装置の製造方法に おける、 各プロセスステップを示す断面図である。
まず、 図 9 Aに示すように、 p型低濃度基板 1を熱酸化して、 イオン注入のた めの保護酸化膜 2を形成する。 なお、 図中で、 参照番号 50は、 素子分離のため の絶縁分離領域を示す。
次に、 図 9 Bに示すように、 保護酸化膜 2の上に選択的にマスク 6 1を形成し、 それを利用してリンを加速電圧 400 k e V且つドーズ量 1. 0 X 1013 cm- 2で注入し、 リ トログレードな n型ゥエル 5を形成する。 さらに、 同じマスク 6 1を使用して、 パンチスルーストップ層を形成するためのリンを、 加速電圧 16 O k eV且つドーズ量 6. 0 1012 :111-2で注入し、 またしきい値電圧制御 のための不純物拡散層 6を形成するための BF2を、 加速電圧 70 k e V且つド ーズ量 6. 6 1 012 cm 2で注入する。 これによつて、 埋め込み型チャネル が形成される。 或いは、 表面型チャネルを形成する場合には、 しきい値電圧制御 のための不純物拡散層 6は、 リンを加速電圧 40 k e V且つドーズ量 3. 0 x 1 012 cm— 2で注入することによって形成する。
次に、 マスク 61をさらに使用して、 図 9 Cに示すように、 ボロンを加速電圧
700 k e V且つドーズ量 4. 4 x 1012 c m— 2で注入し、 リ トログレードな p型ゥヱル 3を形成する。 このとき、 マスク 6 1によって覆われてい い領域で は、 高エネルギーイオン注入によって、 p型ゥヱル 3は、 基板深部に不純物濃度 のピークを有するように形成される。 一方、 マスク 6 1によって覆われている領 域では、 イオンがマスク 6 1によって減速された上で注入されるので、 p型ゥ X ル 3は、 より浅い位 Sに形成される。 この p型ゥヱル 3は、 n型ゥヱル 5を取り 囲むように形成され、 ラツチアップ耐性に優れた構造となっている。
さらに、 チャネルストップ層を形成するためのボロンを、 加速電圧 1 6 0 k e V且つドーズ量 6 . 0 1 0 1 2 c m- 2で注入する。 統いて、 マスク 6 1を除去 した後に、 しきい値電圧制御のための不純物拡散層 4を形成するためのポロンを、 加速電圧 3 0 k e V且つドーズ量 4. 7 X 1 0 1 2 c m_ 2で注入する。
次に、 図 9 Dに示す段階で、 温度 1 0 0 0 °Cで 1 0秒間の熱処理 (R T A処 理) を行って、 上記のイオン注入時に発生した格子間シリコンゃ空孔などの点欠 陥を拡散させる。 さらに、 図 9 Eに示すように保護酸化膜 2を除去した後に、 図 9 Fに示すように、 ゲート酸化膜 7を温度 8 5 0てで 3 0分間の熱処理によって 形成する。 このようなゲート酸化膜 7の形成のための熱処理を行っても、 上述の R T A処理によって点欠陥は解消しているので、 点欠陥が原因となる異常拡散が 抑制され、 不純物拡散層 4及び 6のリ トログレードな不純物濃度分布が維持され る。 また、 ゲート酸化膜 7の形成前に R T A処理を行っているので、 基板表面近 傍での欠陥がなくなり、 良好な膜質を有するゲー卜酸化膜 7が形成される。
さらに、 図 9 Gに示すように、 ゲート酸化膜 7の上に選択的にゲート電極 8を 形成する。 次に、 図 9 Hに示すように、 n型ゥヱル 5を覆うマスク 7 3を形成し、 ゲート電極 8及びマスク 7 3を利用して砒素を加速電圧 5 0 k e V且つドーズ量 2 . 0 X 1 0 ' 5 c m— 2で注入し、 n — M O S F E Tのソース/ドレイン領域 9 を形成する。 さらに、 マスク 7 3を除去した後に、 図 9 1に示すように、 p型ゥ ヱル 3のうちで n型ゥヱル 5とオーバラップしていない部分を覆うマスク 7 4を 形成し、 ゲート電極 8及びマスク 7 4を利用して B F 2を加速 ¾圧 3 0 k e V且 つドーズ量 2. 0 X 1015 c m 2で注入し、 p— M〇 S FE Tのソース Zドレ イン領域 10を形成する。
その後に、 RTA処理 (例えば、 温度約 1000°Cで約 1 0秒間) によって、 ソースノドレイン領域における点欠陥を解消し、 ソース Zドレイン領域を活性化 する。 ここで実施される熱処理も RTA熱処理であり、 拡散によるソース Zドレ ィン領域の拡大が抑制できるので、 形成される MO S F E Tの微細化を達成する ことができる。
以上のように、 本発明の半導体装置の製造方法においては、 埋め込みチャネル 型 p - MO S F E Tを形成するためには、 しきい値電圧制御のための不純物拡散 層 6を BF2の注入によって形成し、 表面チャネル型 p— MOS FETを形成す るためには、 しきい値電圧制御のための不純物拡散層 6をリンの注入によって形 成する。 一方、 π— MOSFETは、 ボロンの注入により表面チャネル型となる。 第 4の実施形想
図 10 A〜図 1 0 Iは、 本発明の第 4の実施形態に従った半導体装置の製造方 法における、 各プロセスステップを示す断面図である。
まず、 図 1 OAに示すように、 p型低濃度基板 1を熱酸化して、 イオン注入の ための保護酸化膜 2を形成する。 なお、 図中で、 参照番号 50は、 素子分離のた めの絶縁分雜領域を示す。
次に、 図 10Bに示すように、 保接酸化膜 2の上に選択的に、 例えば窒化シリ コン膜からなる下段マスク 81、 及び、 例えばレジス卜からなる上段マスク 82 からなる 2層構造のマスク 80を、 形成する。 そして、 マスク 80を利用してリ ンを加速電圧 400 k e V且つドーズ量 1. 0 X 1013 c m-2で注入し、 リ 卜 口グレードな n型ゥエル 5を形成する。 さらに、 同じマスク 80を使用して、 パ ンチスルーストップ層を形成するためのリンを、 加速電圧 160 k e V且つドー ズ量 6. 0 X 1 012 c m—2で注入し、 またしきい値罨圧制御のための不純物拡 散層 6を形成するための B F2を、 加速電圧 70 k e V且つドーズ量 6. 6 x 1 012 cm—2で注入する。 これによつて、 埋め込み型チャネルが形成される。 或 いは、 表面型チャネルを形成する場合には、 しきい値 圧制御のための不純物拡 散層 6は、 リンを加速電圧 40 k e V且つドーズ量 3. 0 x 1012 c m— 2で注 入することによって形成する。
次に、 マスク 80のうちの上段マスク 82のみを除去し、 図 10 Cに示すよう に、 下段マスク 81のみを使用してボロンを加速電圧 700 k e V且つドーズ!: 4. 4 X 1 012 c m— 2で注入し、 リ 卜ログレードな p型ゥエル 3を形成する。 このとき、 マスク 8 1によって覆われていない領域では、 高エネルギーイオン注 入によって、 p型ゥヱノレ 3は、 基板深部に不純物濃度のビークを有するように形 成される。 一方、 マスク 81によって覆われている領域では、 イオンがマスク 8 1によって減速された上で注入されるので、 p型ゥヱル 3は、 より浅い位 Sに形 成される。 この p型ゥエル 3は、 n型ゥエル 5を取り囲むように形成され、 ラッ チアツプ耐性に優れた構造となっている。
さらに、 チャネルストップ層を形成するためのボロンを、 加速電圧 160 k e
V且つドーズ量 6. 0 X 1012 c m— 2で注入する。 その後に、 下段マスク 8 1 を除去して、 しきい値電圧制御のための不純物拡散層 4を形成するためのポロン を、 加速電圧 30 k e V且つドーズ量 4. 7 X 1012 cm- 2で注入する。
次に、 図 10 Dに示す段階で、 温度 1000 で 10秒間の熱処理 (RTA処 理) を行って、 上記のイオン注入時に発生した格子間シリコンゃ空孔などの点欠 陥を拡散させる。 さらに、 図 10 Eに示すように保護酸化膜 2を除去した後に、 図 10 Fに示すように、 ゲー卜酸化膜 7を温度 850 で 30分間の熱処理によ つて形成する。 このようなゲート酸化膜 7の形成のための熱処理を行っても、 上 述の RT A処理によって点欠陥は解消しているので、 点欠陥か原因となる異常拡 散が抑制され、 不純物拡散層 4及び 6のリ 卜ログレードな不純物港度分布が維持 される。 また、 ゲート酸化膜 7の形成前に RT A処理を行っているので、 基板表 面近傍での欠陥がなくなり、 良好な膜質を有するゲー卜酸化膜 7が形成される。 さらに、 図 10 Gに示すように、 ゲート酸化膜 7の上に選択的にゲート電極 8 を形成する。 次に、 図 10Hに示すように、 n型ゥヱル 5を覆うマスク 83を形 成し、 ゲ一卜電極 8及びマスク 83を利用して砒素を加速電圧 50 k e V且つド —ズ量 2. 0 X 1 015 cm 2で注入し、 n— MOSFETのソース Zドレイン 領域 9を形成する。 さらに、 マスク 83を除去した後に、 図 1 0 Iに示すように、 p型ゥヱノレ 3のうちで n型ゥヱル 5とォ一バラップしていない部分を Sうマスク 84を形成し、 ゲー卜電極 8及びマスク 84を利用して BF 2を加速電圧 30 k eV且つドーズ量 2. 0 X 1 015 c m-2で注入し、 p— MOS FE Tのソース ドレイン領域 10を形成する。
その後に、 RTA処理 (例えば、 温度約 1 000°Cで約 10秒間) によって、 ソースノドレイン領域における点欠陥を解消し、 ソースノドレイン領域を活性化 する。 ここで実施される熱処理も RT A熱処理であり、 拡散によるソースノドレ ィン領域の拡大が抑制できるので、 形成される MO S F E Tの微細化を達成する ことができる。
以上のように、 本発明の半導体装置の製造方法においては、 埋め込みチャネル 型 p— MO S F ETを形成するためには、 しきい値電圧制御のための不純物拡散 層 6を B F2の注入によって形成し、 表面チャネル型 p—MOS FETを形成す るためには、 しきい値電圧制御のための不純物拡散層 6をリンの注入によって形 成する。 一方、 n— MOSFETは、 ボロンの注入により表面チャネル型となる。 第 5の実施形態
図 1 1 〜図1 1 Kは、 本発明の第 5の実施形態に従った半導体装置の製造方 法における、 各プロセスステップを示す断面図である。 具体的には、 本実施形態 の製造方法によって、 トリプルゥヱル構造が形成される。
まず、 図 1 1 Aに示すように、 p型低越度基板 1を熱酸化して、 イオン注入の P
ための保護酸化膜 2を形成する。 なお、 図中で、 参照番号 50は、 素子分離のた めの絶緣分雜領域を示す。
次に、 図 1 1 Bに示すように、 保護酸化膜 2の上に選択的にマスク 91を形成 して、 それを利用してリンを加速電圧 1 500 k e V且つドーズ量 2. 0 x 10 12 cm- 2で注入し、 破線の位置に不純物濃度のピークを有する深い n型埋め込 み雇 1 1を形成する。
铳いて、 マスク 91を除去した後に、 図 1 1 Cに示すような新たなマスク 92 を保護酸化膜 2の上に選択的に形成し、 ボロンを加速電圧 400 k e V且つドー ズ量 1. 0 X 1 013 c m 2で注入し、 リ 卜ログレードな p型ゥヱル 3を形成す る。 さらに、 同じマスク 92を使用して、 チャネルストップ層を形成するための ボロンを、 加速雹圧 1 60 k e V且つドーズ鱼 6. 0 1012 c m_2で注入し、 またしきい値電圧制御のための不純物拡散層 4を形成するためのボロンを、 加速 電圧 30 k e V且つドーズ量 2. 7 X 1 012 c m— 2で注入する。
次に、 マスク 92を除去し、 図 1 1 Dに示すように、 新たなマスク 93を保護 酸化膜 2の上に選択的に形成する。 マスク 93は、 マスク 92によって覆われて いなかった箇所を覆うように、 パターニングされている。 そして、 リンを加速電 圧 850 k e V且つドーズ量 1. 0 x 1 013 c m 2で注入し、 リ トログレード な n型ゥヱル 5を形成する。 この n型ゥヱル 5は、 破線の位置に不純物港度のピ ークを有し、 深い埋め込み層 1 1に接続されて ρ型ゥエル 3を取り囲むように形 成される。
さらに、 同じマスク 93を使用して、 パンチスルース卜ップ麿を形成するため のリンを、 加速電圧 400 k e V且つドーズ量 3. 0 x 1012 cm 2で注入し、 またしきし、値電圧制御のための不純物拡散層 6を形成するための B F 2を、 加速 電圧 70 k eV且つドーズ量 3. 0 X 1012 c m_2で注入する。 これによつて、 埋め込み型チャネルが形成される。 或いは、 表面型チャネルを形成する場合には、 しきい値電圧制御のための不純物拡散層 6は、 リンを加速 圧 40 k e V且つド —ズ量 3. 0 1012 cm 2で注入することによって形成する。
次に、 マスク 93を除去し、 図 1 1 Eに示すように、 新たなマスク 94を保護 酸化膜 2の上に選択的に形成する。 マスク 94は、 n型ゥエル 5及び深い n型埋 め込み層 1 1が形成されている領域を覆うように、 パターニングされている。 そ して、 マスク 94の開口部を通じて、 p型ゥヱル 3に存在しているしきい値電圧 制御のための不純物拡散層 4の一部に、 ポロンを加速電圧 30 k e V且つドーズ 量 2. 0 x 1 012 cm 2で追加注入する。 なお、 追加注入に関する詳細な説明 は、 次の実施形態の説明に関連して行う。
次に、 図 1 1 Fに示すようにマスク 94を除去し、 温度 1000 で 10秒間 の熱処理(RTA処理) を行って、 上記のイオン注入時に発生した格子間シリコ ンゃ空孔などの点欠陥を拡散させる。 さらに、 図 1 1 Gに示すように保護酸化膜 2を除去した後に、 図 1 1 Hに示すように、 ゲート酸化膜 7を温度 850てで 3 0分間の熱処理によって形成する。 このようなゲ一ト酸化膜 7の形成のための熱 処理を行っても、 上述の RT A処理によって点欠陥は解消しているので、 点欠陥 が原因となる異常拡散が抑制され、不純物拡散層 4及び 6のリ トログレードな不 純物澳度分布が維持される。 また、 ゲート酸化膜 7の形成前に RT A処理を行つ ているので、 基板表面近傍での欠陥がなくなり、 良好な膜質を有するゲート酸化 膜 7が形成される。
さらに、 図 1 1 Iに示すように、 ゲート酸化膜 7の上に選択的にゲ一卜電極 8 を形成する。 次に、 図 1 1 Jに示すように、 ρ12ゥエル 3以外の領域を覆うマス ク 95を形成し、 ゲート電極 8及びマスク 95を利用して砒素を加速電圧 50 k eV且つドーズ量 2. 0 X 101S cm-2で注入し、 n— MO S F E Tのソース /ドレイン領域 9を形成する。 さらに、 マスク 95を除去した後に、 図 1 1 に 示すように、 p型ゥ ル 3を覆うマスク 96を形成し、 ゲート電極 8及びマスク 96を利用して B F 2を加速電圧 30 k e V且つドーズ量 2. 0 x 1 015 c m"2 で注入し、 p— MO SFE丁のソース ドレイン領域 10を形成する。 その後に、 RTA処理 (例えば、 温度約 1000てで約 10秒間) によって、 ソース ドレイン領域における点欠陥を解消し、 ソースノドレイン領域を活性化 する。 ここで実施される熱処理も RT A熱処理であり、 拡散によるソース Zドレ ィン領域の拡大が抑制できるので、 形成される MO S F E Tの微細化を達成する ことができる。
以上のように、 本発明の半導体装置の製造方法においては、 埋め込みチャネル 型 p - MO SFE Tを形成するためには、 しきい値電圧制御のための不純物拡散 層 6を B F2の注入によって形成し、 表面チャネル型 p— MOS FETを形成す るためには、 しきい値電圧制御のための不純物拡散層 6をリンの注入によって形 成する。 一方、 n— MOSFETは、 ボロンの注入により表面チャネル型となる。 第 6の実施形態
図 12 A~図 1 2 Kは、 本発明の第 6の実施形態に従った半導体装置の製造方 法における、 各プロセスステップを示す断面図である。 具体的には、 本実施形態 の製造方法によって、 トリプルゥヱル構造が形成される。
まず、 図 12 Aに示すように、 p型低濃度基板 1を熱酸化して、 イオン注入の ための保護酸化膜 2を形成する。 なお、 図中で、 参照番号 50は、 素子分離のた めの絶緣分雜領域を示す。
次に、 図 12 Bに示すように、 保護酸化膜 2の上に選択的にマスク 191を形 成し、 それを利用してリンを加速電圧 1500 k e V且つドーズ量 2. 0 x 10 12 cm 2で注入し、 深い n型埋め込み層 1 1を形成する。
続いて、 マスク 191を除去した後に、 図 12 Cに示すような新たなマスク 1 92を保護酸化膜 2の上に選択的に形成し、 リンを加速電圧 850 k e V且つド ーズ量 1. 0 X 1 013 c m_2で注入し、 リ 卜ログレードな n型ゥヱル 5を形成 する。 さらに、 同じマスク 192を使用して、 ハ 'ンチスルーストップ層を形成す るためのリンを、 加速電圧 400 k e V且つドーズ量 3. 0 1012 c m 2で 注入し、 またしき 、値叢圧制御のための不純物拡散層 6を形成するための B F 2 を、 加速電圧 70 k e V且つドーズ量 3. 0 X 1012 cm 2で注入する。 これ によって、 埋め込み型チャネルが形成される。 或いは、 表面型チャネルを形成す る場合には、 しきい値電圧制御のための不純物拡散層 6は、 リンを加速電圧 40 k e V且つドーズ量 3. 0 1012 c m 2で注入することによって形成する。 次に、 マスク 192を除去し、 図 12 Dに示すように、 新たなマスク 193を 保護酸化膜 2の上に選択的に形成する。 マスク 193は、 マスク 1 92によって 覆われていなかった箇所を覆うように、 パターニングされている。 そして、 ポロ ンを加速電圧 400 k e V且つドーズ量 1. 0 X 1 013 cm— 2で注入し、 リ ト ログレードな p型ゥヱル 3 a及び 3 bを形成する。 さらに、 同じマスク 193を 使用して、 チャネルストップ層を形成するためのボ□ンを、 加速電圧 1 60 k e V且つドーズ量 6. 0 1012 (:111-2で注入し、 またしきい値電圧制御のため の不純物拡散層 4 a及び 4 bを形成するためのボロンを、 加速電圧 3 O k eV且 つドーズ量 2. 7 X 1 012 cm 2で注入する。
次に、 マスク 193を除去し、 図 12 Eに示すように、 新たなマスク 194を 保護酸化膜 2の上に選択的に形成する。 マスク 1 94は、 n型ゥヱル 5及び深い n型埋め込み層 1 1が形成されている領域を覆うように、 パターニングされてい る。 そして、 マスク 1 94の開口部 1 94 aを通じて、 p型ゥヱルの一部 3 aに 存在しているしきい値電圧制御のための不純物拡散層 4 aに、 ボロンを加速霍圧 30 k: e V且つドーズ置 2. 0 x 1012 c πΤ2で追加注入する。
本実施形態の製造方法で形成されるようなトリプルゥ二ル構造を有する DR A Mでは、 p型の導電型を有する基板 1から絶緣されて n型ゥヱル 5によって囲ま れた p型ゥエル 3 bの内部の n— MOS FETが、 セル部に相当する。 また、 基 板 1と同じ電位を有する p型ゥヱル 3 aの内部の n— MOSFET、 及び n型ゥ エル 5の内部の p—MOSFETは、 それぞれセル部の周辺回路部に相当する。 セル部は基板電位を引いて動作させるので、 ρ型基板 1と同電位の p型ゥエル 3 7/
aの内部に形成されるしきい値電圧制御のための不純物拡散層 4 aの濃度は、 η 型ゥエル 5に囲まれて基板 1から絶縁されている ρ型ゥヱル 3 bの内部に形成さ れるしきい値電圧制御のための不純物拡散層 4 bの濃度よりも、 高くする必要が ある。 従って、 ここでは、 p型基板 1と同電位の p型ゥヱル 3 aに対して、 しき い値電圧制御のための不純物を追加して注入する。
—方、 Logicチップなどにおいては、 p型基板 1と同電位の p型ゥヱル 3 aの 内部に設けられた n - MO S F E Tを低電圧で動作させることがあり、 その場合 には、 上記とは逆に、 n型ゥヱル 5に囲まれて基板 1から絶緣されている p型ゥ エル 3 bの内部に形成されるしきい値電圧制御のための不純物拡散層 4 bの濃度 を、 p型基板 1と同電位の p型ゥエル 3 aの内部に形成されるしきい値電圧制御 のための不純物拡散層 4 aの獯度よりも、 高くする必要がある。 そのためには、 図 1 2 Eに示されるマスク 1 9 4を、 η型ゥエル 5によって囲まれて p型基板 1 から絶縁されている P型ゥヱル 3 bの上に開口部 1 9 4 aを有するように、 パタ —ニングすればよい。
次に、 図 1 2 Fに示すようにマスク 1 9 4を除去し、 温度 1 0 0 0 で 1 0秒 間の熱処理 (R T A処理) を行って、 上記のイオン注入時に発生した格子間シリ コンゃ空孔などの点欠陥をを拡散させる。 本実施形態のように、 しきい値電圧制 御のための 3種類の注入工程及び 3種類のゥヱル層や埋め込み層の形成工程を実 施する場合であっても、 しきい値電圧制御のための注入工程後に熱処理を行うこ とは可能であり、 具体的には、 本発明では R T A処理を行う。
さらに、 図 1 2 Gに示すように保護酸化膜 2を除去した後に、 図 1 2 Hに示す ように、 ゲート酸化膜 7を温度 8 5 0てで 3 0分間の熱処理によって形成する。 このようなゲート酸化膜 7の形成のための熱処理を行っても、 上述の R T A処理 によつて点欠陥は解消しているので、 点欠陥が原因となる異常拡散が抑制され、 不純物拡散層 4及び 6のリ トログレードな不純物濃度分布が維持される。 また、 ゲー卜酸化膜 7の形成前に R T A処理を行っているので、 基板表面近傍での欠陥 がなくなり、 良好な膜質を有するゲート酸化膜 7が形成される。
さらに、 図 12 Iに示すように、 ゲート酸化膜 7の上に選択的にゲート電極 8 を形成する。 次に、 図 1 2 Jに示すようにマスク 195を形成し、 ゲート電極 8 及びマスク 195を利用して砒素を加速雷圧 50 k e V且つドーズ量 2. 0 x 1 015 c m— 2で注入して、 n— MO S F E Tのソース Zドレイン領域 9を形成す る。 さらに、 マスク 1 95を除去した後に、 図 12 Kに示すようにマスク 1 96 を形成し、 ゲ一卜電極 8及びマスク 196を利用して BF2を加速電圧 30 k e V且つドーズ量 2. 0 X 1 01 S cm 2で注入し、 p— MO S F E Tのソースノ ドレイン領域 10を形成する。
その後に、 RTA処理 (例えば、 温度約 1000。Cで約 1 0秒間) によって、 ソース Zドレイン領域における点欠陥を解消し、 ソースノドレイン領域を活性化 する。 ここで実施される熱処理も RT A熱処理であり、 拡散によるソースノドレ ィン領域の拡大が抑制できるので、 形成される MO S FE Tの微細化を達成する ことができる。
以上のように、 本発明の半導体装置の製造方法においては、 埋め込みチャネル 型 p— MO SFE Tを形成するためには、 しきい値電圧制御のための不純物拡散 層 6を B F 2の注入によつて形成し、 表面チャネル型 p— M 0 S F E Tを形成す るためには、 しきい値電圧制御のための不純物拡散層 6をリンの注入によって形 成する。 一方、 n— MOSFETは、 ボロンの注入により表面チャネル型となる。 第 7の実施形態
図 13A〜図 13Kは、 本発明の第 7の実施形態に従った半導体装 Sの製造方 法における、 各プロセスステップを示す断面図である。 具体的には、 本実施形態 では、 例えば米国特許第 5, 160, 996号に開示されているようなマスク越 しの高エネルギーイオン注入処理を、 第 6の実施形態として説明した製造プ^セ スに適用することによって、 使用されるマスクの数を減らしている。 まず、 図 1 3 Aに示すように、 p型低港度基板 1を熱酸化して、 イオン注入の ための保護酸化膜 2を形成する。 なお、 図中で、 参照番号 5 0は、 素子分離のた めの絶緣分離領域を示す。
次に、 図 1 3 Bに示すように、 保護酸化膜 2の上に選択的にマスク 1 9 1を形 成し、 それを利用してリンを加速電圧 1 5 0 0 k e V且つドーズ量 2 . 0 1 0 1 2 c m—2で注入し、 深い n型埋め込み層 1 1を形成する。 さらに、 同じマスク 1 9 1を使用して、 しきい値電圧制御のための不純物拡散層 4を形成するための ボロンを、 加速電圧 3 0 k e V且つドーズ量 2 . 7 X 1 0 1 2 c m— 2で注入する。 その後に、 マスク 1 9 1を除去し、 図 1 3 Cに示すように、 新たなマスク 1 9 2を保護酸化膜 2の上に選択的に形成する。 そして、 リンを加速電圧 8 5 0 k e
V且つドーズ量 1 . 0 X 1 0 1 3 c m— 2で注入し、 n型ゥヱル 5を形成する。 さ らに、 同じマスク 1 9 2を使用して、 パンチスルース卜ップ層を形成するための リンを、 加速電圧 4 0 0 k e V且つドーズ量 3 . 0 x 1 0 1 2 c m— 2で注入し、 またしきし、値電圧制御のための不純物拡散層 6を形成するための B F 2を、 加速 電圧 7 0 k e V且つドーズ量 3 . 0 x 1 0 1 2 c m— 2で注入する。 これによつて、 埋め込み型チャネルが形成される。 或いは、 表面型チャネルを形成する場合には、 しきい値電圧制御のための不純物拡散層 6は、 リンを加速電圧 4 0 k e V且つド ーズ量 3 . 0 X 1 0 1 2 c m— 2で注入することによって形成する。
次に、 同じマスク 1 9 2を使用して、 図 1 3 Dに示すように、 ボロンを加速電 圧 4 0 0 k e V且つドーズ量 1 . 0 x 1 0 1 3 c m— 2で注入し、 リ トログレード な P型ゥエル 3及び深い p型埋め込み層 1 3 0を形成する。 このとき、 マスク 1 9 2によって覆われていない領域では、 高エネルギーイオン注入によって、 基板 深部に不純物濃度のピークを有する深い p型埋め込み層 1 3 0が形成される。 一 方、 マスク 1 9 2によって覆われている領域では、 イオンがマスク 1 9 2によつ て減速された上で注入されるので、 p型ゥヱル 3力、'、 より浅い位置に形成される c さらに、 同じマスク 1 9 2を使用して、 チャネルストップ層を形成するための ボロンを、 加速電圧 1 60 k e V且つドーズ量 6. 0 x 1 012 cm 2で注入す る。
次に、 マスク 192を除去し、 図 13 Eに示すように、 新たなマスク 194を 保護酸化膜 2の上に選択的に形成する。 マスク 194は、 n型ゥエル 5及び深い n型埋め込み層 1 1が形成されている領域を覆うように、 パターニングされてい る。 そして、 しきい値電圧制御のための不純物拡散層 4を形成するためのボロン を、 加速罨圧 30 k e V且つドーズ量 2. 7 X 1012 cm 2で注入する。
次に、 図 13 Fに示すようにマスク 1 94を除去し、 温度 1000°Cで 10秒 間の熱処理 (RTA処理) を行って、 上記のイオン注入時に発生した格子間シリ コンゃ空孔などの点欠! ¾を拡散させる。 さらに、 図 13Gに示すように保護酸化 膜 2を除去した後に、 図 13Hに示すように、 ゲート酸化膜 7を温度 850°Cで 30分間の熱処理によって形成する。 このようなゲー卜酸化膜 7の形成のための 熱処理を行っても、 上述の RT A処理によって点欠陥は解消しているので、 点欠 陥が原因となる異常拡散が抑制され、 不純物拡散層 4及び 6のリ トログレードな 不純物嬝度分布が紲持される。 また、 ゲート酸化膑了の形成^に RT A処理を行 つているので、 基板表面近傍での欠陥がなくなり、 良好な膜質を有するゲート酸 化膜 7が形成される。
さらに、 図 13 Iに示すように、 ゲート酸化膜 7の上に選択的にゲ一卜電極 8 を形成する。 次に、 図 1 3 Jに示すようにマスク 195を形成し、 ゲー卜電極 8 及び スク 1 9 5を利 fflして 61L某を加逑電圧 50 k e V且つドーズ重 2. 0 A 1
015 c m_2で注入して、 n— MO S F E Tのソース ドレイン領域 9を形成す る。 さらに、 マスク 1 95を除去した後に、 図 13 Kに示すようにマスク 196 を形成し、 ゲート電極 8及びマスク 196を利用して BF2を加速電圧 30 k e V且つドーズ量 2. 0 X 1015 c m 2で注入して、 p— MOS FE丁のソース Zドレイン領域 10を形成する。
その後に、 RTA処理 (例えば、 温度約 1000°Cで約 10秒間) によって、 ソースノドレイン領域における点欠陥を解消し、 ソース ドレイン領域を活性化 する。 ここで実施される熱処理も RT A熱処理であり、 拡散によるソース ドレ ィン領域の拡大が抑制できるので、 形成される MOSFE Tの微細化を達成する ことができる。
以上のように、 本発明の半導体装置の製造方法においては、 埋め込みチャネル 型 p— MOSFE丁を形成するためには、 しき t、値電圧制御のための不純物拡散 層 6を B F2の注入によって形成し、 表面チャネル型 p— MO S F E Tを形成す るためには、 しきい値電圧制御のための不純物拡散層 6をリンの注入によって形 成する。 一方、 n— MOSFE丁は、 ボロンの注入により表面チャネル型となる。 以上に説明した本発明の半導体装置の製造方法によれば、 ゥエル形成のための 注入工程及びしきい値電圧制御のための注入工程のそれぞれを、 同一のマスクを 使用して実施することができる。 そして、 上記目的のための 2つの注入工程に統 いて、 ゥエル形成時に発生した格子間シリコンを拡散させるための熱処理 (RT A処理) を行い、 さらにその後に、 ゲート酸化膜の形成のための熱酸化工程を行 ラ o
ここで、 図 14は、 RT A処理を伴う本発明の製造プロセス ( 「RTAあり」 と表示) 、 及び RT A処理を伴わない従来技術の製造プロセス ( 「RTAなし」 と表示) のそれぞれにおける、 ゲ一卜酸化膜の形成工程後の深さ方向不純物分布 を模式的に示す図である。 表面の近傍には、 しきい値電圧制御のための不純物拡 散層に相当するピーク ( 「V t制御」 と表示) が存在し、 一方、 基板内部には、 高エネルギーゥヱルに相当する他のピークが存在している。
一般に、 ゲート酸化膜の形成のための熱酸化工程によって、 しきい値電圧制御 のために注入された不純物 (例えばボロン) が拡散する。 しかし、 本発明に従つ て、 ゥヱル形成のための注入工程の後に RTA処理を行うことによって、 図 14 に示されるように、 ゥエル内の不純物の再分布やしきい値電圧制御のために注入 された不純物の拡散を、 抑制することができる。 これより、 本発明によれば、 ゥ エル (或いは基板) の表面近傍における不純物濃度の増加が、 抑制される。 さらに、 本発明によれば、 埋め込みチャネル型 MOS FETに関しては、 しき し、値電圧制御用の不純物拡散領域を浅く形成できるので、 オフリーク電流やしき い値電圧のばらつきを抑制して、 高駆動力を実現することができる。 一方、 表面 チャネル型 MOSFETに関しては、 しきい値電圧制御用の不純物がリ トログレ 一ドな分布形状を保つので、 接合容量の増加を抑制しながら短チャネル効果の発 生を抑制して、 高駆動力を実現することができる。 産業上の利用の可能性
以上に説明した本発明の半導体装置の製造方法は、 リ トログレードな n型ゥェ ル及び P型ゥエルの形成、 及びしきい値電圧制御のための拡散層の形成を、 同一 のマスクパターンによって行うことができるとともに、 高エネルギーイオン注入 によって発生した格子間シリコンがトランジスタのしきい値電圧に影響を与える ことのない、 CMO Sの動作特性を得ることができる。 従って、 本発明の半導体 装置の製造方法は、 CMOSに要求される安定且つ高性能な動作を達成するもの であって、 その工業的価値は極めて高い。

Claims

請求の範囲
1 . イオン注入によってしきい値電圧制御のための不純物拡散層を形成するェ 程と、
該ィォン注入によつて発生した結晶欠陥の回復のための高温短時間熱処理を行 う工程と、
を包含する、 半導体装置の製造方法。
2 . 前 i己高温短時間熱処理の処理条件は、 前記結晶欠陥の原因となる格子間原 子は拡散させるが、 前記不純物拡散層の不純物は拡散させないように、 設定され ている、 請求項 1に記載の半導体装置の製造方法。
3 . 前記高温短時間熱処理は、 約 9 0 0 °C〜約 1 1 0 0 °Cの温度範囲で実施さ れる、 請求項 1に記載の半導体装 Sの製造方法。
4 . 前記高温熱処理工程の後に、 ゲート酸化膜の形成工程をさらに包含する、 請求項 1から 3のいずれか一つに記載の半導体装置の製造方法。
5 . 前記高温熱処理工程において、 ゲート酸化膜の形成を同時に行う、 請求項 1から 3のいずれか一つに記載の半導体装置の製造方法。
R - 前記不鉞物拭散層の形成丁程に先立って、 髙エネルギ オンの注入に上 つてゥ ル或いは埋め込み層を形成する工程をさらに包含する、 請求項 1から 5 のいずれか一つに記載の半導体装置の製造方法。
7 . 前記ゥエル或いは埋め込み層の形成のためのイオン注入工程と前記不純物 拡散層の形成工程との間に、 熱処理を実施しない、 請求項 6に記載の半導体装置 の製造方法。
8 . 少なくとも一つのゥヱル或いは埋め込み層を高エネルギーイオンの注入に よつて形成した後に、 前記不純物拡散層の形成のためのィォン注入処理を連統的 に行う、 請求項 7に記載の半導体装置の製造方法。
9 . 形成される半導体装置が表面チャネル型電界効果トランジスタであり、 前記しきレ、値電圧制御のための不純物拡散層を形成する前記ィォン注入工程で 使用されるイオン種はボロンであり、
該イオン注入工程では、 注入されたボロンの濃度プロファイルが、 基板の表面 近傍では低レベルに維持され、 該基板の深部においてピークを有し、 且つ形成さ れるソース Zドレイン領域と該基板との接合領域では低レベルに維持されるよう に、 ボロンのイオン注入処理を実施する、 請求項〗から 8のいずれか一つに記載 の半導体装置の製造方法。
1 0 . 形成される半導体装置が埋め込みチャネル型電界効果トランジスタであ り、 前記しき t、値電圧制御のための不純物拡散層を形成する前記ィォン注入工程 で使用されるイオン種はボロンである、 請求項 1から 8のいずれか一つに記載の 半導体装置の製造方法。
1 1 . 基板の表面近傍における不純物濃度が約 2 X 1 0 1 7 c m 3以下である、 請求項 1から 1 0のいずれか一つに記載の半導体装置の製造方法。
1 2 . 前記高温熱処理工程の昇温レートが約 5 0て/秒〜約 4 0 0 °CZ秒の範 囲にある、 請求項 1から 1 1のいずれか一つに記載の半導体装置の製造方法。
1 3 . 半導体基板の表面に選択的に第 1の保護膜を形成する工程と、
該第 1の保護膜をマスクとして、 所定のイオン種を異なったエネルギーレベル で該半導体基板に注入して、 第 1導電型のゥエルとしきい値電圧制御用の不純物 拡散層とを形成する工程と、
該第 1の保護膜を除去する工程と、
該半導体基板の表面のうちで該第 1の保護膜によって覆われていなかった領域 に、 選択的に第 2の保護膜を形成する工程と、
該第 2の保護膜をマスクとして、 所定のィォン種を異なつたエネルギーレベル で該半導体基板に注入して、 第 2導鼋型のゥ ルとしき 、値電圧制御用の不純物 拡散層とを形成する工程と、
該第 2の保護膜を除去する工程と、
高温短時間熱処理を行う工程と、
を包含する、 半導体装置の製造方法。
1 4 . 半導体基板の表面に選択的に保護膜を形成する工程と、
該保護膜をマスクとして、 所定のイオン種を異なったエネルギーレベルで該半 導体基板に注入して、 第 1導電型のゥエルとしきい値電圧制御用の不純物拡散層 とを形成する工程と、
該保護膜を除去する工程と、
該半導体基板の全面に所定のィォン種を異なつたエネルギーレベルで注入して、 第 2導電型のゥエルとしき 、値電圧制御用の不純物拡散層とを、 該半導体基板の うちで該保護膜によって覆われて L、た領域に形成する工程と、
高温短時間熱処理を行う工程と、 を包含する、 半導体装置の製造方法。
1 5 . 半導体基板に選択的に絶緣分離領域を形成する工程と、
該半導体基板の表面に選択的に保護膜を形成する工程と、
該保護膜をマスクとして、 所定のイオン種を異なったエネルギーレベルで該半 導体基板に注入して、 所定のゥエルとしきい値電圧制御用の不純物拡散層とを形 成する工程と、
該保護膜をマスクとして、 所定のイオン種を該半導体基板に注入して、 該半導 体基板のうちで該保護膜によつて覆われて L、た領域に第 2導電型のゥ ルを形成 し、 且つ、 該第 1導電型のゥエルの直下の領域に第 2導電型の埋め込み層を、 該 第 2導電型のゥエルと該第 2導電型の埋め込み層とが該絶縁分離領域の下でお互 いに高濃度で連続して該第 1導電型のゥエルを囲むように形成する、 工程と、 該保護膜を除去する工程と、
該半導体基板の全面に所定のィォン種を注入して、 しきい値電圧制御用の不純 物拡散層を、 該半導体基板のうちで該保護膜によって覆われていた領域に形成す る工程と、
高温短時間熱処理を行う工程と、
を包含する、 半導体装置の製造方法。
1 6 . 半導体基板に選択的に絶縁分離領域を形成する工程と、
該半導体基板の表面に選択的に、 第 1の保護膜の上に第 2の保護膜が積み重な つた多層膜を形成する工程と、
該多層膜をマスクとして、 所定のイオン種を該半導体基板に注入して、 第 1導 電型のゥ ルを形成する工程と、
該第 2の保護膜を除去する工程と、
該第 1の保護膜をマスクとして、 所定のィォン種を該半導体基板に注入して、 該半導体基板のうちで該第 1の保護膜によって覆われている領域に第 2導電型の ゥエルを形成し、 且つ、 該第 1導電型のゥ ルの直下の領域に第 2導電型の埋め 込み層を、 該第 2導電型のゥエルと該第 2導電型の埋め込み層とが該絶縁分離颌 域の下でお互 L、に高濃度で連铳して該第 1導電型のゥェルを囲むように形成する、 工程と、
該第 1の保護膜をマスクとして該半導体基板にイオン注入する工程と、 該第 1の保護膜を除去する工程と、
該半導体基板の全面にイオン注入する工程と、
高温短時間熱処理を行う工程と、
を包含する、 半導体装置の製造方法。
1 7 . 半導体基板の表面に選択的に第 1の保護膜を形成する工程と、
該第 1の保護膜をマスクとして、 所定のイオン種を該半導体基板に注入して、 第 1導電型の深い埋め込み層を形成する工程と、
該第 1の保護膜を除去する工程と、
該半導体基板の表面に選択的に第 2の保護膜を形成する工程と、
該第 2の保護膜をマスクとして、 所定のイオン種を異なったエネルギーレベル で該半導体基板に注入して、 第 2導電型のゥエルとしき L、値電圧制御用の不純物 拡散層とを形成する工程と、
該第 2の保護膜を除去する工程と、
該半導体基板の表面のうちで該第 2の保護膜に覆われていなかった領域に、 選 択的に第 3の保護膜を形成する工程と、
該第 3の保護膜をマスクとして、 所定のイオン種を該半導体基板に注入して、 該半導体基板のうちで該第 3の保護膜によつて Sわれていな t、領域に第 1導電型 のゥエルを、 該第 1導電型のゥエルと該第 1導電型の埋め込み層とがお互いに連 続して該第 2導電型のゥニルを囲むように形成する、 工程と、 該第 3の保護膜をマスクとして、 該半導体基板に所定のイオン種を注入して、 しき t、値電圧制御用の不純物拡散層を形成する工程と、
該第 3の保護膜を除去する工程と、
該半導体基板の表面に選択的に第 4の保護膜を形成する工程と、
該第 4の保護膜をマスクとして該半導体基板にイオン注入を行って、 該第 2導 電型のゥェルの内部にしき 、値電圧制御用の不純物拡散層を形成する工程と、 高温短時間熱処理を行う工程と、
を包含する、 半導体装置の製造方法。
1 8 . 半導体基板の表面に選択的に第 1の保護膜を形成する工程と、 該第 1の保護膜をマスクとして、 所定のイオン種を異なつたエネルギーレベル で該半導体基板に注入して、 第 1導電型の深 L、埋め込み層としきし、値電圧制御用 の不純物拡散層とを形成する工程と、
該第 1の保護膜を除去する工程と、
該半導体基板の表面に選択的に第 2の保護膜を形成する工程と、
該第 2の保護膜をマスクとして、 所定のイオン種を異なつたエネルギーで該半 導体基板に注入して、 該半導体基板のうちで該第 2の保護膜によって覆われてい ない領域に、 該第 1導電型の深い埋め込み層に連続した第 1導電型のゥエルとし きい値電圧制御用の不純物拡散層とを形成する工程と、
該第 2の保護膜越しに所定のイオン種を該半導体基板にイオン注入して、 該半 導体基板のうちで該第 2の保護膜によつて覆われている領域に第 2導電型のゥ二 ルを形成する工程と、
該第 2の保護膜を除去する工程と、
該半導体基板の表面に選択的に第 3の保護膜を形成する工程と、
該第 3の保護膜をマスクとして、 該半導体基板に所定のイオン種を注入して、 しきレ、値電圧制御用の不純物拡散層を形成する工程と、 該第 3の保護膜を除去する工程と、
高温短時問熱処理を行う工程と、
を包含する、 半導体装置の製造方法。
1 9 . 前記高温短時間熱処理の処理条件は、 前記結晶欠陥の原因となる格子間 原子は拡散させるが、 前記不純物拡散層の不純物は拡散させないように、 設定さ れている、 請求項 1 3から 1 8のいずれか一つに記載の半導体装置の製造方法。
2 0 . 前記高温短時間熱処理は、 約 9 0 0 °C〜約 1 1 0 0 °Cの温度範囲で実施 される、 請求項 1 3から 1 8のいずれか一^ ^に記载の半導体装置の製造方法。
2 1 . 基板の表 S近傍における不純物澳度が約 2 X 1 0 1 7 c m一3以下である、 請求項 1 3から 1 8のいずれか一つに記載の半導体装置の製造方法。
2 2 . 前記高温熱処理工程の昇温レートが約 5 0 °CZ秒〜約 4 0 0。CZ秒の範 囲にある、 請求項 1 3力 ら 1 8のいずれか一つに記截の半導体装置の製造方法。
2 3 . 前記昇温レー卜が約 7 5 CC /秒〜約 1 0 0 °C/ /秒の範囲にある、 請求項 1 2に記載の半導体装匱の製造方法。
2 4 . 前記昇温レ一トが約 7 5 °CZ秒〜約 1 ◦ 0 °C/秒の範囲にある、 請求項 2 2に記載の半導体装置の製造方法。
2 5 . イオン注入によってしきい値電圧制御のための不純物拡散層を形成する 工程 、
該イオン注入によって発生した結晶欠陥の回復のための高温短時間熱処理を行 う工程と、
ゲート酸化膜を形成する工程と、 ソースノドレイン領域を形成する工程と, を包含する、 半導体装置の製造方法。
PCT/JP1997/002184 1996-06-24 1997-06-24 Method for manufacturing semiconductor device WO1997050115A1 (en)

Priority Applications (4)

Application Number Priority Date Filing Date Title
EP97927452A EP0847078A4 (en) 1996-06-24 1997-06-24 MANUFACTURING METHOD OF SEMICONDUCTOR ARRANGEMENTS
JP9542052A JP3031723B2 (ja) 1996-06-24 1997-06-24 半導体装置の製造方法
KR1019970709647A KR100283712B1 (ko) 1996-06-24 1997-06-24 반도체 장치의 제조 방법
US09/011,891 US6251718B1 (en) 1996-06-24 1997-06-24 Method for manufacturing semiconductor device

Applications Claiming Priority (4)

Application Number Priority Date Filing Date Title
JP8/162638 1996-06-24
JP16263896 1996-06-24
JP8/330517 1996-12-11
JP33051796 1996-12-11

Related Child Applications (1)

Application Number Title Priority Date Filing Date
US09/511,045 Continuation US6312981B1 (en) 1996-06-24 2000-02-23 Method for manufacturing semiconductor device

Publications (1)

Publication Number Publication Date
WO1997050115A1 true WO1997050115A1 (en) 1997-12-31

Family

ID=26488359

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP1997/002184 WO1997050115A1 (en) 1996-06-24 1997-06-24 Method for manufacturing semiconductor device

Country Status (5)

Country Link
US (2) US6251718B1 (ja)
EP (1) EP0847078A4 (ja)
KR (1) KR100283712B1 (ja)
CN (1) CN1126150C (ja)
WO (1) WO1997050115A1 (ja)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6667216B2 (en) 1999-05-14 2003-12-23 Matsushita Electronics Corporation Semiconductor device and method of fabricating the same
JP2014209634A (ja) * 2007-03-28 2014-11-06 アドバンスト・アナロジック・テクノロジーズ・インコーポレイテッドAdvanced Analogic Technologies Incorporated 絶縁分離された集積回路装置

Families Citing this family (19)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6506640B1 (en) * 1999-09-24 2003-01-14 Advanced Micro Devices, Inc. Multiple channel implantation to form retrograde channel profile and to engineer threshold voltage and sub-surface punch-through
US6548383B1 (en) * 1999-11-17 2003-04-15 Micron Technology, Inc. Twin well methods of forming CMOS integrated circuitry
KR100522758B1 (ko) * 2000-06-28 2005-10-21 주식회사 하이닉스반도체 반도체 소자의 제조 방법
JP4665141B2 (ja) * 2001-06-29 2011-04-06 富士通セミコンダクター株式会社 半導体装置とその製造方法
US6667205B2 (en) 2002-04-19 2003-12-23 International Business Machines Machines Corporation Method of forming retrograde n-well and p-well
CN101308785B (zh) * 2002-06-26 2010-06-09 山米奎普公司 通过植入掺杂材料制造cmos器件的方法
KR100435805B1 (ko) * 2002-08-14 2004-06-10 삼성전자주식회사 모스 트랜지스터의 제조 방법
US6881634B2 (en) * 2002-08-30 2005-04-19 Cypress Semiconductor Corporation Buried-channel transistor with reduced leakage current
US6764890B1 (en) * 2003-01-29 2004-07-20 Cypress Semiconductor Corporation Method of adjusting the threshold voltage of a mosfet
KR100608352B1 (ko) * 2003-03-05 2006-08-09 주식회사 하이닉스반도체 반도체소자의 제조방법
CN100495413C (zh) * 2003-03-31 2009-06-03 东京毅力科创株式会社 用于邻接在处理元件上的相邻覆层的方法
JP4733912B2 (ja) 2003-04-03 2011-07-27 株式会社東芝 半導体装置の製造方法
KR100642407B1 (ko) * 2004-12-29 2006-11-08 주식회사 하이닉스반도체 반도체 메모리 소자의 셀 트랜지스터 제조 방법
US7586618B2 (en) * 2005-02-28 2009-09-08 The Board Of Trustees Of The University Of Illinois Distinguishing non-resonant four-wave-mixing noise in coherent stokes and anti-stokes Raman scattering
US20080029824A1 (en) * 2006-08-02 2008-02-07 International Business Machines Corporation Esd power clamp in triple well
CN102054699B (zh) * 2009-11-05 2012-07-25 中芯国际集成电路制造(上海)有限公司 改善半导体器件结深特性的方法
KR102135368B1 (ko) * 2014-01-24 2020-07-17 엘지전자 주식회사 미세 진동자의 제조 방법
JP6996331B2 (ja) * 2018-02-15 2022-01-17 富士電機株式会社 半導体集積回路の製造方法
CN113394102A (zh) * 2021-05-25 2021-09-14 上海华力集成电路制造有限公司 Nmos器件制造方法和nmos器件

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS55107236A (en) * 1979-02-09 1980-08-16 Toshiba Corp Method of manufacturing semiconductor device
JPH0653157A (ja) * 1992-07-31 1994-02-25 Sony Corp 半導体装置の製造方法
JPH0677155A (ja) * 1992-08-24 1994-03-18 Sony Corp 半導体基板の熱処理方法

Family Cites Families (22)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5583251A (en) 1978-12-20 1980-06-23 Fujitsu Ltd Method of fabricating semiconductor device
US5024883A (en) 1986-10-30 1991-06-18 Olin Corporation Electronic packaging of components incorporating a ceramic-glass-metal composite
JP2527545B2 (ja) 1986-11-14 1996-08-28 セイコーエプソン株式会社 半導体装置の製造方法
EP0336977B1 (en) 1987-10-08 1998-03-18 Matsushita Electric Industrial Co., Ltd. Semiconducteur device and method of producing the same
JP2745228B2 (ja) 1989-04-05 1998-04-28 三菱電機株式会社 半導体装置およびその製造方法
JP2768751B2 (ja) 1989-09-05 1998-06-25 三菱電機株式会社 半導体装置の製造方法
JP2585110B2 (ja) 1989-11-24 1997-02-26 三菱電機株式会社 相補型電界効果素子の製造方法
JPH0492466A (ja) 1990-08-07 1992-03-25 Mitsubishi Electric Corp 半導体装置およびその製造方法
US5172213A (en) 1991-05-23 1992-12-15 At&T Bell Laboratories Molded circuit package having heat dissipating post
JPH0645328A (ja) 1991-07-15 1994-02-18 Nippon Sheet Glass Co Ltd 半導体装置の製造方法
JP2697392B2 (ja) 1991-07-30 1998-01-14 ソニー株式会社 相補型半導体装置の製造方法
JP3277533B2 (ja) * 1992-01-08 2002-04-22 ソニー株式会社 半導体装置の製造方法
EP0566872A3 (en) 1992-04-21 1994-05-11 Motorola Inc A thermally enhanced semiconductor device and method for making the same
US5393683A (en) * 1992-05-26 1995-02-28 Micron Technology, Inc. Method of making semiconductor devices having two-layer gate structure
US5598034A (en) 1992-07-22 1997-01-28 Vlsi Packaging Corporation Plastic packaging of microelectronic circuit devices
US5378924A (en) 1992-09-10 1995-01-03 Vlsi Technology, Inc. Apparatus for thermally coupling a heat sink to a lead frame
JP3226244B2 (ja) 1993-12-03 2001-11-05 株式会社東芝 樹脂封止型半導体装置
JP2682425B2 (ja) 1993-12-24 1997-11-26 日本電気株式会社 半導体装置の製造方法
US5559050A (en) 1994-06-30 1996-09-24 International Business Machines Corporation P-MOSFETS with enhanced anomalous narrow channel effect
JP3601612B2 (ja) 1994-09-22 2004-12-15 富士通株式会社 半導体装置及びその製造方法
EP0707346A1 (en) 1994-10-11 1996-04-17 Advanced Micro Devices, Inc. Method for fabricating an integrated circuit
KR100231594B1 (ko) * 1995-12-29 1999-11-15 김주용 반도체 소자의 웰 형성방법

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS55107236A (en) * 1979-02-09 1980-08-16 Toshiba Corp Method of manufacturing semiconductor device
JPH0653157A (ja) * 1992-07-31 1994-02-25 Sony Corp 半導体装置の製造方法
JPH0677155A (ja) * 1992-08-24 1994-03-18 Sony Corp 半導体基板の熱処理方法

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6667216B2 (en) 1999-05-14 2003-12-23 Matsushita Electronics Corporation Semiconductor device and method of fabricating the same
US6921933B2 (en) 1999-05-14 2005-07-26 Matsushita Electric Industrial Co., Ltd. Semiconductor device and method of fabricating the same
JP2014209634A (ja) * 2007-03-28 2014-11-06 アドバンスト・アナロジック・テクノロジーズ・インコーポレイテッドAdvanced Analogic Technologies Incorporated 絶縁分離された集積回路装置

Also Published As

Publication number Publication date
US6251718B1 (en) 2001-06-26
KR19990028332A (ko) 1999-04-15
EP0847078A4 (en) 2000-10-04
KR100283712B1 (ko) 2001-04-02
EP0847078A1 (en) 1998-06-10
US6312981B1 (en) 2001-11-06
CN1126150C (zh) 2003-10-29
CN1198250A (zh) 1998-11-04

Similar Documents

Publication Publication Date Title
JP3095564B2 (ja) 半導体装置及び半導体装置の製造方法
WO1997050115A1 (en) Method for manufacturing semiconductor device
US6921933B2 (en) Semiconductor device and method of fabricating the same
US5851893A (en) Method of making transistor having a gate dielectric which is substantially resistant to drain-side hot carrier injection
US6255152B1 (en) Method of fabricating CMOS using Si-B layer to form source/drain extension junction
US6849516B2 (en) Methods of forming drain/source extension structures of a field effect transistor using a doped high-k dielectric layer
WO1998048457A1 (en) Method of making nmos and pmos devices with reduced masking steps
JP2006278974A (ja) 半導体装置及びその製造方法
US20100078735A1 (en) Cmos device comprising nmos transistors and pmos transistors having increased strain-inducing sources and closely spaced metal silicide regions
US6265293B1 (en) CMOS transistors fabricated in optimized RTA scheme
US6051459A (en) Method of making N-channel and P-channel IGFETs using selective doping and activation for the N-channel gate
US6258646B1 (en) CMOS integrated circuit and method for implanting NMOS transistor areas prior to implanting PMOS transistor areas to optimize the thermal diffusivity thereof
US7256084B2 (en) Composite stress spacer
US6333244B1 (en) CMOS fabrication process with differential rapid thermal anneal scheme
KR100380278B1 (ko) 반도체장치 및 그 제조방법
EP1291905B1 (en) Method for fabricating semiconductor device
JP3200231B2 (ja) 半導体装置の製造方法
US6313020B1 (en) Semiconductor device and method for fabricating the same
US20050098818A1 (en) Drain/source extension structure of a field effect transistor including doped high-k sidewall spacers
JP2008305950A (ja) 半導体装置の製造方法および半導体装置
US7033879B2 (en) Semiconductor device having optimized shallow junction geometries and method for fabrication thereof
JP3354535B2 (ja) 半導体装置の製造方法
JPH10256549A (ja) 半導体装置及びその製造方法
US20040067612A1 (en) Miniaturised ldd-type mos transistors
KR100597462B1 (ko) 반도체 소자의 트랜지스터 제조방법

Legal Events

Date Code Title Description
WWE Wipo information: entry into national phase

Ref document number: 97190998.9

Country of ref document: CN

WWE Wipo information: entry into national phase

Ref document number: 1019970709647

Country of ref document: KR

AK Designated states

Kind code of ref document: A1

Designated state(s): CN JP KR US

AL Designated countries for regional patents

Kind code of ref document: A1

Designated state(s): AT BE CH DE DK ES FI FR GB GR IE IT LU MC NL PT SE

WWE Wipo information: entry into national phase

Ref document number: 09011891

Country of ref document: US

WWE Wipo information: entry into national phase

Ref document number: 1997927452

Country of ref document: EP

121 Ep: the epo has been informed by wipo that ep was designated in this application
WWP Wipo information: published in national office

Ref document number: 1997927452

Country of ref document: EP

WWP Wipo information: published in national office

Ref document number: 1019970709647

Country of ref document: KR

WWG Wipo information: grant in national office

Ref document number: 1019970709647

Country of ref document: KR

WWW Wipo information: withdrawn in national office

Ref document number: 1997927452

Country of ref document: EP

点击 这是indexloc提供的php浏览器服务,不要输入任何密码和下载