SU1696891A1 - Device for generating harmonic signal for vibration test table - Google Patents
Device for generating harmonic signal for vibration test table Download PDFInfo
- Publication number
- SU1696891A1 SU1696891A1 SU894732794A SU4732794A SU1696891A1 SU 1696891 A1 SU1696891 A1 SU 1696891A1 SU 894732794 A SU894732794 A SU 894732794A SU 4732794 A SU4732794 A SU 4732794A SU 1696891 A1 SU1696891 A1 SU 1696891A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- frequency
- output
- input
- signal
- register
- Prior art date
Links
- 238000012360 testing method Methods 0.000 title claims abstract description 14
- 238000000034 method Methods 0.000 claims description 2
- 238000007493 shaping process Methods 0.000 claims description 2
- 230000007704 transition Effects 0.000 claims 1
- 238000006243 chemical reaction Methods 0.000 description 1
- 238000010586 diagram Methods 0.000 description 1
- 238000001914 filtration Methods 0.000 description 1
- 238000005070 sampling Methods 0.000 description 1
- 230000001360 synchronised effect Effects 0.000 description 1
- 230000001052 transient effect Effects 0.000 description 1
- 230000001960 triggered effect Effects 0.000 description 1
Landscapes
- Testing Electric Properties And Detecting Electric Faults (AREA)
Abstract
Изобретение относитс к испытательной технике, а именно к устройствам управлени виброиспытательными стендами. Целью изобретени вл етс увеличение точности испытаний за счет уменьшени погрешностей , вызванных переходными процессами при сканировании устройства по частоте, путем обеспечени изменени частоты выходного сигнала устройства при нулевых начальных услови х. Устройство формировани гармонического сигнала дл виброиспытательного стенда содержит блок 1 установки частоты, накапливающий сумматор 3, блок 4 запоминани синуса, цифроаналогоеый преобразователь 5, фильтр б низких частот/ генератор 7 тактовых импульсов. Новым в устройстве вл етс введение между блоком 1 установки частоты и накапливающим сумматором 3 запоминающего регистра 2, а также логического элемента И 8 и логического элемента ИЛИ 9, формирующих сигнал разрешени записи в регистр из сигналов управлени блока 1 установки частоты сигнала переполнени накапливающего сумматора. 1 ил. у ЈThe invention relates to test equipment, namely, control devices for vibration test benches. The aim of the invention is to increase the accuracy of the tests by reducing the errors caused by transients when scanning the device in frequency by providing a change in the frequency of the output signal of the device under zero initial conditions. The device for forming a harmonic signal for a vibration test bench contains a frequency setting block 1, accumulating adder 3, a sine memory block 4, a digital-analog converter 5, a low frequency filter b / clock pulse generator 7. New in the device is the introduction between the frequency setting unit 1 and the accumulating adder 3 of the storage register 2, as well as the AND 8 logic element and the OR 9 logic element, which form the write enable signal from the control signals of the overflow signal accumulator 1 setting unit 1. 1 il. y
Description
Изобретение относитс к испытательной технике, в частности к устройствам управлени виброиспытательными стендами.The invention relates to testing equipment, in particular to vibration test bench control devices.
Целью изобретени вл етс повышение точности испытаний за счет уменьшени погрешностей, вызванных переходными процессами при сканировании устройства по частоте, путем обеспечени изменени частоты выходного сигнала устройства при нулевых начальных услови х .The aim of the invention is to improve the accuracy of the tests by reducing the errors caused by transients when scanning the device in frequency by providing a change in the frequency of the output signal of the device under zero initial conditions.
На чертеже представлена блок-схема устройства.The drawing shows the block diagram of the device.
Устройство формировани гармонического сигнала дл виброиспытателъного стенда содержит последовательно включенные блок 1 установки частоты, запоминающий регистр 2, блок вычислени текущей фазы, выполненный в виде накапливающего сумматора 3, блока 4 запоминани синуса , аналого-цифрового преобразовател (АЦП) 5, а также фильтра 6 низких частот (ФНЧ), и генератор 7 тактовых импульсов (ГТИ), выход которого подключен к тактовому входу накапливающего сумматора 3, элемент И 8 и элемент ИЛИ 9, причем выход сигнала разрешени начальной установки частоты блока 1 установки частоты подключен к первому входу элемента ИЛИ 9, выход сигнала разрешени изменени частоты блока 1 установки частоты подключен к первому входу элемента И 8, выход переполнени накапливающего сумматора 3 подключен к второму входу элемента И, 8, выход элемента И 8 подключен к второму входу элемента ИЛИ 9, выход элемента ИЛИ 9 - к входу разрешени записи запоминающего регистра 2.A harmonic signal shaping device for a vibrating test bench contains a frequency setting unit 1 in series, a memory register 2, a current phase calculating unit made in the form of an accumulating adder 3, a sine memory 4, an analog-to-digital converter (ADC) 5, and a low filter 6 frequency (LPF), and the generator 7 clock pulses (GTI), the output of which is connected to the clock input accumulating adder 3, the element And 8 and the element OR 9, and the output signal of the initial setting of the clock The frequency setting block 1 is connected to the first input of the element OR 9, the output of the frequency change permission signal of the frequency setting block 1 is connected to the first input of the AND 8 element, the overflow output of the accumulating adder 3 is connected to the second input of the And 8 element, and the output of the And 8 element is connected to the second input of the element OR 9, the output of the element OR 9 - to the input of the write access of the storage register 2.
Устройство работает следующим образом .The device works as follows.
В исходном состо нии запоминающий регистр 2 и накапливающий сумматор 3 обнулены , уровень сигнала на выходе устройства равен нулю. При начале работы цифровой код с информационного выхода блока 1 задани частоты, определ ющий текущую частоту выходного сигнала устройства , поступает на информационный вход запоминающего регистра 2. Сигнал разрешени начальной установки частоты с выхода блока 1 установки частоты, имеющей вид одиночного импульса, проходит чзрез элемент ИЛИ 9 и поступает на вход разрешени записи регистра 2. При этом в регистре 2 запоминаетс цифровой код, который на его информационном входе, Далее с выхода регистра 2 цифровой код подаетс на вход накапливающего сумматора 3, работающего под управлением тактовых импульсов с выхода ГТИ 7, где осуществл етс вычисление текущей фазы выходного сигнала. Сигнал с выхода накапливающего сумматора 3 подаетс ria блок 4, который осуществл ет преобразование фазы в амплитуду, и далееIn the initial state, the storage register 2 and accumulating adder 3 are zero, the signal level at the output of the device is zero. When starting operation, the digital code from the information output of frequency setting block 1, which determines the current frequency of the output signal of the device, is fed to the information input of memory register 2. The enable signal of the initial frequency setting from the output of the frequency setting block 1, having the form of a single pulse, passes through the OR element 9 and is fed to the input of the register 2 recording entry. In this case, in register 2 a digital code is stored, which is at its information input. Next, from the output of register 2, the digital code is fed to the input accumulative The accumulator 3 operates under the control of clock pulses from the output of the GTI 7, where the current phase of the output signal is calculated. The output from accumulator adder 3 is fed to ria block 4, which performs phase to amplitude conversion, and then
на АЦП 5, где преобразуетс в аналоговую форму. После фильтрации с помощью ФНЧ 6 сигнал подаетс на виброиспытательный стенд.at ADC 5, where it is converted to analog form. After filtering by means of a lowpass filter 6, the signal is fed to a vibration test stand.
Дл изменени частоты выходного сигнала устройства на информационном выходе блока 1 установки частоты выставл етс необходимый код, далее подаетс высокий уровень с выхода блока 1 установки частоты на первый вход элемента И 8. При переполнении накапливающего сумматора 3, что соответствует концу периода выходного сигнала сумматора, на выходе переполнени по вл етс высокий уровень, который поступает на второй вход элемента И 8. Последний срабатывает, и сигнал с его выхода, пройд через элемент ИЛИ 9, разрешает запись нового значени кода, определ ющего частоту выходного сигнала устройства, в регистр 2. Таким образом, момент изменеим цифрового кода на входе накапливающего сумматора синхронизирован с моментом конца периода сигнала на выходе сумматора, т.е. при начальных услови х, близких к нулевым, с точностью до одногоTo change the frequency of the output signal of the device, the necessary code is set at the information output of the frequency setting block 1, then a high level from the output of the frequency setting block 1 is applied to the first input of the And 8 element. When the accumulator 3 overflows, which corresponds to the end of the period of the output signal of the adder, the output of the overflow appears a high level, which goes to the second input of the element And 8. The last one is triggered, and the signal from its output, having passed through the element OR 9, permits the recording of a new code value that determines the frequency of the output signal of the device into register 2. Thus, the moment of changing the digital code at the input of the accumulating adder is synchronized with the moment of the end of the signal period at the output of the adder, i.e. under initial conditions close to zero, to within one
периода дискретизации выходного сигнала.the sampling period of the output signal.
Обеспечение изменени частотозадаю- щего сигнала при начальных услови х, близких к нулевым, позвол ет уменьшитьProviding a change in the frequency-giving signal at initial conditions close to zero allows one to reduce
искажени формы выходного сигнала устройства п момент перестройки по частоте, уменьшить тем самым длительность возникающих переходных процессов в виброиспытательном стенде и повысить за счетdistorting the shape of the output signal of the device, n the frequency tuning time, thereby reducing the duration of the transient processes occurring in the vibration test stand and increasing due to
этого точность испытаний,of this accuracy test
Claims (1)
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU894732794A SU1696891A1 (en) | 1989-08-29 | 1989-08-29 | Device for generating harmonic signal for vibration test table |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU894732794A SU1696891A1 (en) | 1989-08-29 | 1989-08-29 | Device for generating harmonic signal for vibration test table |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1696891A1 true SU1696891A1 (en) | 1991-12-07 |
Family
ID=21467553
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU894732794A SU1696891A1 (en) | 1989-08-29 | 1989-08-29 | Device for generating harmonic signal for vibration test table |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1696891A1 (en) |
-
1989
- 1989-08-29 SU SU894732794A patent/SU1696891A1/en active
Non-Patent Citations (1)
Title |
---|
Авторское свидетельство СССР №1269112, кл.С 05 D 19/02,07.11.86. Шапиро Д.Н., Паин А.А. Основы теории синтеза частот. - М., 1981, с. 192. * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US4345241A (en) | Analog-to-digital conversion method and apparatus | |
US5589788A (en) | Timing adjustment circuit | |
US4962380A (en) | Method and apparatus for calibrating an interleaved digitizer | |
US4143365A (en) | Device for the acquisition and storage of an electrical signal | |
US4053839A (en) | Method and apparatus for the frequency multiplication of composite waves | |
AU622552B2 (en) | A method and an arrangement for accurated digital determination of the time or phase position of a signal pulse train | |
EP0462714A2 (en) | Generation of phase related waveforms | |
SU1696891A1 (en) | Device for generating harmonic signal for vibration test table | |
US3979715A (en) | Method and system for achieving vibrator phase lock | |
US4734677A (en) | Coarse/fine A-D converter using ramp waveform to generate fine digital signal | |
US4804939A (en) | Coarse/fine A-D converter using ramp waveform to generate fine digital signal | |
US4901027A (en) | Signal generator | |
SU1474839A1 (en) | Monitor of dynamic parameters of anlog-to-digital converter | |
SU1681375A1 (en) | Digital frequency synthesizer | |
SU1644378A1 (en) | Device for control of functioning of analog-to-digital converters under dynamic condition | |
SU1048574A2 (en) | Analog/digital converter | |
SU1127010A1 (en) | Analog storage | |
SU1674097A1 (en) | D-a generator with variable signal spectrum | |
SU1698895A1 (en) | Data recorder | |
SU1221749A1 (en) | Device for measuring dynamic error of analog-to-digital converter | |
SU1702513A1 (en) | Frequency-modulated signal former | |
JPH0125335Y2 (en) | ||
SU1201780A1 (en) | Radiopulse phasemeter | |
SU780191A1 (en) | Signal extremum measuring device | |
SU1081558A1 (en) | Signal phase fluctuation meter |