JP2007324425A - 薄膜半導体装置及びその製造方法と表示装置 - Google Patents
薄膜半導体装置及びその製造方法と表示装置 Download PDFInfo
- Publication number
- JP2007324425A JP2007324425A JP2006154105A JP2006154105A JP2007324425A JP 2007324425 A JP2007324425 A JP 2007324425A JP 2006154105 A JP2006154105 A JP 2006154105A JP 2006154105 A JP2006154105 A JP 2006154105A JP 2007324425 A JP2007324425 A JP 2007324425A
- Authority
- JP
- Japan
- Prior art keywords
- thin film
- region
- semiconductor thin
- polycrystalline
- absorbing layer
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Images
Classifications
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D86/00—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates
- H10D86/01—Manufacture or treatment
- H10D86/021—Manufacture or treatment of multiple TFTs
- H10D86/0221—Manufacture or treatment of multiple TFTs comprising manufacture, treatment or patterning of TFT semiconductor bodies
- H10D86/0223—Manufacture or treatment of multiple TFTs comprising manufacture, treatment or patterning of TFT semiconductor bodies comprising crystallisation of amorphous, microcrystalline or polycrystalline semiconductor materials
- H10D86/0227—Manufacture or treatment of multiple TFTs comprising manufacture, treatment or patterning of TFT semiconductor bodies comprising crystallisation of amorphous, microcrystalline or polycrystalline semiconductor materials using structural arrangements to control crystal growth, e.g. placement of grain filters
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/02104—Forming layers
- H01L21/02365—Forming inorganic semiconducting materials on a substrate
- H01L21/02436—Intermediate layers between substrates and deposited layers
- H01L21/02439—Materials
- H01L21/02488—Insulating materials
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/02104—Forming layers
- H01L21/02365—Forming inorganic semiconducting materials on a substrate
- H01L21/02436—Intermediate layers between substrates and deposited layers
- H01L21/02439—Materials
- H01L21/02491—Conductive materials
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/02104—Forming layers
- H01L21/02365—Forming inorganic semiconducting materials on a substrate
- H01L21/02436—Intermediate layers between substrates and deposited layers
- H01L21/02494—Structure
- H01L21/02496—Layer structure
- H01L21/02502—Layer structure consisting of two layers
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/02104—Forming layers
- H01L21/02365—Forming inorganic semiconducting materials on a substrate
- H01L21/02518—Deposited layers
- H01L21/02521—Materials
- H01L21/02524—Group 14 semiconducting materials
- H01L21/02532—Silicon, silicon germanium, germanium
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/02104—Forming layers
- H01L21/02365—Forming inorganic semiconducting materials on a substrate
- H01L21/02656—Special treatments
- H01L21/02664—Aftertreatments
- H01L21/02667—Crystallisation or recrystallisation of non-monocrystalline semiconductor materials, e.g. regrowth
- H01L21/02675—Crystallisation or recrystallisation of non-monocrystalline semiconductor materials, e.g. regrowth using laser beams
- H01L21/02686—Pulsed laser beam
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/02104—Forming layers
- H01L21/02365—Forming inorganic semiconducting materials on a substrate
- H01L21/02656—Special treatments
- H01L21/02664—Aftertreatments
- H01L21/02667—Crystallisation or recrystallisation of non-monocrystalline semiconductor materials, e.g. regrowth
- H01L21/02691—Scanning of a beam
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/18—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
- H01L21/26—Bombardment with radiation
- H01L21/263—Bombardment with radiation with high-energy radiation
- H01L21/268—Bombardment with radiation with high-energy radiation using electromagnetic radiation, e.g. laser radiation
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D86/00—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates
- H10D86/01—Manufacture or treatment
- H10D86/021—Manufacture or treatment of multiple TFTs
- H10D86/0251—Manufacture or treatment of multiple TFTs characterised by increasing the uniformity of device parameters
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Manufacturing & Machinery (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Optics & Photonics (AREA)
- Chemical & Material Sciences (AREA)
- Crystallography & Structural Chemistry (AREA)
- High Energy & Nuclear Physics (AREA)
- Electromagnetism (AREA)
- Health & Medical Sciences (AREA)
- Toxicology (AREA)
- Thin Film Transistor (AREA)
- Recrystallisation Techniques (AREA)
- Liquid Crystal (AREA)
Abstract
【解決手段】レーザアニールは、光反射・吸収層103のパターンより外側に位置する半導体薄膜105の外部領域108においてはその温度が半導体薄膜105の融点以下であり、光反射・吸収層103のパターンより内側に位置する半導体薄膜105の内部領域109においては該半導体薄膜105が融解するようにレーザ光でパルス加熱する加熱過程と、内部領域109が融解した後、外部領域108と内部領域109の境界から内側に向かって外部領域108の多結晶粒を核としてラテラル成長が進行し、内部領域109の少なくとも一部に一層拡大した多結晶粒Lが生成する冷却過程とを含む。
【選択図】図1
Description
(1)ガラス基板にMoでゲートパターンを形成。
(2)プラズマCVDでSiNx、SiO2、a−Siの3層をこの順で連続成膜。
(3)通常のエキシマレーザアニール(ELA)でSi層を多結晶化(1段階目のレーザアニール工程)
・オーバーラップ条件は90〜98%程度。
・ガラス上で平均粒径が0.1〜5μm程度になるような最適エネルギー密度で照射する。
・この場合、Moゲートパターン上は照射エネルギー密度(mJ/cm2)が不足し、平均粒径は0.1〜5μmよりも小さくなる。
(4)グリーンの全固体レーザをオーバーラップ0〜90%程度で照射し、Moゲートパターン上のみにラテラル成長させる。(2段階目のレーザアニール工程)
・ガラス上では全固体レーザの照射エネルギー密度が不十分なため、ELAで生成された多結晶がほぼそのまま残る。
[1ステップ目の条件]
・照射エネルギー密度:500〜600mJ/cm2程度
・オーバーラップ75〜95%程度(すなわち同一箇所に、4〜20回照射)
・この照射で平均粒径0.1〜0.5μmの多結晶シリコンになる。
[2ステップ目の条件]
・照射エネルギー密度:750〜900mJ/cm2程度
・オーバーラップ0〜75%程度(すなわち同一箇所に、1〜4回照射)
Claims (19)
- 基板の上に光を反射及び吸収する光反射・吸収層を形成する光反射・吸収層形成工程と、
該光反射・吸収層を所定の形状にパターニングするパターニング工程と、
パターニングされた該光反射・吸収層を絶縁膜で覆う絶縁膜形成工程と、
該絶縁膜上に多結晶粒を含む半導体薄膜を形成する半導体薄膜形成工程と、
パルス発振されたレーザ光を照射し該半導体薄膜を結晶化するレーザアニール工程とを行う薄膜半導体装置の製造方法において、
前記レーザアニール工程が、該光反射・吸収層のパターンより外側に位置する該半導体薄膜の外部領域においてはその温度が該半導体薄膜の融点以下であり、該光反射・吸収層のパターンより内側に位置する該半導体薄膜の内部領域においては該半導体薄膜が融解するようにレーザ光でパルス加熱する加熱過程と、該内部領域が融解した後、該外部領域と内部領域の境界から内側に向かって該外部領域の多結晶粒を核としてラテラル成長が進行し、該内部領域の少なくとも一部に一層拡大した多結晶粒が生成する冷却過程とを含むことを特徴とする薄膜半導体装置の製造方法。 - 前記レーザアニール工程の前工程である該半導体薄膜形成工程で形成された該半導体薄膜が、シリコンまたはシリコンを主成分とする多結晶粒を含む多結晶薄膜であることを特徴とする請求項1に記載の薄膜半導体装置の製造方法。
- 前記半導体薄膜形成工程は、シリコンまたはシリコンを主成分とする半導体薄膜を気相成長法で基板上に成膜した後、紫外線領域の波長のレーザ光を照射して多結晶薄膜に転換することを特徴とする請求項2に記載の薄膜半導体装置の製造方法。
- 前記半導体薄膜形成工程は、シリコンまたはシリコンを主成分とする半導体薄膜を気相成長法で基板上に成膜した後、可視光線領域の波長のレーザ光を照射して多結晶薄膜に転換することを特徴とする請求項2に記載の薄膜半導体装置の製造方法。
- 前記半導体薄膜形成工程は、シリコンまたはシリコンを主成分とする多結晶薄膜を化学気相成長で直接基板上に形成することを特徴とする請求項2に記載の薄膜半導体装置の製造方法。
- 前記レーザアニール工程は、波長範囲が520nm〜540nmにあるレーザ光を基板に照射することを特徴とする請求項1に記載の薄膜半導体装置の製造方法。
- 前記レーザアニール工程は、パルス発振されたレーザ光を照射領域が重なる範囲で走査しながら基板に照射することを特徴とする請求項1に記載の薄膜半導体装置の製造方法。
- 前記光反射・吸収層形成工程は、導電性材料を用いて光反射・吸収層を形成し、前記パターニング工程は該導電性材料をパターニングしてゲート電極を含む配線に加工することを特徴とする請求項1に記載の薄膜半導体装置の製造方法。
- 前記光反射・吸収層形成工程は、該光反射・吸収層を形成する導電性材料として高融点金属或いは高融点金属を成分とする合金またはシリサイドを用いることを特徴とする請求項8に記載の薄膜半導体装置の製造方法。
- 絶縁性の基板に薄膜トランジスタが集積形成された薄膜半導体装置であって、
前記薄膜トランジスタは、下から順に積層したゲート電極、ゲート絶縁膜及び半導体薄膜からなり、
前記半導体薄膜は、該ゲート電極に重なるチャネル領域と、該チャネル領域の両側に位置するソース領域及びドレイン領域とを有し、
前記半導体薄膜は、基板の上からレーザ光を照射するレーザアニールにより結晶化された多結晶層であり、所定のパターンの境界に沿って内部領域と外部領域とに分かれており、前記内部領域は、内部領域と外部領域の境界に位置する多結晶粒を核として該境界から内側に向かってラテラル成長した多結晶粒を含むラテラル成長領域を有し、
前記チャネル領域は、該ラテラル成長領域に形成されていることを特徴とする薄膜半導体装置。 - 前記半導体薄膜は、所定のパターンを有し光を反射及び吸収する光反射・吸収層を下地に形成した後、レーザ光を上から照射するレーザアニールにより結晶化された多結晶層であり、
該光反射・吸収層のパターンより外側に位置する該外部領域を溶融することなく、該光反射・吸収層のパターンより内側に位置する該内部領域を溶融することにより、該内部領域と該外部領域の境界から内側に向かって該外部領域の一部の結晶粒を核としてラテラル成長が進行し、該内部領域に一層拡大した多結晶粒が生成する過程を経て形成されたことを特徴とする請求項10に記載の薄膜半導体装置。 - 該レーザアニールで用いた該光反射・吸収層は導電性材料からなり、前記ゲート電極は該導電性材料をそのまま若しくは加工して形成することを特徴とする請求項11に記載の薄膜半導体装置。
- 前記ゲート電極は、該導電性材料として高融点金属或いは高融点金属を成分とする合金またはシリサイドを用いることを特徴とする請求項12に記載の薄膜半導体装置。
- 絶縁性の基板に画素とこれを駆動する薄膜トランジスタとが集積形成された表示装置であって、
前記薄膜トランジスタは、下から順に積層したゲート電極、ゲート絶縁膜及び半導体薄膜からなり、
前記半導体薄膜は、該ゲート電極に重なるチャネル領域と、該チャネル領域の両側に位置するソース領域及びドレイン領域とを有し、
前記半導体薄膜は、基板の上からレーザ光を照射するレーザアニールにより結晶化された多結晶層であり、所定のパターンの境界に沿って内部領域と外部領域とに分かれており、前記内部領域は、内部領域と外部領域の境界に位置する多結晶粒を核として該境界から内側に向かってラテラル成長した多結晶粒を含むラテラル成長領域を有し、
前記チャネル領域は、該ラテラル成長領域に形成されていることを特徴とする表示装置。 - 前記半導体薄膜は、所定のパターンを有し光を反射及び吸収する光反射・吸収層を下地に形成した後、レーザ光を上から照射するレーザアニールにより結晶化された多結晶層であり、
該光反射・吸収層のパターンより外側に位置する該外部領域を溶融することなく、該光反射・吸収層のパターンより内側に位置する該内部領域を溶融することにより、該内部領域と該外部領域の境界から内側に向かって該外部領域の一部の結晶粒を核としてラテラル成長が進行し、該内部領域に一層拡大した多結晶粒が生成する過程を経て形成されたことを特徴とする請求項14に記載の表示装置。 - 該レーザアニールで用いた該光反射・吸収層は導電性材料からなり、前記ゲート電極は該導電性材料をそのまま若しくは加工して形成することを特徴とする請求項15に記載の表示装置。
- 前記ゲート電極は、該導電性材料として高融点金属或いは高融点金属を成分とする合金またはシリサイドを用いることを特徴とする請求項16に記載の表示装置。
- 前記画素は、有機エレクトロルミネセンス素子からなることを特徴とする請求項14に記載の表示装置。
- 前記画素は、該薄膜トランジスタに接続した画素電極と、これに対面する対向電極と、両者の間に保持された液晶とからなることを特徴とする請求項14に記載の表示装置。
Priority Applications (2)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2006154105A JP2007324425A (ja) | 2006-06-02 | 2006-06-02 | 薄膜半導体装置及びその製造方法と表示装置 |
| US11/753,751 US7790521B2 (en) | 2006-06-02 | 2007-05-25 | Thin film semiconductor device, method of manufacturing the same and display |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2006154105A JP2007324425A (ja) | 2006-06-02 | 2006-06-02 | 薄膜半導体装置及びその製造方法と表示装置 |
Publications (1)
| Publication Number | Publication Date |
|---|---|
| JP2007324425A true JP2007324425A (ja) | 2007-12-13 |
Family
ID=38856938
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP2006154105A Pending JP2007324425A (ja) | 2006-06-02 | 2006-06-02 | 薄膜半導体装置及びその製造方法と表示装置 |
Country Status (2)
| Country | Link |
|---|---|
| US (1) | US7790521B2 (ja) |
| JP (1) | JP2007324425A (ja) |
Cited By (9)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP2011515834A (ja) * | 2008-02-29 | 2011-05-19 | ザ トラスティーズ オブ コロンビア ユニヴァーシティ イン ザ シティ オブ ニューヨーク | 均一な結晶シリコン薄膜を製造するリソグラフィ方法 |
| JP2011159907A (ja) * | 2010-02-03 | 2011-08-18 | Mitsubishi Electric Corp | 非晶質半導体膜の結晶化方法、薄膜トランジスタ、半導体装置、及び薄膜トランジスタの製造方法 |
| KR20120000150A (ko) * | 2010-06-25 | 2012-01-02 | 엘지디스플레이 주식회사 | 폴리 실리콘 박막트랜지스터의 제조방법 |
| KR101442875B1 (ko) | 2007-05-18 | 2014-09-19 | 소니 주식회사 | 박막의 결정화 방법, 박막 반도체 장치의 제조 방법, 전자 기기의 제조 방법, 및 표시 장치의 제조 방법 |
| US8952876B2 (en) | 2010-01-27 | 2015-02-10 | Samsung Display Co., Ltd. | Display substrate and method of manufacturing the same |
| JP2015057318A (ja) * | 2013-08-12 | 2015-03-26 | Nltテクノロジー株式会社 | インクジェットプリンタヘッド及びその製造方法、並びにインクジェットプリンタヘッドを搭載した描画装置 |
| JP2015109456A (ja) * | 2008-10-24 | 2015-06-11 | 株式会社半導体エネルギー研究所 | 半導体装置 |
| US9263470B1 (en) | 2014-08-04 | 2016-02-16 | Samsung Display Co., Ltd. | Semiconductor device, manufacturing method thereof, and display apparatus |
| JP2018525806A (ja) * | 2015-08-03 | 2018-09-06 | 京東方科技集團股▲ふん▼有限公司Boe Technology Group Co.,Ltd. | 薄膜トランジスタ及びその作製方法、アレイ基板並びに表示装置 |
Families Citing this family (10)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| KR20110114089A (ko) * | 2010-04-12 | 2011-10-19 | 삼성모바일디스플레이주식회사 | 박막 트랜지스터, 이의 제조 방법 및 이를 포함하는 표시 장치 |
| KR101403409B1 (ko) * | 2010-04-28 | 2014-06-03 | 한국전자통신연구원 | 반도체 장치 및 그 제조 방법 |
| KR101804359B1 (ko) * | 2010-12-06 | 2017-12-05 | 삼성디스플레이 주식회사 | 박막 트랜지스터 및 유기 발광 표시 장치 |
| JP5891504B2 (ja) * | 2011-03-08 | 2016-03-23 | 株式会社Joled | 薄膜トランジスタアレイ装置の製造方法 |
| US9111803B2 (en) * | 2011-10-03 | 2015-08-18 | Joled Inc. | Thin-film device, thin-film device array, and method of manufacturing thin-film device |
| KR20130045047A (ko) * | 2011-10-25 | 2013-05-03 | 에스케이하이닉스 주식회사 | 3차원 구조의 비휘발성 메모리 소자 및 그 제조 방법 |
| JP6471379B2 (ja) | 2014-11-25 | 2019-02-20 | 株式会社ブイ・テクノロジー | 薄膜トランジスタ、薄膜トランジスタの製造方法及びレーザアニール装置 |
| WO2017149767A1 (ja) * | 2016-03-04 | 2017-09-08 | 堺ディスプレイプロダクト株式会社 | レーザーアニール装置、マスク、薄膜トランジスタ及びレーザーアニール方法 |
| CN107170833A (zh) * | 2017-06-14 | 2017-09-15 | 华南理工大学 | 一种非晶氧化物薄膜晶体管及其制备方法 |
| CN108615680B (zh) * | 2018-04-28 | 2020-03-10 | 京东方科技集团股份有限公司 | 多晶硅层及其制造方法、薄膜晶体管及阵列基板的制造方法 |
Citations (4)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP2000068515A (ja) * | 1998-08-20 | 2000-03-03 | Sony Corp | 薄膜半導体装置の製造方法 |
| JP2001284595A (ja) * | 2000-03-31 | 2001-10-12 | Seiko Epson Corp | 半導体装置の製造方法 |
| JP2002367905A (ja) * | 2001-04-06 | 2002-12-20 | Seiko Epson Corp | 薄膜半導体装置の製造方法 |
| JP2005136138A (ja) * | 2003-10-30 | 2005-05-26 | Sony Corp | 薄膜半導体装置の製造方法、薄膜半導体装置、表示装置の製造方法、および表示装置 |
Family Cites Families (4)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP2001102589A (ja) | 1999-09-29 | 2001-04-13 | Sony Corp | 薄膜トランジスタ及びその製造方法と表示装置 |
| JP4364481B2 (ja) | 2002-04-22 | 2009-11-18 | 株式会社半導体エネルギー研究所 | 薄膜トランジスタの作製方法 |
| US7459406B2 (en) * | 2004-09-01 | 2008-12-02 | Semiconductor Energy Laboratory Co., Ltd. | Laser processing unit, laser processing method, and method for manufacturing semiconductor device |
| JP2006237270A (ja) * | 2005-02-24 | 2006-09-07 | Sony Corp | 薄膜半導体装置及びその製造方法と表示装置 |
-
2006
- 2006-06-02 JP JP2006154105A patent/JP2007324425A/ja active Pending
-
2007
- 2007-05-25 US US11/753,751 patent/US7790521B2/en not_active Expired - Fee Related
Patent Citations (4)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP2000068515A (ja) * | 1998-08-20 | 2000-03-03 | Sony Corp | 薄膜半導体装置の製造方法 |
| JP2001284595A (ja) * | 2000-03-31 | 2001-10-12 | Seiko Epson Corp | 半導体装置の製造方法 |
| JP2002367905A (ja) * | 2001-04-06 | 2002-12-20 | Seiko Epson Corp | 薄膜半導体装置の製造方法 |
| JP2005136138A (ja) * | 2003-10-30 | 2005-05-26 | Sony Corp | 薄膜半導体装置の製造方法、薄膜半導体装置、表示装置の製造方法、および表示装置 |
Cited By (16)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| KR101442875B1 (ko) | 2007-05-18 | 2014-09-19 | 소니 주식회사 | 박막의 결정화 방법, 박막 반도체 장치의 제조 방법, 전자 기기의 제조 방법, 및 표시 장치의 제조 방법 |
| TWI452632B (zh) * | 2008-02-29 | 2014-09-11 | Univ Columbia | 製造均勻一致結晶矽膜的微影方法 |
| JP2011515834A (ja) * | 2008-02-29 | 2011-05-19 | ザ トラスティーズ オブ コロンビア ユニヴァーシティ イン ザ シティ オブ ニューヨーク | 均一な結晶シリコン薄膜を製造するリソグラフィ方法 |
| US10170632B2 (en) | 2008-10-24 | 2019-01-01 | Semiconductor Energy Laboratory Co., Ltd. | Semiconductor device including oxide semiconductor layer |
| JP2015109456A (ja) * | 2008-10-24 | 2015-06-11 | 株式会社半導体エネルギー研究所 | 半導体装置 |
| US10153380B2 (en) | 2008-10-24 | 2018-12-11 | Semiconductor Energy Laboratory Co., Ltd. | Semiconductor device |
| US10763372B2 (en) | 2008-10-24 | 2020-09-01 | Semiconductor Energy Laboratory Co., Ltd. | Semiconductor device with dual and single gate structure transistors |
| US11563124B2 (en) | 2008-10-24 | 2023-01-24 | Semiconductor Energy Laboratory Co., Ltd. | Semiconductor device including flip-flop circuit which includes transistors |
| US12009434B2 (en) | 2008-10-24 | 2024-06-11 | Semiconductor Energy Laboratory Co., Ltd. | Semiconductor device including transistors and method for manufacturing the same |
| US8952876B2 (en) | 2010-01-27 | 2015-02-10 | Samsung Display Co., Ltd. | Display substrate and method of manufacturing the same |
| JP2011159907A (ja) * | 2010-02-03 | 2011-08-18 | Mitsubishi Electric Corp | 非晶質半導体膜の結晶化方法、薄膜トランジスタ、半導体装置、及び薄膜トランジスタの製造方法 |
| KR20120000150A (ko) * | 2010-06-25 | 2012-01-02 | 엘지디스플레이 주식회사 | 폴리 실리콘 박막트랜지스터의 제조방법 |
| KR101716898B1 (ko) * | 2010-06-25 | 2017-03-15 | 엘지디스플레이 주식회사 | 폴리 실리콘 박막트랜지스터의 제조방법 |
| JP2015057318A (ja) * | 2013-08-12 | 2015-03-26 | Nltテクノロジー株式会社 | インクジェットプリンタヘッド及びその製造方法、並びにインクジェットプリンタヘッドを搭載した描画装置 |
| US9263470B1 (en) | 2014-08-04 | 2016-02-16 | Samsung Display Co., Ltd. | Semiconductor device, manufacturing method thereof, and display apparatus |
| JP2018525806A (ja) * | 2015-08-03 | 2018-09-06 | 京東方科技集團股▲ふん▼有限公司Boe Technology Group Co.,Ltd. | 薄膜トランジスタ及びその作製方法、アレイ基板並びに表示装置 |
Also Published As
| Publication number | Publication date |
|---|---|
| US7790521B2 (en) | 2010-09-07 |
| US20070290200A1 (en) | 2007-12-20 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| JP2007324425A (ja) | 薄膜半導体装置及びその製造方法と表示装置 | |
| US20060186415A1 (en) | Thin film semiconductor device, method of manufacturing the same, and display | |
| JP4209606B2 (ja) | 半導体装置の作製方法 | |
| US7323368B2 (en) | Method for manufacturing semiconductor device and heat treatment method | |
| JP5427753B2 (ja) | 半導体装置の作製方法 | |
| JP3980465B2 (ja) | 半導体装置の作製方法 | |
| KR100863446B1 (ko) | 반도체층의 도핑방법, 박막 반도체 소자의 제조방법, 및박막 반도체 소자 | |
| JP4245915B2 (ja) | 薄膜トランジスタの製造方法及び表示デバイスの製造方法 | |
| JP2004179474A (ja) | レーザー照射装置 | |
| JP2004179474A6 (ja) | レーザー照射装置 | |
| JP3448685B2 (ja) | 半導体装置、液晶表示装置およびel表示装置 | |
| KR100577795B1 (ko) | 다결정 실리콘막 형성방법 | |
| JP2007220918A (ja) | レーザアニール方法、薄膜半導体装置及びその製造方法、並びに表示装置及びその製造方法 | |
| JP2009060009A (ja) | 結晶質半導体膜の製造方法およびアクティブマトリクス基板の製造方法 | |
| CN101271847A (zh) | 半导体薄膜结晶及半导体器件制造方法 | |
| JP2009016667A (ja) | 薄膜半導体装置及びその製造方法と表示装置 | |
| JP3967259B2 (ja) | 半導体装置の作製方法 | |
| JP2003224084A (ja) | 半導体製造装置 | |
| JP2009302171A (ja) | 半導体装置の製造方法、トランジスタの製造方法ならびに電気光学装置の製造方法 | |
| JP4780860B2 (ja) | 半導体装置の作製方法 | |
| JP2001127301A (ja) | 半導体装置および半導体装置の製造方法 | |
| JP2005136138A (ja) | 薄膜半導体装置の製造方法、薄膜半導体装置、表示装置の製造方法、および表示装置 | |
| JP2001320056A (ja) | 薄膜トランジスタの製造方法及び薄膜半導体装置 | |
| JP4447647B2 (ja) | 表示デバイス | |
| JP2004193201A6 (ja) | レーザー照射方法 |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| RD02 | Notification of acceptance of power of attorney |
Free format text: JAPANESE INTERMEDIATE CODE: A7422 Effective date: 20090212 |
|
| A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20090216 |
|
| RD05 | Notification of revocation of power of attorney |
Free format text: JAPANESE INTERMEDIATE CODE: A7425 Effective date: 20090226 |
|
| A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20120220 |
|
| A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20120529 |
|
| A02 | Decision of refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A02 Effective date: 20121002 |