JP2006100694A - Mesa-structure semiconductor device and manufacturing method thereof - Google Patents
Mesa-structure semiconductor device and manufacturing method thereof Download PDFInfo
- Publication number
- JP2006100694A JP2006100694A JP2004287053A JP2004287053A JP2006100694A JP 2006100694 A JP2006100694 A JP 2006100694A JP 2004287053 A JP2004287053 A JP 2004287053A JP 2004287053 A JP2004287053 A JP 2004287053A JP 2006100694 A JP2006100694 A JP 2006100694A
- Authority
- JP
- Japan
- Prior art keywords
- separation groove
- semiconductor device
- mesa
- semiconductor substrate
- forming
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 239000004065 semiconductor Substances 0.000 title claims abstract description 62
- 238000004519 manufacturing process Methods 0.000 title claims description 12
- 239000011521 glass Substances 0.000 claims abstract description 39
- 238000002955 isolation Methods 0.000 claims abstract description 8
- 238000000926 separation method Methods 0.000 claims description 48
- 239000000758 substrate Substances 0.000 claims description 19
- 238000005530 etching Methods 0.000 claims description 14
- 238000000034 method Methods 0.000 claims description 14
- 230000001681 protective effect Effects 0.000 claims description 10
- 238000000059 patterning Methods 0.000 claims description 4
- 238000010292 electrical insulation Methods 0.000 abstract 1
- 238000009413 insulation Methods 0.000 abstract 1
- 239000010408 film Substances 0.000 description 27
- 229910004298 SiO 2 Inorganic materials 0.000 description 9
- 230000015556 catabolic process Effects 0.000 description 8
- 239000012535 impurity Substances 0.000 description 5
- 230000015572 biosynthetic process Effects 0.000 description 4
- 239000000843 powder Substances 0.000 description 4
- 238000001039 wet etching Methods 0.000 description 4
- 238000010586 diagram Methods 0.000 description 3
- 238000001312 dry etching Methods 0.000 description 3
- 238000004528 spin coating Methods 0.000 description 3
- VYPSYNLAJGMNEJ-UHFFFAOYSA-N Silicium dioxide Chemical compound O=[Si]=O VYPSYNLAJGMNEJ-UHFFFAOYSA-N 0.000 description 2
- 238000005229 chemical vapour deposition Methods 0.000 description 2
- 238000009792 diffusion process Methods 0.000 description 2
- 239000000463 material Substances 0.000 description 2
- 229910052710 silicon Inorganic materials 0.000 description 2
- 239000010703 silicon Substances 0.000 description 2
- 239000000126 substance Substances 0.000 description 2
- ZOXJGFHDIHLPTG-UHFFFAOYSA-N Boron Chemical compound [B] ZOXJGFHDIHLPTG-UHFFFAOYSA-N 0.000 description 1
- OAICVXFJPJFONN-UHFFFAOYSA-N Phosphorus Chemical compound [P] OAICVXFJPJFONN-UHFFFAOYSA-N 0.000 description 1
- 229910052796 boron Inorganic materials 0.000 description 1
- 239000011248 coating agent Substances 0.000 description 1
- 238000000576 coating method Methods 0.000 description 1
- 230000007547 defect Effects 0.000 description 1
- 230000002950 deficient Effects 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
- 238000010438 heat treatment Methods 0.000 description 1
- 238000002347 injection Methods 0.000 description 1
- 239000007924 injection Substances 0.000 description 1
- 229910052698 phosphorus Inorganic materials 0.000 description 1
- 239000011574 phosphorus Substances 0.000 description 1
- 238000000206 photolithography Methods 0.000 description 1
- 235000012239 silicon dioxide Nutrition 0.000 description 1
- 239000000377 silicon dioxide Substances 0.000 description 1
- 239000010409 thin film Substances 0.000 description 1
Images
Landscapes
- Element Separation (AREA)
- Insulated Gate Type Field-Effect Transistor (AREA)
- Bipolar Transistors (AREA)
Abstract
Description
本発明は、高耐圧メサ型のバイポーラトランジスタ、ダイオード、MOSFET等の高耐圧メサ型半導体装置およびその製造方法に関する。 The present invention relates to a high withstand voltage mesa type semiconductor device such as a high withstand voltage mesa bipolar transistor, a diode, and a MOSFET, and a method for manufacturing the same.
パワー用半導体素子としてメサ型の半導体装置が広く用いられている。従来、この種のメサ型高耐圧半導体装置は次のような方法で製造されてきた(例えば特許文献1参照)。 Mesa-type semiconductor devices are widely used as power semiconductor elements. Conventionally, this type of mesa type high withstand voltage semiconductor device has been manufactured by the following method (for example, see Patent Document 1).
まず、n-型半導体ウエハ1の表面側に形成されたn++型カソード領域2にp型不純物を選択的に拡散し、各素子単位のp型アノード領域3を形成する。
First, p-type impurities are selectively diffused into an n ++ type cathode region 2 formed on the surface side of the n − type semiconductor wafer 1 to form a p-
その後、半導体ウエハ1の上にCVD法を用い、SiO2膜4を形成する(図2(a))。さらに、フォトリソグラフィー技術とドライエッチングまたはウエッチエッチングとを用いて、SiO2膜4にp型アノード領域3に接続するための電極形成用開口部5を形成する(図2(b))。
Thereafter, the SiO 2 film 4 is formed on the semiconductor wafer 1 by using the CVD method (FIG. 2A). Further, an electrode forming opening 5 for connecting to the p-
また、電極形成用開口部5と同時に、n++型カソード領域2とp型アノード領域3とで形成されるPN接合部のうち、その接合界面が半導体ウエハ1表面に到達した部分であるPN接合部6a上に幅500μmの分離形成用開口部7を形成する。
In addition, among the PN junctions formed by the n ++ type cathode region 2 and the p
ついで、エッチング等の手段により、分離形成用開口部7の内側にPN接合部6bを分離するための深さ100μm以上の分離溝8を形成する(図2(c))。このような深さにすることにより、1500V以上の高耐圧特性を得ることができる。 Next, a separation groove 8 having a depth of 100 μm or more for separating the PN junction portion 6b is formed inside the separation formation opening 7 by means such as etching (FIG. 2C). With such a depth, a high breakdown voltage characteristic of 1500 V or more can be obtained.
その後、半導体ウエハ1の表面上にスピンコーティング法により、ガラス粉末(64重量%)と感光性物質(36重量%)とを含有したガラスペースト9aを厚み30μmで塗布する(図2(d))。その後、露光と現像により分離溝8にガラスペースト9aを残すようにする。 Thereafter, a glass paste 9a containing glass powder (64% by weight) and a photosensitive material (36% by weight) is applied to the surface of the semiconductor wafer 1 by a spin coating method to a thickness of 30 μm (FIG. 2D). . Thereafter, the glass paste 9a is left in the separation groove 8 by exposure and development.
しかるのち、減圧炉にウエハ1を入れ、減圧下で約900℃、60分間の熱処理を行ってガラス焼成し、分離溝部8に露出するPN接合部を覆うようにガラス保護膜9を形成する(図2(e))。
しかしながら、上記従来例においては次のような問題点があった。すなわち、上記した製法では、半導体ウエハの上にスピンコーティング法により、ガラスペーストを塗布するが、半導体ウエハには深い分離溝が形成されている。この分離溝の形状は上端部の傾斜面が急峻になっているため、塗布されたガラスペーストの厚みが薄くなりやすく、ガラスペーストの焼成の際、ガラスの収縮によりさらに薄くなり、基板が露出する原因となる。 However, the conventional example has the following problems. That is, in the manufacturing method described above, glass paste is applied onto a semiconductor wafer by spin coating, but a deep separation groove is formed in the semiconductor wafer. As the shape of the separation groove is steep on the inclined surface at the upper end, the thickness of the applied glass paste tends to be thin, and when the glass paste is baked, it becomes even thinner due to the shrinkage of the glass and the substrate is exposed. Cause.
また、凹凸の大きい半導体ウエハの上にガラスペーストを塗布するため、分離溝に空気を巻き込み、半導体領域の接合部に欠陥をつくり、不要な誘電物質を付着する原因となる。 Further, since the glass paste is applied on the semiconductor wafer having large irregularities, air is entrained in the separation groove, and a defect is created in the junction of the semiconductor region, which causes unnecessary dielectric substances to adhere.
さらに、スピンコーティング時の遠心力の影響により、分離溝の傾斜面の内側と外側で左右対照に均一に塗布することが困難であり、ガラス保護膜の形状不良を生じる原因となる。 Furthermore, due to the centrifugal force during spin coating, it is difficult to uniformly apply to the left and right contrasts on the inside and outside of the inclined surface of the separation groove, which causes a defective shape of the glass protective film.
その結果、形成された半導体装置に電圧を印加した際、局部的にリーク電流、放電が生じ、耐圧の劣化、信頼性の低下および歩留低下を発生する問題があった。 As a result, when a voltage is applied to the formed semiconductor device, a leak current and a discharge are locally generated, resulting in a problem that a breakdown voltage is deteriorated, reliability is lowered, and yield is lowered.
また、ガラスペーストを残す分離溝領域が半導体ウエハの表面積の5%以下であり、ペーストの利用効率が低くコスト高になる問題があった。 In addition, the separation groove region where the glass paste is left is 5% or less of the surface area of the semiconductor wafer, and there is a problem that the use efficiency of the paste is low and the cost is high.
そこで、このような問題を解決するために、本願発明者等は、ディスペンス法により、ガラス粉末と感光性物質のガラスペーストを描画注入で塗布形成する方法を提案してきた。 In order to solve such problems, the inventors of the present application have proposed a method of coating and forming glass powder and a glass paste of a photosensitive material by drawing injection by a dispensing method.
しかしながら、上記のディスペンス法を用いる方法では次のような問題点が懸念される。 However, there are concerns about the following problems in the method using the dispensing method.
各素子単位の半導体領域のPN接合を分離する分離溝は、例えば、1500V以上の高耐圧を得るために深さ100μm以上必要であるが、このように分離溝が深くなるように加工すると、その上端部の傾斜面が急峻になり、その結果、ディスペンス法を用いても、ガラスペーストの厚みが薄くなり易くなることがわかった。この部分に形成されたガラスペーストは焼成の際、ガラスの収縮によりさらに薄くなり、シリコンが露出する恐れが高くなる。 For example, the separation groove for separating the PN junctions of the semiconductor regions of each element unit needs to have a depth of 100 μm or more in order to obtain a high breakdown voltage of 1500 V or more. It has been found that the slope of the upper end portion becomes steep, and as a result, the thickness of the glass paste tends to be thin even if the dispensing method is used. The glass paste formed in this portion becomes thinner when fired due to the shrinkage of the glass, and the risk of exposing silicon becomes high.
その結果、電圧を印加した際、局部的にリーク電流、放電が生じ、耐圧の劣化、信頼性の低下および歩留低下を発生する問題を生じるおそれがあった。 As a result, when a voltage is applied, a leak current and a discharge are locally generated, which may cause a problem that a breakdown voltage is deteriorated, reliability is lowered, and yield is reduced.
そこで、本発明は、分離溝の開口時にマスクとした酸化膜をそのまま残すことにより分離溝の上端部でのガラスペーストの薄膜化を防止し、高耐圧かつ高信頼性を有するメサ型半導体装置の製造方法を提供することを目的とする。 Therefore, the present invention prevents the thinning of the glass paste at the upper end portion of the separation groove by leaving the oxide film as a mask when the separation groove is opened, and the mesa type semiconductor device having high breakdown voltage and high reliability. An object is to provide a manufacturing method.
上記課題を解決するため、本発明のメサ型半導体装置は、半導体基板に電気的絶縁を取るための分離溝が形成されたメサ型半導体装置であって、前記分離溝の上端部近傍から前記分離溝上部にかぶさって延びるように、絶縁膜が前記半導体基板上に形成されており、
前記分離溝内にはガラス保護膜が形成され、前記分離溝の上端部は、前記絶縁膜と前記ガラス保護膜とで覆われていることを特徴とする。
In order to solve the above problems, a mesa semiconductor device according to the present invention is a mesa semiconductor device in which a separation groove for electrically insulating a semiconductor substrate is formed, and the separation from the vicinity of the upper end of the separation groove. An insulating film is formed on the semiconductor substrate so as to extend over the upper portion of the groove,
A glass protective film is formed in the separation groove, and an upper end portion of the separation groove is covered with the insulating film and the glass protective film.
また、本発明のメサ型半導体装置の製造方法は、半導体基板上に絶縁膜を形成する工程と、前記絶縁膜をパターニングして分離溝を形成するための第1の開口部を形成する工程と、前記絶縁膜をマスクとして、前記第1の開口部の下の前記半導体基板をエッチングし、分離溝を形成する工程と、前記分離溝内にディスペンサーによりガラスペーストを選択的に描画形成する工程と、前記半導体基板を熱処理して前記ガラスペーストをガラス保護膜に形成する工程と、を備え、前記分離溝を形成する工程において、前記半導体基板のエッチングが等方的エッチング成分を有することを特徴とする。 The method for manufacturing a mesa semiconductor device of the present invention includes a step of forming an insulating film on a semiconductor substrate, and a step of forming a first opening for patterning the insulating film to form an isolation groove. Etching the semiconductor substrate under the first opening using the insulating film as a mask to form a separation groove; and selectively drawing and forming a glass paste in the separation groove by a dispenser; And a step of heat-treating the semiconductor substrate to form the glass paste on a glass protective film, wherein in the step of forming the separation groove, the etching of the semiconductor substrate has an isotropic etching component, To do.
前記分離溝を形成する工程において、前記絶縁膜のエッチングレートが前記半導体基板のエッチングレートよりも遅くなるようにしたことが好ましい。 In the step of forming the separation groove, it is preferable that an etching rate of the insulating film is slower than an etching rate of the semiconductor substrate.
前記絶縁膜をパターニングする工程において、前記半導体基板上に電極を設けるための電極形成用開口部を同時に形成したことが好ましい。 In the step of patterning the insulating film, it is preferable that an electrode forming opening for providing an electrode is simultaneously formed on the semiconductor substrate.
前記半導体基板にpn接合部を形成する工程をさらに備え、前記分離溝の内壁に前記pn接合部が露出するようにしたことが好ましい。 Preferably, the semiconductor substrate further includes a step of forming a pn junction, and the pn junction is exposed on an inner wall of the separation groove.
本発明によれば、素子分離溝の上端部にかぶさるように分離溝を形成する際のマスクパターンとなる絶縁膜を残し、それからガラスペーストを描画形成するようにしたので、分離溝の上端部における絶縁膜の局所的な薄膜化を防止でき、高耐圧かつ高信頼性を有する半導体装置を実現できる。 According to the present invention, the insulating film serving as a mask pattern is formed so as to cover the upper end portion of the element isolation groove, and then the glass paste is drawn and formed. A local thinning of the insulating film can be prevented, and a semiconductor device having a high breakdown voltage and high reliability can be realized.
さらに、ガラスペーストをディスペンス法により形成しているため、分離溝内に均一に厚く塗布でき、分離特性をさらに向上できる。 Furthermore, since the glass paste is formed by the dispensing method, it can be applied uniformly and thickly in the separation groove, and the separation characteristics can be further improved.
以下、本発明の実施形態について、図面を用いて具体的に説明する。 Embodiments of the present invention will be specifically described below with reference to the drawings.
図1は本発明の実施の形態におけるメサ型半導体装置の製造工程説明図である。 FIG. 1 is an explanatory diagram of a manufacturing process of a mesa semiconductor device in an embodiment of the present invention.
比抵抗60Ω・cm、厚さ300μmのn-型半導体ウエハ1の裏面側より半導体ウエハ1の不純物濃度より高濃度のリン等のn型不純物を熱拡散して、拡散深さ約180μm、表面濃度2×1020/cm3のn++型カソード領域2を形成する。 An n-type impurity such as phosphorus having a higher concentration than the impurity concentration of the semiconductor wafer 1 is thermally diffused from the back surface side of the n − -type semiconductor wafer 1 having a specific resistance of 60 Ω · cm and a thickness of 300 μm to a diffusion depth of about 180 μm and a surface concentration. An n ++ type cathode region 2 of 2 × 10 20 / cm 3 is formed.
その後、カソード領域2と反対側に、半導体ウエハ1の不純物濃度より高濃度のボロン等のp型不純物を選択的に熱拡散させて、拡散深さ50μm〜60μm、表面濃度1×1017/cm3のp型アノード領域3を各素子単位に形成する。
Thereafter, a p-type impurity such as boron having a higher concentration than the impurity concentration of the semiconductor wafer 1 is selectively thermally diffused on the side opposite to the cathode region 2 to have a diffusion depth of 50 μm to 60 μm and a surface concentration of 1 × 10 17 / cm. Three p-
そしてアノード領域3を含む半導体ウエハ1の表面に、CVD法を用いてSiO2膜4を堆積させる(図1(a))。
Then, a SiO 2 film 4 is deposited on the surface of the semiconductor wafer 1 including the
しかるのち、SiO2膜4をパターニングして、アノード領域3に接続するための電極形成用開口部5の窓開けを行う。また、電極形成用開口部5の窓開けと同時に各素子単位の分離溝形成領域の二酸化珪素膜を選択的に除去し、接合分離形成開口部7を幅500μmで形成する(図1(b))。このとき、接合分離形成開口部7にはpn接合部6が露出するようにする。
Thereafter, the SiO 2 film 4 is patterned to open a window for the electrode forming opening 5 for connection to the
その後、電極形成用開口部5のみをマスクパターン(図示せず)で覆って、このパターンとSiO2膜4とをマスクとして、各素子単位に分離するための深さ100μm以上、幅500μm程度の分離溝8をウエットエッチングによって形成する。その後、マスクパターンを除去する(図1(c))。このとき、半導体ウエハ1上に残ったSiO2膜4は、シリコンよりもウエットエッチングレートが遅いので、図1(c)に示すように分離溝8の上端部でSiO2膜4がオーバーハング部10を持つようになり、分離溝8の上端部が露出しない。
Thereafter, only the
次に、粉ガラスなどの粉末を感光性物質などに混合したガラスペースト(図示せず)を各素子単位の分離溝8にディスペンサーで描画塗布し、接合分離形成開口の幅500μmで半導体ウエハの分離溝部8に塗布する。 Next, a glass paste (not shown) in which powder such as powder glass is mixed with a photosensitive substance is drawn and applied to the separation groove 8 of each element unit with a dispenser, and the semiconductor wafer is separated with a width of 500 μm at the junction separation forming opening. Apply to the groove 8.
しかるのち、減圧炉にウエハ1を入れ、減圧下で約900℃、60分間のガラス焼成用熱処理を行い分離溝部に露出するPN接合部6を覆うようにガラス保護膜9を形成する(図1(d))。
Thereafter, the wafer 1 is put into a vacuum furnace, and a glass
本実施の形態によれば、分離溝8の上端部にかぶさるようにSiO2膜4を残し、それからガラスペーストを描画形成するようにしたので、分離溝8の上端部における絶縁膜の局所的な薄膜化を防止でき、高耐圧かつ高信頼性を有する半導体装置を実現できる。 According to the present embodiment, the SiO 2 film 4 is left so as to cover the upper end portion of the separation groove 8, and then the glass paste is drawn and formed. Thin film can be prevented, and a semiconductor device having high breakdown voltage and high reliability can be realized.
さらに、ガラスペーストをディスペンス法により形成しているため、分離溝内に均一に厚く塗布でき、分離特性をさらに向上できる。 Furthermore, since the glass paste is formed by the dispensing method, it can be applied uniformly and thickly in the separation groove, and the separation characteristics can be further improved.
なお、本実施の形態では、電極形成用開口部と分離形成用開口部とを同時に形成したが、先に分離形成用開口部を形成し、さらに分離溝を形成した後に、電極形成用開口部を形成するようにしてもよい。 In this embodiment, the electrode forming opening and the separation forming opening are formed at the same time. However, after forming the separation forming opening first and further forming the separation groove, the electrode forming opening is formed. May be formed.
また、本実施の形態では、ウエットエッチングにより分離溝を形成したが、ドライエッチングあるいはドライエッチングとウエットエッチングとの組み合わせによって行ってもよい。その際には、完全な異方性エッチングではなく、等方性エッチングが組み合わさるようにする必要がある。そのようにすることで、オーバーハング部が形成されるからである。 In this embodiment mode, the separation groove is formed by wet etching, but may be performed by dry etching or a combination of dry etching and wet etching. In that case, it is necessary to combine isotropic etching instead of complete anisotropic etching. This is because an overhang portion is formed by doing so.
また、本実施の形態では、メサ型ダイオードについて示したが、バイポーラトランジスタやMOSトランジスタ等にも本発明を適用しても同様の効果が得られる。 In the present embodiment, the mesa diode is shown. However, the same effect can be obtained by applying the present invention to a bipolar transistor, a MOS transistor, or the like.
本発明のメサ型半導体装置は、高耐圧かつ高信頼性を有し、パワー用途の半導体装置として有用である。 The mesa semiconductor device of the present invention has a high breakdown voltage and high reliability, and is useful as a semiconductor device for power applications.
1 n-型半導体ウエハ
2 n++型カソード領域
3 p型アノード領域
4 SiO2膜
5 電極形成用開口部
6、6a、6b PN接合部
7 分離形成用開口部
8 分離溝
9 ガラス保護膜
9a ガラスペースト
10 オーバーハング部
1 n - -type semiconductor wafer 2 n ++ type cathode region 3 p-type anode region 4 SiO 2 film 5 electrode formation opening 6, 6a, 6b PN junction 7 separate formation opening 8
Claims (5)
前記分離溝の上端部近傍から前記分離溝上部にかぶさって延びるように、絶縁膜が前記半導体基板上に形成されており、
前記分離溝内にはガラス保護膜が形成され、
前記分離溝の上端部は、前記絶縁膜と前記ガラス保護膜とで覆われていることを特徴とするメサ型半導体装置。 A mesa semiconductor device in which a separation groove for electrically insulating a semiconductor substrate is formed,
An insulating film is formed on the semiconductor substrate so as to extend from the vicinity of the upper end of the separation groove to cover the upper portion of the separation groove,
A glass protective film is formed in the separation groove,
The mesa semiconductor device, wherein an upper end portion of the separation groove is covered with the insulating film and the glass protective film.
前記絶縁膜をパターニングして分離溝を形成するための第1の開口部を形成する工程と、
前記絶縁膜をマスクとして、前記第1の開口部の下の前記半導体基板をエッチングし、分離溝を形成する工程と、
前記分離溝内にディスペンサーによりガラスペーストを選択的に描画形成する工程と、
前記半導体基板を熱処理して前記ガラスペーストをガラス保護膜に形成する工程と、を備え、
前記分離溝を形成する工程において、前記半導体基板のエッチングが等方的エッチング成分を有することを特徴とするメサ型半導体装置の製造方法。 Forming an insulating film on the semiconductor substrate;
Patterning the insulating film to form a first opening for forming a separation groove;
Etching the semiconductor substrate under the first opening using the insulating film as a mask to form a separation groove;
Selectively drawing and forming a glass paste with a dispenser in the separation groove;
And heat treating the semiconductor substrate to form the glass paste on a glass protective film,
A method of manufacturing a mesa semiconductor device, wherein in the step of forming the separation groove, the etching of the semiconductor substrate has an isotropic etching component.
前記分離溝の内壁に前記pn接合部が露出するようにしたことを特徴とする請求項2ないし4のいずれかに記載のメサ型半導体装置の製造方法。 Forming a pn junction in the semiconductor substrate;
5. The method for manufacturing a mesa semiconductor device according to claim 2, wherein the pn junction is exposed on an inner wall of the separation groove.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2004287053A JP2006100694A (en) | 2004-09-30 | 2004-09-30 | Mesa-structure semiconductor device and manufacturing method thereof |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2004287053A JP2006100694A (en) | 2004-09-30 | 2004-09-30 | Mesa-structure semiconductor device and manufacturing method thereof |
Publications (1)
Publication Number | Publication Date |
---|---|
JP2006100694A true JP2006100694A (en) | 2006-04-13 |
Family
ID=36240184
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2004287053A Pending JP2006100694A (en) | 2004-09-30 | 2004-09-30 | Mesa-structure semiconductor device and manufacturing method thereof |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP2006100694A (en) |
Cited By (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2008047559A (en) * | 2006-08-10 | 2008-02-28 | Sony Corp | Energization method of semiconductor element, and semiconductor wafer used therefor |
WO2008044801A1 (en) * | 2006-10-13 | 2008-04-17 | Sanyo Electric Co., Ltd. | Semiconductor device and method for manufacturing the same |
JP2009302222A (en) * | 2008-06-12 | 2009-12-24 | Sanyo Electric Co Ltd | Mesa type semiconductor device and method for manufacturing thereof |
JP2017168515A (en) * | 2016-03-14 | 2017-09-21 | 株式会社東芝 | Semiconductor device |
Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS57196585A (en) * | 1981-05-28 | 1982-12-02 | Nec Corp | Manufacture of high-speed mesa type semiconductor device |
JPS62274658A (en) * | 1986-05-22 | 1987-11-28 | New Japan Radio Co Ltd | Manufacture of semiconductor element |
JPS6329584A (en) * | 1986-07-23 | 1988-02-08 | Hitachi Ltd | Mesa semiconductor device |
JP2003347306A (en) * | 2002-05-24 | 2003-12-05 | Matsushita Electric Ind Co Ltd | Manufacturing method of semiconductor device |
-
2004
- 2004-09-30 JP JP2004287053A patent/JP2006100694A/en active Pending
Patent Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS57196585A (en) * | 1981-05-28 | 1982-12-02 | Nec Corp | Manufacture of high-speed mesa type semiconductor device |
JPS62274658A (en) * | 1986-05-22 | 1987-11-28 | New Japan Radio Co Ltd | Manufacture of semiconductor element |
JPS6329584A (en) * | 1986-07-23 | 1988-02-08 | Hitachi Ltd | Mesa semiconductor device |
JP2003347306A (en) * | 2002-05-24 | 2003-12-05 | Matsushita Electric Ind Co Ltd | Manufacturing method of semiconductor device |
Cited By (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2008047559A (en) * | 2006-08-10 | 2008-02-28 | Sony Corp | Energization method of semiconductor element, and semiconductor wafer used therefor |
WO2008044801A1 (en) * | 2006-10-13 | 2008-04-17 | Sanyo Electric Co., Ltd. | Semiconductor device and method for manufacturing the same |
JPWO2008044801A1 (en) * | 2006-10-13 | 2010-02-18 | 三洋電機株式会社 | Semiconductor device and manufacturing method thereof |
JP2009302222A (en) * | 2008-06-12 | 2009-12-24 | Sanyo Electric Co Ltd | Mesa type semiconductor device and method for manufacturing thereof |
JP2017168515A (en) * | 2016-03-14 | 2017-09-21 | 株式会社東芝 | Semiconductor device |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US12165911B2 (en) | Method for forming a semiconductor-on-insulator (SOI) substrate | |
TW202009986A (en) | Semiconductor-on-insulator (SOI) substrate and method for forming same | |
JP2003158178A (en) | Semiconductor device and method of manufacturing the same | |
JPH06204159A (en) | Shallow junction sog process | |
JP2019046834A (en) | Semiconductor device manufacturing method | |
JPH11103050A (en) | Semiconductor device and manufacturing method thereof | |
JP2006100694A (en) | Mesa-structure semiconductor device and manufacturing method thereof | |
JP2000349289A (en) | Semiconductor device and manufacturing method thereof | |
KR100629606B1 (en) | Improvement of Gate Oxide Quality in High Voltage Device Regions | |
JP3921764B2 (en) | Manufacturing method of semiconductor device | |
KR100417461B1 (en) | Method of manufacturing a semiconductor device | |
CN115274858B (en) | LDMOS device, LDMOS device manufacturing method and chip | |
JP2005175353A (en) | Method for manufacturing mesa semiconductor device | |
JP2006093185A (en) | Mesa semiconductor device manufacturing method | |
JP2000031489A (en) | Method for manufacturing semiconductor device | |
JPH06151896A (en) | Manufacture of semiconductor device | |
JPS63257244A (en) | Semiconductor device and manufacture thereof | |
CN117457493A (en) | Manufacturing method of silicon carbide MOS device | |
JPH0369137A (en) | Manufacture of semiconductor integrated circuit | |
JPH0491453A (en) | Semiconductor device | |
JP2020004755A (en) | Method for manufacturing silicon carbide semiconductor device | |
JPS58175843A (en) | Manufacture of semiconductor integrated circuit | |
JPH11102960A (en) | Manufacture of semiconductor device | |
JPS61124149A (en) | Semiconductor device and manufacture thereof | |
JPH10303088A (en) | Manufacture of semiconductor device |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Effective date: 20070822 Free format text: JAPANESE INTERMEDIATE CODE: A621 |
|
RD01 | Notification of change of attorney |
Effective date: 20070912 Free format text: JAPANESE INTERMEDIATE CODE: A7421 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20090612 |
|
RD01 | Notification of change of attorney |
Free format text: JAPANESE INTERMEDIATE CODE: A7421 Effective date: 20091120 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20110823 |
|
A02 | Decision of refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A02 Effective date: 20111220 |